summaryrefslogtreecommitdiffstats
diff options
context:
space:
mode:
authorPhilip Balister <philip@balister.org>2014-10-23 16:49:56 -0400
committerNathan Rossi <nathan.rossi@xilinx.com>2014-10-27 17:57:23 +1000
commit3a81a7e049bd16b762d1fe00fb9f8bc0ddb2eb91 (patch)
tree8e6263695f7ed4589163ca12c8641e22f6d52fe8
parentee9051f25a435125a6ec4e51b2a6a2db701268b1 (diff)
downloadmeta-xilinx-3a81a7e049bd16b762d1fe00fb9f8bc0ddb2eb91.tar.gz
u-boot-xlnx: Add support for building SPL for the zc702.
The ps7_init files are GPL versions from: https://github.com/Xilinx/embeddedsw/tree/master/lib/sw_apps/zynq_fsbl/misc/zc702 I had to edit the .h filename in the .c file. Another option is use the file names as is, but this needs a patch to u-boot so it looks for ps7_init_gpl.c. Signed-off-by: Philip Balister <philip@balister.org> Signed-off-by: Nathan Rossi <nathan.rossi@xilinx.com>
-rw-r--r--recipes-bsp/u-boot/u-boot-xlnx/zc702-zynq7/ps7_init.c13311
-rw-r--r--recipes-bsp/u-boot/u-boot-xlnx/zc702-zynq7/ps7_init.h129
-rw-r--r--recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb2
3 files changed, 13442 insertions, 0 deletions
diff --git a/recipes-bsp/u-boot/u-boot-xlnx/zc702-zynq7/ps7_init.c b/recipes-bsp/u-boot/u-boot-xlnx/zc702-zynq7/ps7_init.c
new file mode 100644
index 00000000..77ca3f51
--- /dev/null
+++ b/recipes-bsp/u-boot/u-boot-xlnx/zc702-zynq7/ps7_init.c
@@ -0,0 +1,13311 @@
1/******************************************************************************
2* (c) Copyright 2010-2014 Xilinx, Inc. All rights reserved.
3*
4* This program is free software; you can redistribute it and/or modify
5* it under the terms of the GNU General Public License as published by
6* the Free Software Foundation; either version 2 of the License, or
7* (at your option) any later version.
8*
9* This program is distributed in the hope that it will be useful,
10* but WITHOUT ANY WARRANTY; without even the implied warranty of
11* MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
12* GNU General Public License for more details.
13*
14* You should have received a copy of the GNU General Public License along
15* with this program; if not, see <http://www.gnu.org/licenses/>
16*
17*
18******************************************************************************/
19/****************************************************************************/
20/**
21*
22* @file ps7_init_gpl.c
23*
24* This file is automatically generated
25*
26*****************************************************************************/
27
28#include "ps7_init.h"
29
30unsigned long ps7_pll_init_data_3_0[] = {
31 // START: top
32 // .. START: SLCR SETTINGS
33 // .. UNLOCK_KEY = 0XDF0D
34 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
35 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
36 // ..
37 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
38 // .. FINISH: SLCR SETTINGS
39 // .. START: PLL SLCR REGISTERS
40 // .. .. START: ARM PLL INIT
41 // .. .. PLL_RES = 0x2
42 // .. .. ==> 0XF8000110[7:4] = 0x00000002U
43 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
44 // .. .. PLL_CP = 0x2
45 // .. .. ==> 0XF8000110[11:8] = 0x00000002U
46 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
47 // .. .. LOCK_CNT = 0xfa
48 // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
49 // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
50 // .. ..
51 EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
52 // .. .. .. START: UPDATE FB_DIV
53 // .. .. .. PLL_FDIV = 0x28
54 // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
55 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
56 // .. .. ..
57 EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
58 // .. .. .. FINISH: UPDATE FB_DIV
59 // .. .. .. START: BY PASS PLL
60 // .. .. .. PLL_BYPASS_FORCE = 1
61 // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
62 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
63 // .. .. ..
64 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
65 // .. .. .. FINISH: BY PASS PLL
66 // .. .. .. START: ASSERT RESET
67 // .. .. .. PLL_RESET = 1
68 // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
69 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
70 // .. .. ..
71 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
72 // .. .. .. FINISH: ASSERT RESET
73 // .. .. .. START: DEASSERT RESET
74 // .. .. .. PLL_RESET = 0
75 // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
76 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
77 // .. .. ..
78 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
79 // .. .. .. FINISH: DEASSERT RESET
80 // .. .. .. START: CHECK PLL STATUS
81 // .. .. .. ARM_PLL_LOCK = 1
82 // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
83 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
84 // .. .. ..
85 EMIT_MASKPOLL(0XF800010C, 0x00000001U),
86 // .. .. .. FINISH: CHECK PLL STATUS
87 // .. .. .. START: REMOVE PLL BY PASS
88 // .. .. .. PLL_BYPASS_FORCE = 0
89 // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
90 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
91 // .. .. ..
92 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
93 // .. .. .. FINISH: REMOVE PLL BY PASS
94 // .. .. .. SRCSEL = 0x0
95 // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
96 // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
97 // .. .. .. DIVISOR = 0x2
98 // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
99 // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
100 // .. .. .. CPU_6OR4XCLKACT = 0x1
101 // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
102 // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
103 // .. .. .. CPU_3OR2XCLKACT = 0x1
104 // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
105 // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
106 // .. .. .. CPU_2XCLKACT = 0x1
107 // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
108 // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
109 // .. .. .. CPU_1XCLKACT = 0x1
110 // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
111 // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
112 // .. .. .. CPU_PERI_CLKACT = 0x1
113 // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
114 // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
115 // .. .. ..
116 EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
117 // .. .. FINISH: ARM PLL INIT
118 // .. .. START: DDR PLL INIT
119 // .. .. PLL_RES = 0x2
120 // .. .. ==> 0XF8000114[7:4] = 0x00000002U
121 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
122 // .. .. PLL_CP = 0x2
123 // .. .. ==> 0XF8000114[11:8] = 0x00000002U
124 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
125 // .. .. LOCK_CNT = 0x12c
126 // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
127 // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
128 // .. ..
129 EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
130 // .. .. .. START: UPDATE FB_DIV
131 // .. .. .. PLL_FDIV = 0x20
132 // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
133 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
134 // .. .. ..
135 EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
136 // .. .. .. FINISH: UPDATE FB_DIV
137 // .. .. .. START: BY PASS PLL
138 // .. .. .. PLL_BYPASS_FORCE = 1
139 // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
140 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
141 // .. .. ..
142 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
143 // .. .. .. FINISH: BY PASS PLL
144 // .. .. .. START: ASSERT RESET
145 // .. .. .. PLL_RESET = 1
146 // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
147 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
148 // .. .. ..
149 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
150 // .. .. .. FINISH: ASSERT RESET
151 // .. .. .. START: DEASSERT RESET
152 // .. .. .. PLL_RESET = 0
153 // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
154 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
155 // .. .. ..
156 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
157 // .. .. .. FINISH: DEASSERT RESET
158 // .. .. .. START: CHECK PLL STATUS
159 // .. .. .. DDR_PLL_LOCK = 1
160 // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
161 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
162 // .. .. ..
163 EMIT_MASKPOLL(0XF800010C, 0x00000002U),
164 // .. .. .. FINISH: CHECK PLL STATUS
165 // .. .. .. START: REMOVE PLL BY PASS
166 // .. .. .. PLL_BYPASS_FORCE = 0
167 // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
168 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
169 // .. .. ..
170 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
171 // .. .. .. FINISH: REMOVE PLL BY PASS
172 // .. .. .. DDR_3XCLKACT = 0x1
173 // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
174 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
175 // .. .. .. DDR_2XCLKACT = 0x1
176 // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
177 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
178 // .. .. .. DDR_3XCLK_DIVISOR = 0x2
179 // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
180 // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
181 // .. .. .. DDR_2XCLK_DIVISOR = 0x3
182 // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
183 // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
184 // .. .. ..
185 EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
186 // .. .. FINISH: DDR PLL INIT
187 // .. .. START: IO PLL INIT
188 // .. .. PLL_RES = 0xc
189 // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
190 // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
191 // .. .. PLL_CP = 0x2
192 // .. .. ==> 0XF8000118[11:8] = 0x00000002U
193 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
194 // .. .. LOCK_CNT = 0x145
195 // .. .. ==> 0XF8000118[21:12] = 0x00000145U
196 // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
197 // .. ..
198 EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
199 // .. .. .. START: UPDATE FB_DIV
200 // .. .. .. PLL_FDIV = 0x1e
201 // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
202 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
203 // .. .. ..
204 EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
205 // .. .. .. FINISH: UPDATE FB_DIV
206 // .. .. .. START: BY PASS PLL
207 // .. .. .. PLL_BYPASS_FORCE = 1
208 // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
209 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
210 // .. .. ..
211 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
212 // .. .. .. FINISH: BY PASS PLL
213 // .. .. .. START: ASSERT RESET
214 // .. .. .. PLL_RESET = 1
215 // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
216 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
217 // .. .. ..
218 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
219 // .. .. .. FINISH: ASSERT RESET
220 // .. .. .. START: DEASSERT RESET
221 // .. .. .. PLL_RESET = 0
222 // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
223 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
224 // .. .. ..
225 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
226 // .. .. .. FINISH: DEASSERT RESET
227 // .. .. .. START: CHECK PLL STATUS
228 // .. .. .. IO_PLL_LOCK = 1
229 // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
230 // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
231 // .. .. ..
232 EMIT_MASKPOLL(0XF800010C, 0x00000004U),
233 // .. .. .. FINISH: CHECK PLL STATUS
234 // .. .. .. START: REMOVE PLL BY PASS
235 // .. .. .. PLL_BYPASS_FORCE = 0
236 // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
237 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
238 // .. .. ..
239 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
240 // .. .. .. FINISH: REMOVE PLL BY PASS
241 // .. .. FINISH: IO PLL INIT
242 // .. FINISH: PLL SLCR REGISTERS
243 // .. START: LOCK IT BACK
244 // .. LOCK_KEY = 0X767B
245 // .. ==> 0XF8000004[15:0] = 0x0000767BU
246 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
247 // ..
248 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
249 // .. FINISH: LOCK IT BACK
250 // FINISH: top
251 //
252 EMIT_EXIT(),
253
254 //
255};
256
257unsigned long ps7_clock_init_data_3_0[] = {
258 // START: top
259 // .. START: SLCR SETTINGS
260 // .. UNLOCK_KEY = 0XDF0D
261 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
262 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
263 // ..
264 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
265 // .. FINISH: SLCR SETTINGS
266 // .. START: CLOCK CONTROL SLCR REGISTERS
267 // .. CLKACT = 0x1
268 // .. ==> 0XF8000128[0:0] = 0x00000001U
269 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
270 // .. DIVISOR0 = 0x23
271 // .. ==> 0XF8000128[13:8] = 0x00000023U
272 // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
273 // .. DIVISOR1 = 0x3
274 // .. ==> 0XF8000128[25:20] = 0x00000003U
275 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
276 // ..
277 EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
278 // .. CLKACT = 0x1
279 // .. ==> 0XF8000138[0:0] = 0x00000001U
280 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
281 // .. SRCSEL = 0x0
282 // .. ==> 0XF8000138[4:4] = 0x00000000U
283 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
284 // ..
285 EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
286 // .. CLKACT = 0x1
287 // .. ==> 0XF8000140[0:0] = 0x00000001U
288 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
289 // .. SRCSEL = 0x0
290 // .. ==> 0XF8000140[6:4] = 0x00000000U
291 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
292 // .. DIVISOR = 0x8
293 // .. ==> 0XF8000140[13:8] = 0x00000008U
294 // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
295 // .. DIVISOR1 = 0x5
296 // .. ==> 0XF8000140[25:20] = 0x00000005U
297 // .. ==> MASK : 0x03F00000U VAL : 0x00500000U
298 // ..
299 EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00500801U),
300 // .. CLKACT = 0x1
301 // .. ==> 0XF800014C[0:0] = 0x00000001U
302 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
303 // .. SRCSEL = 0x0
304 // .. ==> 0XF800014C[5:4] = 0x00000000U
305 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
306 // .. DIVISOR = 0x5
307 // .. ==> 0XF800014C[13:8] = 0x00000005U
308 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
309 // ..
310 EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
311 // .. CLKACT0 = 0x1
312 // .. ==> 0XF8000150[0:0] = 0x00000001U
313 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
314 // .. CLKACT1 = 0x0
315 // .. ==> 0XF8000150[1:1] = 0x00000000U
316 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
317 // .. SRCSEL = 0x0
318 // .. ==> 0XF8000150[5:4] = 0x00000000U
319 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
320 // .. DIVISOR = 0x14
321 // .. ==> 0XF8000150[13:8] = 0x00000014U
322 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
323 // ..
324 EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
325 // .. CLKACT0 = 0x0
326 // .. ==> 0XF8000154[0:0] = 0x00000000U
327 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
328 // .. CLKACT1 = 0x1
329 // .. ==> 0XF8000154[1:1] = 0x00000001U
330 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
331 // .. SRCSEL = 0x0
332 // .. ==> 0XF8000154[5:4] = 0x00000000U
333 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
334 // .. DIVISOR = 0x14
335 // .. ==> 0XF8000154[13:8] = 0x00000014U
336 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
337 // ..
338 EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
339 // .. CLKACT0 = 0x1
340 // .. ==> 0XF800015C[0:0] = 0x00000001U
341 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
342 // .. CLKACT1 = 0x0
343 // .. ==> 0XF800015C[1:1] = 0x00000000U
344 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
345 // .. SRCSEL = 0x0
346 // .. ==> 0XF800015C[5:4] = 0x00000000U
347 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
348 // .. DIVISOR0 = 0xe
349 // .. ==> 0XF800015C[13:8] = 0x0000000EU
350 // .. ==> MASK : 0x00003F00U VAL : 0x00000E00U
351 // .. DIVISOR1 = 0x3
352 // .. ==> 0XF800015C[25:20] = 0x00000003U
353 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
354 // ..
355 EMIT_MASKWRITE(0XF800015C, 0x03F03F33U ,0x00300E01U),
356 // .. CAN0_MUX = 0x0
357 // .. ==> 0XF8000160[5:0] = 0x00000000U
358 // .. ==> MASK : 0x0000003FU VAL : 0x00000000U
359 // .. CAN0_REF_SEL = 0x0
360 // .. ==> 0XF8000160[6:6] = 0x00000000U
361 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
362 // .. CAN1_MUX = 0x0
363 // .. ==> 0XF8000160[21:16] = 0x00000000U
364 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
365 // .. CAN1_REF_SEL = 0x0
366 // .. ==> 0XF8000160[22:22] = 0x00000000U
367 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
368 // ..
369 EMIT_MASKWRITE(0XF8000160, 0x007F007FU ,0x00000000U),
370 // .. CLKACT = 0x1
371 // .. ==> 0XF8000168[0:0] = 0x00000001U
372 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
373 // .. SRCSEL = 0x0
374 // .. ==> 0XF8000168[5:4] = 0x00000000U
375 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
376 // .. DIVISOR = 0x5
377 // .. ==> 0XF8000168[13:8] = 0x00000005U
378 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
379 // ..
380 EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
381 // .. SRCSEL = 0x0
382 // .. ==> 0XF8000170[5:4] = 0x00000000U
383 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
384 // .. DIVISOR0 = 0x14
385 // .. ==> 0XF8000170[13:8] = 0x00000014U
386 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
387 // .. DIVISOR1 = 0x1
388 // .. ==> 0XF8000170[25:20] = 0x00000001U
389 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
390 // ..
391 EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00101400U),
392 // .. SRCSEL = 0x0
393 // .. ==> 0XF8000180[5:4] = 0x00000000U
394 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
395 // .. DIVISOR0 = 0x14
396 // .. ==> 0XF8000180[13:8] = 0x00000014U
397 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
398 // .. DIVISOR1 = 0x1
399 // .. ==> 0XF8000180[25:20] = 0x00000001U
400 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
401 // ..
402 EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00101400U),
403 // .. SRCSEL = 0x0
404 // .. ==> 0XF8000190[5:4] = 0x00000000U
405 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
406 // .. DIVISOR0 = 0x14
407 // .. ==> 0XF8000190[13:8] = 0x00000014U
408 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
409 // .. DIVISOR1 = 0x1
410 // .. ==> 0XF8000190[25:20] = 0x00000001U
411 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
412 // ..
413 EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
414 // .. SRCSEL = 0x0
415 // .. ==> 0XF80001A0[5:4] = 0x00000000U
416 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
417 // .. DIVISOR0 = 0x14
418 // .. ==> 0XF80001A0[13:8] = 0x00000014U
419 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
420 // .. DIVISOR1 = 0x1
421 // .. ==> 0XF80001A0[25:20] = 0x00000001U
422 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
423 // ..
424 EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
425 // .. CLK_621_TRUE = 0x1
426 // .. ==> 0XF80001C4[0:0] = 0x00000001U
427 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
428 // ..
429 EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
430 // .. DMA_CPU_2XCLKACT = 0x1
431 // .. ==> 0XF800012C[0:0] = 0x00000001U
432 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
433 // .. USB0_CPU_1XCLKACT = 0x1
434 // .. ==> 0XF800012C[2:2] = 0x00000001U
435 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
436 // .. USB1_CPU_1XCLKACT = 0x1
437 // .. ==> 0XF800012C[3:3] = 0x00000001U
438 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
439 // .. GEM0_CPU_1XCLKACT = 0x1
440 // .. ==> 0XF800012C[6:6] = 0x00000001U
441 // .. ==> MASK : 0x00000040U VAL : 0x00000040U
442 // .. GEM1_CPU_1XCLKACT = 0x0
443 // .. ==> 0XF800012C[7:7] = 0x00000000U
444 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
445 // .. SDI0_CPU_1XCLKACT = 0x1
446 // .. ==> 0XF800012C[10:10] = 0x00000001U
447 // .. ==> MASK : 0x00000400U VAL : 0x00000400U
448 // .. SDI1_CPU_1XCLKACT = 0x0
449 // .. ==> 0XF800012C[11:11] = 0x00000000U
450 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
451 // .. SPI0_CPU_1XCLKACT = 0x0
452 // .. ==> 0XF800012C[14:14] = 0x00000000U
453 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
454 // .. SPI1_CPU_1XCLKACT = 0x0
455 // .. ==> 0XF800012C[15:15] = 0x00000000U
456 // .. ==> MASK : 0x00008000U VAL : 0x00000000U
457 // .. CAN0_CPU_1XCLKACT = 0x1
458 // .. ==> 0XF800012C[16:16] = 0x00000001U
459 // .. ==> MASK : 0x00010000U VAL : 0x00010000U
460 // .. CAN1_CPU_1XCLKACT = 0x0
461 // .. ==> 0XF800012C[17:17] = 0x00000000U
462 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
463 // .. I2C0_CPU_1XCLKACT = 0x1
464 // .. ==> 0XF800012C[18:18] = 0x00000001U
465 // .. ==> MASK : 0x00040000U VAL : 0x00040000U
466 // .. I2C1_CPU_1XCLKACT = 0x1
467 // .. ==> 0XF800012C[19:19] = 0x00000001U
468 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
469 // .. UART0_CPU_1XCLKACT = 0x0
470 // .. ==> 0XF800012C[20:20] = 0x00000000U
471 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
472 // .. UART1_CPU_1XCLKACT = 0x1
473 // .. ==> 0XF800012C[21:21] = 0x00000001U
474 // .. ==> MASK : 0x00200000U VAL : 0x00200000U
475 // .. GPIO_CPU_1XCLKACT = 0x1
476 // .. ==> 0XF800012C[22:22] = 0x00000001U
477 // .. ==> MASK : 0x00400000U VAL : 0x00400000U
478 // .. LQSPI_CPU_1XCLKACT = 0x1
479 // .. ==> 0XF800012C[23:23] = 0x00000001U
480 // .. ==> MASK : 0x00800000U VAL : 0x00800000U
481 // .. SMC_CPU_1XCLKACT = 0x1
482 // .. ==> 0XF800012C[24:24] = 0x00000001U
483 // .. ==> MASK : 0x01000000U VAL : 0x01000000U
484 // ..
485 EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01ED044DU),
486 // .. FINISH: CLOCK CONTROL SLCR REGISTERS
487 // .. START: THIS SHOULD BE BLANK
488 // .. FINISH: THIS SHOULD BE BLANK
489 // .. START: LOCK IT BACK
490 // .. LOCK_KEY = 0X767B
491 // .. ==> 0XF8000004[15:0] = 0x0000767BU
492 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
493 // ..
494 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
495 // .. FINISH: LOCK IT BACK
496 // FINISH: top
497 //
498 EMIT_EXIT(),
499
500 //
501};
502
503unsigned long ps7_ddr_init_data_3_0[] = {
504 // START: top
505 // .. START: DDR INITIALIZATION
506 // .. .. START: LOCK DDR
507 // .. .. reg_ddrc_soft_rstb = 0
508 // .. .. ==> 0XF8006000[0:0] = 0x00000000U
509 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
510 // .. .. reg_ddrc_powerdown_en = 0x0
511 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
512 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
513 // .. .. reg_ddrc_data_bus_width = 0x0
514 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
515 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
516 // .. .. reg_ddrc_burst8_refresh = 0x0
517 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
518 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
519 // .. .. reg_ddrc_rdwr_idle_gap = 0x1
520 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
521 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
522 // .. .. reg_ddrc_dis_rd_bypass = 0x0
523 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
524 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
525 // .. .. reg_ddrc_dis_act_bypass = 0x0
526 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
527 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
528 // .. .. reg_ddrc_dis_auto_refresh = 0x0
529 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
530 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
531 // .. ..
532 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
533 // .. .. FINISH: LOCK DDR
534 // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
535 // .. .. ==> 0XF8006004[11:0] = 0x00000081U
536 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
537 // .. .. reserved_reg_ddrc_active_ranks = 0x1
538 // .. .. ==> 0XF8006004[13:12] = 0x00000001U
539 // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
540 // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
541 // .. .. ==> 0XF8006004[18:14] = 0x00000000U
542 // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
543 // .. ..
544 EMIT_MASKWRITE(0XF8006004, 0x0007FFFFU ,0x00001081U),
545 // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
546 // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
547 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
548 // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
549 // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
550 // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
551 // .. .. reg_ddrc_hpr_xact_run_length = 0xf
552 // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
553 // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
554 // .. ..
555 EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
556 // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
557 // .. .. ==> 0XF800600C[10:0] = 0x00000001U
558 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
559 // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
560 // .. .. ==> 0XF800600C[21:11] = 0x00000002U
561 // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
562 // .. .. reg_ddrc_lpr_xact_run_length = 0x8
563 // .. .. ==> 0XF800600C[25:22] = 0x00000008U
564 // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
565 // .. ..
566 EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
567 // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
568 // .. .. ==> 0XF8006010[10:0] = 0x00000001U
569 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
570 // .. .. reg_ddrc_w_xact_run_length = 0x8
571 // .. .. ==> 0XF8006010[14:11] = 0x00000008U
572 // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
573 // .. .. reg_ddrc_w_max_starve_x32 = 0x2
574 // .. .. ==> 0XF8006010[25:15] = 0x00000002U
575 // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
576 // .. ..
577 EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
578 // .. .. reg_ddrc_t_rc = 0x1b
579 // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
580 // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001BU
581 // .. .. reg_ddrc_t_rfc_min = 0x56
582 // .. .. ==> 0XF8006014[13:6] = 0x00000056U
583 // .. .. ==> MASK : 0x00003FC0U VAL : 0x00001580U
584 // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
585 // .. .. ==> 0XF8006014[20:14] = 0x00000010U
586 // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
587 // .. ..
588 EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
589 // .. .. reg_ddrc_wr2pre = 0x12
590 // .. .. ==> 0XF8006018[4:0] = 0x00000012U
591 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
592 // .. .. reg_ddrc_powerdown_to_x32 = 0x6
593 // .. .. ==> 0XF8006018[9:5] = 0x00000006U
594 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
595 // .. .. reg_ddrc_t_faw = 0x10
596 // .. .. ==> 0XF8006018[15:10] = 0x00000010U
597 // .. .. ==> MASK : 0x0000FC00U VAL : 0x00004000U
598 // .. .. reg_ddrc_t_ras_max = 0x24
599 // .. .. ==> 0XF8006018[21:16] = 0x00000024U
600 // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
601 // .. .. reg_ddrc_t_ras_min = 0x14
602 // .. .. ==> 0XF8006018[26:22] = 0x00000014U
603 // .. .. ==> MASK : 0x07C00000U VAL : 0x05000000U
604 // .. .. reg_ddrc_t_cke = 0x4
605 // .. .. ==> 0XF8006018[31:28] = 0x00000004U
606 // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
607 // .. ..
608 EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452440D2U),
609 // .. .. reg_ddrc_write_latency = 0x5
610 // .. .. ==> 0XF800601C[4:0] = 0x00000005U
611 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
612 // .. .. reg_ddrc_rd2wr = 0x7
613 // .. .. ==> 0XF800601C[9:5] = 0x00000007U
614 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
615 // .. .. reg_ddrc_wr2rd = 0xe
616 // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
617 // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
618 // .. .. reg_ddrc_t_xp = 0x4
619 // .. .. ==> 0XF800601C[19:15] = 0x00000004U
620 // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
621 // .. .. reg_ddrc_pad_pd = 0x0
622 // .. .. ==> 0XF800601C[22:20] = 0x00000000U
623 // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
624 // .. .. reg_ddrc_rd2pre = 0x4
625 // .. .. ==> 0XF800601C[27:23] = 0x00000004U
626 // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
627 // .. .. reg_ddrc_t_rcd = 0x7
628 // .. .. ==> 0XF800601C[31:28] = 0x00000007U
629 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
630 // .. ..
631 EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
632 // .. .. reg_ddrc_t_ccd = 0x4
633 // .. .. ==> 0XF8006020[4:2] = 0x00000004U
634 // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
635 // .. .. reg_ddrc_t_rrd = 0x4
636 // .. .. ==> 0XF8006020[7:5] = 0x00000004U
637 // .. .. ==> MASK : 0x000000E0U VAL : 0x00000080U
638 // .. .. reg_ddrc_refresh_margin = 0x2
639 // .. .. ==> 0XF8006020[11:8] = 0x00000002U
640 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
641 // .. .. reg_ddrc_t_rp = 0x7
642 // .. .. ==> 0XF8006020[15:12] = 0x00000007U
643 // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
644 // .. .. reg_ddrc_refresh_to_x32 = 0x8
645 // .. .. ==> 0XF8006020[20:16] = 0x00000008U
646 // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
647 // .. .. reg_ddrc_mobile = 0x0
648 // .. .. ==> 0XF8006020[22:22] = 0x00000000U
649 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
650 // .. .. reg_ddrc_en_dfi_dram_clk_disable = 0x0
651 // .. .. ==> 0XF8006020[23:23] = 0x00000000U
652 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
653 // .. .. reg_ddrc_read_latency = 0x7
654 // .. .. ==> 0XF8006020[28:24] = 0x00000007U
655 // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
656 // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
657 // .. .. ==> 0XF8006020[29:29] = 0x00000001U
658 // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
659 // .. .. reg_ddrc_dis_pad_pd = 0x0
660 // .. .. ==> 0XF8006020[30:30] = 0x00000000U
661 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
662 // .. ..
663 EMIT_MASKWRITE(0XF8006020, 0x7FDFFFFCU ,0x27087290U),
664 // .. .. reg_ddrc_en_2t_timing_mode = 0x0
665 // .. .. ==> 0XF8006024[0:0] = 0x00000000U
666 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
667 // .. .. reg_ddrc_prefer_write = 0x0
668 // .. .. ==> 0XF8006024[1:1] = 0x00000000U
669 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
670 // .. .. reg_ddrc_mr_wr = 0x0
671 // .. .. ==> 0XF8006024[6:6] = 0x00000000U
672 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
673 // .. .. reg_ddrc_mr_addr = 0x0
674 // .. .. ==> 0XF8006024[8:7] = 0x00000000U
675 // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
676 // .. .. reg_ddrc_mr_data = 0x0
677 // .. .. ==> 0XF8006024[24:9] = 0x00000000U
678 // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
679 // .. .. ddrc_reg_mr_wr_busy = 0x0
680 // .. .. ==> 0XF8006024[25:25] = 0x00000000U
681 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
682 // .. .. reg_ddrc_mr_type = 0x0
683 // .. .. ==> 0XF8006024[26:26] = 0x00000000U
684 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
685 // .. .. reg_ddrc_mr_rdata_valid = 0x0
686 // .. .. ==> 0XF8006024[27:27] = 0x00000000U
687 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
688 // .. ..
689 EMIT_MASKWRITE(0XF8006024, 0x0FFFFFC3U ,0x00000000U),
690 // .. .. reg_ddrc_final_wait_x32 = 0x7
691 // .. .. ==> 0XF8006028[6:0] = 0x00000007U
692 // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
693 // .. .. reg_ddrc_pre_ocd_x32 = 0x0
694 // .. .. ==> 0XF8006028[10:7] = 0x00000000U
695 // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
696 // .. .. reg_ddrc_t_mrd = 0x4
697 // .. .. ==> 0XF8006028[13:11] = 0x00000004U
698 // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
699 // .. ..
700 EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
701 // .. .. reg_ddrc_emr2 = 0x8
702 // .. .. ==> 0XF800602C[15:0] = 0x00000008U
703 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
704 // .. .. reg_ddrc_emr3 = 0x0
705 // .. .. ==> 0XF800602C[31:16] = 0x00000000U
706 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
707 // .. ..
708 EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
709 // .. .. reg_ddrc_mr = 0x930
710 // .. .. ==> 0XF8006030[15:0] = 0x00000930U
711 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
712 // .. .. reg_ddrc_emr = 0x4
713 // .. .. ==> 0XF8006030[31:16] = 0x00000004U
714 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
715 // .. ..
716 EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
717 // .. .. reg_ddrc_burst_rdwr = 0x4
718 // .. .. ==> 0XF8006034[3:0] = 0x00000004U
719 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
720 // .. .. reg_ddrc_pre_cke_x1024 = 0x105
721 // .. .. ==> 0XF8006034[13:4] = 0x00000105U
722 // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
723 // .. .. reg_ddrc_post_cke_x1024 = 0x1
724 // .. .. ==> 0XF8006034[25:16] = 0x00000001U
725 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
726 // .. .. reg_ddrc_burstchop = 0x0
727 // .. .. ==> 0XF8006034[28:28] = 0x00000000U
728 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
729 // .. ..
730 EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
731 // .. .. reg_ddrc_force_low_pri_n = 0x0
732 // .. .. ==> 0XF8006038[0:0] = 0x00000000U
733 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
734 // .. .. reg_ddrc_dis_dq = 0x0
735 // .. .. ==> 0XF8006038[1:1] = 0x00000000U
736 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
737 // .. ..
738 EMIT_MASKWRITE(0XF8006038, 0x00000003U ,0x00000000U),
739 // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
740 // .. .. ==> 0XF800603C[3:0] = 0x00000007U
741 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
742 // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
743 // .. .. ==> 0XF800603C[7:4] = 0x00000007U
744 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
745 // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
746 // .. .. ==> 0XF800603C[11:8] = 0x00000007U
747 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
748 // .. .. reg_ddrc_addrmap_col_b5 = 0x0
749 // .. .. ==> 0XF800603C[15:12] = 0x00000000U
750 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
751 // .. .. reg_ddrc_addrmap_col_b6 = 0x0
752 // .. .. ==> 0XF800603C[19:16] = 0x00000000U
753 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
754 // .. ..
755 EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
756 // .. .. reg_ddrc_addrmap_col_b2 = 0x0
757 // .. .. ==> 0XF8006040[3:0] = 0x00000000U
758 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
759 // .. .. reg_ddrc_addrmap_col_b3 = 0x0
760 // .. .. ==> 0XF8006040[7:4] = 0x00000000U
761 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
762 // .. .. reg_ddrc_addrmap_col_b4 = 0x0
763 // .. .. ==> 0XF8006040[11:8] = 0x00000000U
764 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
765 // .. .. reg_ddrc_addrmap_col_b7 = 0x0
766 // .. .. ==> 0XF8006040[15:12] = 0x00000000U
767 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
768 // .. .. reg_ddrc_addrmap_col_b8 = 0x0
769 // .. .. ==> 0XF8006040[19:16] = 0x00000000U
770 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
771 // .. .. reg_ddrc_addrmap_col_b9 = 0xf
772 // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
773 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
774 // .. .. reg_ddrc_addrmap_col_b10 = 0xf
775 // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
776 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
777 // .. .. reg_ddrc_addrmap_col_b11 = 0xf
778 // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
779 // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
780 // .. ..
781 EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
782 // .. .. reg_ddrc_addrmap_row_b0 = 0x6
783 // .. .. ==> 0XF8006044[3:0] = 0x00000006U
784 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
785 // .. .. reg_ddrc_addrmap_row_b1 = 0x6
786 // .. .. ==> 0XF8006044[7:4] = 0x00000006U
787 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
788 // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
789 // .. .. ==> 0XF8006044[11:8] = 0x00000006U
790 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
791 // .. .. reg_ddrc_addrmap_row_b12 = 0x6
792 // .. .. ==> 0XF8006044[15:12] = 0x00000006U
793 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
794 // .. .. reg_ddrc_addrmap_row_b13 = 0x6
795 // .. .. ==> 0XF8006044[19:16] = 0x00000006U
796 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
797 // .. .. reg_ddrc_addrmap_row_b14 = 0x6
798 // .. .. ==> 0XF8006044[23:20] = 0x00000006U
799 // .. .. ==> MASK : 0x00F00000U VAL : 0x00600000U
800 // .. .. reg_ddrc_addrmap_row_b15 = 0xf
801 // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
802 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
803 // .. ..
804 EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
805 // .. .. reg_phy_rd_local_odt = 0x0
806 // .. .. ==> 0XF8006048[13:12] = 0x00000000U
807 // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
808 // .. .. reg_phy_wr_local_odt = 0x3
809 // .. .. ==> 0XF8006048[15:14] = 0x00000003U
810 // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
811 // .. .. reg_phy_idle_local_odt = 0x3
812 // .. .. ==> 0XF8006048[17:16] = 0x00000003U
813 // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
814 // .. ..
815 EMIT_MASKWRITE(0XF8006048, 0x0003F000U ,0x0003C000U),
816 // .. .. reg_phy_rd_cmd_to_data = 0x0
817 // .. .. ==> 0XF8006050[3:0] = 0x00000000U
818 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
819 // .. .. reg_phy_wr_cmd_to_data = 0x0
820 // .. .. ==> 0XF8006050[7:4] = 0x00000000U
821 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
822 // .. .. reg_phy_rdc_we_to_re_delay = 0x8
823 // .. .. ==> 0XF8006050[11:8] = 0x00000008U
824 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
825 // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
826 // .. .. ==> 0XF8006050[15:15] = 0x00000000U
827 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
828 // .. .. reg_phy_use_fixed_re = 0x1
829 // .. .. ==> 0XF8006050[16:16] = 0x00000001U
830 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
831 // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
832 // .. .. ==> 0XF8006050[17:17] = 0x00000000U
833 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
834 // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
835 // .. .. ==> 0XF8006050[18:18] = 0x00000000U
836 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
837 // .. .. reg_phy_clk_stall_level = 0x0
838 // .. .. ==> 0XF8006050[19:19] = 0x00000000U
839 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
840 // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
841 // .. .. ==> 0XF8006050[27:24] = 0x00000007U
842 // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
843 // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
844 // .. .. ==> 0XF8006050[31:28] = 0x00000007U
845 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
846 // .. ..
847 EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
848 // .. .. reg_ddrc_dis_dll_calib = 0x0
849 // .. .. ==> 0XF8006058[16:16] = 0x00000000U
850 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
851 // .. ..
852 EMIT_MASKWRITE(0XF8006058, 0x00010000U ,0x00000000U),
853 // .. .. reg_ddrc_rd_odt_delay = 0x3
854 // .. .. ==> 0XF800605C[3:0] = 0x00000003U
855 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
856 // .. .. reg_ddrc_wr_odt_delay = 0x0
857 // .. .. ==> 0XF800605C[7:4] = 0x00000000U
858 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
859 // .. .. reg_ddrc_rd_odt_hold = 0x0
860 // .. .. ==> 0XF800605C[11:8] = 0x00000000U
861 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
862 // .. .. reg_ddrc_wr_odt_hold = 0x5
863 // .. .. ==> 0XF800605C[15:12] = 0x00000005U
864 // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
865 // .. ..
866 EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
867 // .. .. reg_ddrc_pageclose = 0x0
868 // .. .. ==> 0XF8006060[0:0] = 0x00000000U
869 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
870 // .. .. reg_ddrc_lpr_num_entries = 0x1f
871 // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
872 // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
873 // .. .. reg_ddrc_auto_pre_en = 0x0
874 // .. .. ==> 0XF8006060[7:7] = 0x00000000U
875 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
876 // .. .. reg_ddrc_refresh_update_level = 0x0
877 // .. .. ==> 0XF8006060[8:8] = 0x00000000U
878 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
879 // .. .. reg_ddrc_dis_wc = 0x0
880 // .. .. ==> 0XF8006060[9:9] = 0x00000000U
881 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
882 // .. .. reg_ddrc_dis_collision_page_opt = 0x0
883 // .. .. ==> 0XF8006060[10:10] = 0x00000000U
884 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
885 // .. .. reg_ddrc_selfref_en = 0x0
886 // .. .. ==> 0XF8006060[12:12] = 0x00000000U
887 // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
888 // .. ..
889 EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
890 // .. .. reg_ddrc_go2critical_hysteresis = 0x0
891 // .. .. ==> 0XF8006064[12:5] = 0x00000000U
892 // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
893 // .. .. reg_arb_go2critical_en = 0x1
894 // .. .. ==> 0XF8006064[17:17] = 0x00000001U
895 // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
896 // .. ..
897 EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
898 // .. .. reg_ddrc_wrlvl_ww = 0x41
899 // .. .. ==> 0XF8006068[7:0] = 0x00000041U
900 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
901 // .. .. reg_ddrc_rdlvl_rr = 0x41
902 // .. .. ==> 0XF8006068[15:8] = 0x00000041U
903 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
904 // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
905 // .. .. ==> 0XF8006068[25:16] = 0x00000028U
906 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
907 // .. ..
908 EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
909 // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
910 // .. .. ==> 0XF800606C[7:0] = 0x00000010U
911 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
912 // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
913 // .. .. ==> 0XF800606C[15:8] = 0x00000016U
914 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
915 // .. ..
916 EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
917 // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
918 // .. .. ==> 0XF8006078[3:0] = 0x00000001U
919 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000001U
920 // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
921 // .. .. ==> 0XF8006078[7:4] = 0x00000001U
922 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000010U
923 // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
924 // .. .. ==> 0XF8006078[11:8] = 0x00000001U
925 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000100U
926 // .. .. reg_ddrc_t_cksre = 0x6
927 // .. .. ==> 0XF8006078[15:12] = 0x00000006U
928 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
929 // .. .. reg_ddrc_t_cksrx = 0x6
930 // .. .. ==> 0XF8006078[19:16] = 0x00000006U
931 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
932 // .. .. reg_ddrc_t_ckesr = 0x4
933 // .. .. ==> 0XF8006078[25:20] = 0x00000004U
934 // .. .. ==> MASK : 0x03F00000U VAL : 0x00400000U
935 // .. ..
936 EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
937 // .. .. reg_ddrc_t_ckpde = 0x2
938 // .. .. ==> 0XF800607C[3:0] = 0x00000002U
939 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000002U
940 // .. .. reg_ddrc_t_ckpdx = 0x2
941 // .. .. ==> 0XF800607C[7:4] = 0x00000002U
942 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
943 // .. .. reg_ddrc_t_ckdpde = 0x2
944 // .. .. ==> 0XF800607C[11:8] = 0x00000002U
945 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
946 // .. .. reg_ddrc_t_ckdpdx = 0x2
947 // .. .. ==> 0XF800607C[15:12] = 0x00000002U
948 // .. .. ==> MASK : 0x0000F000U VAL : 0x00002000U
949 // .. .. reg_ddrc_t_ckcsx = 0x3
950 // .. .. ==> 0XF800607C[19:16] = 0x00000003U
951 // .. .. ==> MASK : 0x000F0000U VAL : 0x00030000U
952 // .. ..
953 EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
954 // .. .. reg_ddrc_dis_auto_zq = 0x0
955 // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
956 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
957 // .. .. reg_ddrc_ddr3 = 0x1
958 // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
959 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
960 // .. .. reg_ddrc_t_mod = 0x200
961 // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
962 // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
963 // .. .. reg_ddrc_t_zq_long_nop = 0x200
964 // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
965 // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
966 // .. .. reg_ddrc_t_zq_short_nop = 0x40
967 // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
968 // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
969 // .. ..
970 EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
971 // .. .. t_zq_short_interval_x1024 = 0xcb73
972 // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
973 // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
974 // .. .. dram_rstn_x1024 = 0x69
975 // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
976 // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
977 // .. ..
978 EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
979 // .. .. deeppowerdown_en = 0x0
980 // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
981 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
982 // .. .. deeppowerdown_to_x1024 = 0xff
983 // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
984 // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
985 // .. ..
986 EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
987 // .. .. dfi_wrlvl_max_x1024 = 0xfff
988 // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
989 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
990 // .. .. dfi_rdlvl_max_x1024 = 0xfff
991 // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
992 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
993 // .. .. ddrc_reg_twrlvl_max_error = 0x0
994 // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
995 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
996 // .. .. ddrc_reg_trdlvl_max_error = 0x0
997 // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
998 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
999 // .. .. reg_ddrc_dfi_wr_level_en = 0x1
1000 // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
1001 // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
1002 // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
1003 // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
1004 // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
1005 // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
1006 // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
1007 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
1008 // .. ..
1009 EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
1010 // .. .. reg_ddrc_skip_ocd = 0x1
1011 // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
1012 // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
1013 // .. ..
1014 EMIT_MASKWRITE(0XF80060B4, 0x00000200U ,0x00000200U),
1015 // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
1016 // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
1017 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
1018 // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
1019 // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
1020 // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
1021 // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
1022 // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
1023 // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
1024 // .. ..
1025 EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
1026 // .. .. START: RESET ECC ERROR
1027 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
1028 // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
1029 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1030 // .. .. Clear_Correctable_DRAM_ECC_error = 1
1031 // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
1032 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
1033 // .. ..
1034 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
1035 // .. .. FINISH: RESET ECC ERROR
1036 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
1037 // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
1038 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1039 // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
1040 // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
1041 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1042 // .. ..
1043 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
1044 // .. .. CORR_ECC_LOG_VALID = 0x0
1045 // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
1046 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1047 // .. .. ECC_CORRECTED_BIT_NUM = 0x0
1048 // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
1049 // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
1050 // .. ..
1051 EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
1052 // .. .. UNCORR_ECC_LOG_VALID = 0x0
1053 // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
1054 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1055 // .. ..
1056 EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
1057 // .. .. STAT_NUM_CORR_ERR = 0x0
1058 // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
1059 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
1060 // .. .. STAT_NUM_UNCORR_ERR = 0x0
1061 // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
1062 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
1063 // .. ..
1064 EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
1065 // .. .. reg_ddrc_ecc_mode = 0x0
1066 // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
1067 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
1068 // .. .. reg_ddrc_dis_scrub = 0x1
1069 // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
1070 // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
1071 // .. ..
1072 EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
1073 // .. .. reg_phy_dif_on = 0x0
1074 // .. .. ==> 0XF8006114[3:0] = 0x00000000U
1075 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
1076 // .. .. reg_phy_dif_off = 0x0
1077 // .. .. ==> 0XF8006114[7:4] = 0x00000000U
1078 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
1079 // .. ..
1080 EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
1081 // .. .. reg_phy_data_slice_in_use = 0x1
1082 // .. .. ==> 0XF8006118[0:0] = 0x00000001U
1083 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1084 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1085 // .. .. ==> 0XF8006118[1:1] = 0x00000000U
1086 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1087 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1088 // .. .. ==> 0XF8006118[2:2] = 0x00000000U
1089 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1090 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1091 // .. .. ==> 0XF8006118[3:3] = 0x00000000U
1092 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1093 // .. .. reg_phy_bist_shift_dq = 0x0
1094 // .. .. ==> 0XF8006118[14:6] = 0x00000000U
1095 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1096 // .. .. reg_phy_bist_err_clr = 0x0
1097 // .. .. ==> 0XF8006118[23:15] = 0x00000000U
1098 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1099 // .. .. reg_phy_dq_offset = 0x40
1100 // .. .. ==> 0XF8006118[30:24] = 0x00000040U
1101 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1102 // .. ..
1103 EMIT_MASKWRITE(0XF8006118, 0x7FFFFFCFU ,0x40000001U),
1104 // .. .. reg_phy_data_slice_in_use = 0x1
1105 // .. .. ==> 0XF800611C[0:0] = 0x00000001U
1106 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1107 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1108 // .. .. ==> 0XF800611C[1:1] = 0x00000000U
1109 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1110 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1111 // .. .. ==> 0XF800611C[2:2] = 0x00000000U
1112 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1113 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1114 // .. .. ==> 0XF800611C[3:3] = 0x00000000U
1115 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1116 // .. .. reg_phy_bist_shift_dq = 0x0
1117 // .. .. ==> 0XF800611C[14:6] = 0x00000000U
1118 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1119 // .. .. reg_phy_bist_err_clr = 0x0
1120 // .. .. ==> 0XF800611C[23:15] = 0x00000000U
1121 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1122 // .. .. reg_phy_dq_offset = 0x40
1123 // .. .. ==> 0XF800611C[30:24] = 0x00000040U
1124 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1125 // .. ..
1126 EMIT_MASKWRITE(0XF800611C, 0x7FFFFFCFU ,0x40000001U),
1127 // .. .. reg_phy_data_slice_in_use = 0x1
1128 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
1129 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1130 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1131 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
1132 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1133 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1134 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
1135 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1136 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1137 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
1138 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1139 // .. .. reg_phy_bist_shift_dq = 0x0
1140 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
1141 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1142 // .. .. reg_phy_bist_err_clr = 0x0
1143 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
1144 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1145 // .. .. reg_phy_dq_offset = 0x40
1146 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
1147 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1148 // .. ..
1149 EMIT_MASKWRITE(0XF8006120, 0x7FFFFFCFU ,0x40000001U),
1150 // .. .. reg_phy_data_slice_in_use = 0x1
1151 // .. .. ==> 0XF8006124[0:0] = 0x00000001U
1152 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1153 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1154 // .. .. ==> 0XF8006124[1:1] = 0x00000000U
1155 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1156 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1157 // .. .. ==> 0XF8006124[2:2] = 0x00000000U
1158 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1159 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1160 // .. .. ==> 0XF8006124[3:3] = 0x00000000U
1161 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1162 // .. .. reg_phy_bist_shift_dq = 0x0
1163 // .. .. ==> 0XF8006124[14:6] = 0x00000000U
1164 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1165 // .. .. reg_phy_bist_err_clr = 0x0
1166 // .. .. ==> 0XF8006124[23:15] = 0x00000000U
1167 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1168 // .. .. reg_phy_dq_offset = 0x40
1169 // .. .. ==> 0XF8006124[30:24] = 0x00000040U
1170 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1171 // .. ..
1172 EMIT_MASKWRITE(0XF8006124, 0x7FFFFFCFU ,0x40000001U),
1173 // .. .. reg_phy_wrlvl_init_ratio = 0x1d
1174 // .. .. ==> 0XF800612C[9:0] = 0x0000001DU
1175 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000001DU
1176 // .. .. reg_phy_gatelvl_init_ratio = 0xf2
1177 // .. .. ==> 0XF800612C[19:10] = 0x000000F2U
1178 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003C800U
1179 // .. ..
1180 EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0003C81DU),
1181 // .. .. reg_phy_wrlvl_init_ratio = 0x12
1182 // .. .. ==> 0XF8006130[9:0] = 0x00000012U
1183 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000012U
1184 // .. .. reg_phy_gatelvl_init_ratio = 0xd8
1185 // .. .. ==> 0XF8006130[19:10] = 0x000000D8U
1186 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00036000U
1187 // .. ..
1188 EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00036012U),
1189 // .. .. reg_phy_wrlvl_init_ratio = 0xc
1190 // .. .. ==> 0XF8006134[9:0] = 0x0000000CU
1191 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000000CU
1192 // .. .. reg_phy_gatelvl_init_ratio = 0xde
1193 // .. .. ==> 0XF8006134[19:10] = 0x000000DEU
1194 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00037800U
1195 // .. ..
1196 EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0003780CU),
1197 // .. .. reg_phy_wrlvl_init_ratio = 0x21
1198 // .. .. ==> 0XF8006138[9:0] = 0x00000021U
1199 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000021U
1200 // .. .. reg_phy_gatelvl_init_ratio = 0xee
1201 // .. .. ==> 0XF8006138[19:10] = 0x000000EEU
1202 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003B800U
1203 // .. ..
1204 EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0003B821U),
1205 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1206 // .. .. ==> 0XF8006140[9:0] = 0x00000035U
1207 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1208 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1209 // .. .. ==> 0XF8006140[10:10] = 0x00000000U
1210 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1211 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1212 // .. .. ==> 0XF8006140[19:11] = 0x00000000U
1213 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1214 // .. ..
1215 EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
1216 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1217 // .. .. ==> 0XF8006144[9:0] = 0x00000035U
1218 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1219 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1220 // .. .. ==> 0XF8006144[10:10] = 0x00000000U
1221 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1222 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1223 // .. .. ==> 0XF8006144[19:11] = 0x00000000U
1224 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1225 // .. ..
1226 EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
1227 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1228 // .. .. ==> 0XF8006148[9:0] = 0x00000035U
1229 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1230 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1231 // .. .. ==> 0XF8006148[10:10] = 0x00000000U
1232 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1233 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1234 // .. .. ==> 0XF8006148[19:11] = 0x00000000U
1235 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1236 // .. ..
1237 EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
1238 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1239 // .. .. ==> 0XF800614C[9:0] = 0x00000035U
1240 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1241 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1242 // .. .. ==> 0XF800614C[10:10] = 0x00000000U
1243 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1244 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1245 // .. .. ==> 0XF800614C[19:11] = 0x00000000U
1246 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1247 // .. ..
1248 EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
1249 // .. .. reg_phy_wr_dqs_slave_ratio = 0x9d
1250 // .. .. ==> 0XF8006154[9:0] = 0x0000009DU
1251 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000009DU
1252 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1253 // .. .. ==> 0XF8006154[10:10] = 0x00000000U
1254 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1255 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1256 // .. .. ==> 0XF8006154[19:11] = 0x00000000U
1257 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1258 // .. ..
1259 EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x0000009DU),
1260 // .. .. reg_phy_wr_dqs_slave_ratio = 0x92
1261 // .. .. ==> 0XF8006158[9:0] = 0x00000092U
1262 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000092U
1263 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1264 // .. .. ==> 0XF8006158[10:10] = 0x00000000U
1265 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1266 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1267 // .. .. ==> 0XF8006158[19:11] = 0x00000000U
1268 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1269 // .. ..
1270 EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000092U),
1271 // .. .. reg_phy_wr_dqs_slave_ratio = 0x8c
1272 // .. .. ==> 0XF800615C[9:0] = 0x0000008CU
1273 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000008CU
1274 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1275 // .. .. ==> 0XF800615C[10:10] = 0x00000000U
1276 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1277 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1278 // .. .. ==> 0XF800615C[19:11] = 0x00000000U
1279 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1280 // .. ..
1281 EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000008CU),
1282 // .. .. reg_phy_wr_dqs_slave_ratio = 0xa1
1283 // .. .. ==> 0XF8006160[9:0] = 0x000000A1U
1284 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000A1U
1285 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1286 // .. .. ==> 0XF8006160[10:10] = 0x00000000U
1287 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1288 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1289 // .. .. ==> 0XF8006160[19:11] = 0x00000000U
1290 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1291 // .. ..
1292 EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x000000A1U),
1293 // .. .. reg_phy_fifo_we_slave_ratio = 0x147
1294 // .. .. ==> 0XF8006168[10:0] = 0x00000147U
1295 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000147U
1296 // .. .. reg_phy_fifo_we_in_force = 0x0
1297 // .. .. ==> 0XF8006168[11:11] = 0x00000000U
1298 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1299 // .. .. reg_phy_fifo_we_in_delay = 0x0
1300 // .. .. ==> 0XF8006168[20:12] = 0x00000000U
1301 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1302 // .. ..
1303 EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000147U),
1304 // .. .. reg_phy_fifo_we_slave_ratio = 0x12d
1305 // .. .. ==> 0XF800616C[10:0] = 0x0000012DU
1306 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000012DU
1307 // .. .. reg_phy_fifo_we_in_force = 0x0
1308 // .. .. ==> 0XF800616C[11:11] = 0x00000000U
1309 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1310 // .. .. reg_phy_fifo_we_in_delay = 0x0
1311 // .. .. ==> 0XF800616C[20:12] = 0x00000000U
1312 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1313 // .. ..
1314 EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x0000012DU),
1315 // .. .. reg_phy_fifo_we_slave_ratio = 0x133
1316 // .. .. ==> 0XF8006170[10:0] = 0x00000133U
1317 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000133U
1318 // .. .. reg_phy_fifo_we_in_force = 0x0
1319 // .. .. ==> 0XF8006170[11:11] = 0x00000000U
1320 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1321 // .. .. reg_phy_fifo_we_in_delay = 0x0
1322 // .. .. ==> 0XF8006170[20:12] = 0x00000000U
1323 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1324 // .. ..
1325 EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000133U),
1326 // .. .. reg_phy_fifo_we_slave_ratio = 0x143
1327 // .. .. ==> 0XF8006174[10:0] = 0x00000143U
1328 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000143U
1329 // .. .. reg_phy_fifo_we_in_force = 0x0
1330 // .. .. ==> 0XF8006174[11:11] = 0x00000000U
1331 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1332 // .. .. reg_phy_fifo_we_in_delay = 0x0
1333 // .. .. ==> 0XF8006174[20:12] = 0x00000000U
1334 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1335 // .. ..
1336 EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000143U),
1337 // .. .. reg_phy_wr_data_slave_ratio = 0xdd
1338 // .. .. ==> 0XF800617C[9:0] = 0x000000DDU
1339 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000DDU
1340 // .. .. reg_phy_wr_data_slave_force = 0x0
1341 // .. .. ==> 0XF800617C[10:10] = 0x00000000U
1342 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1343 // .. .. reg_phy_wr_data_slave_delay = 0x0
1344 // .. .. ==> 0XF800617C[19:11] = 0x00000000U
1345 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1346 // .. ..
1347 EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000DDU),
1348 // .. .. reg_phy_wr_data_slave_ratio = 0xd2
1349 // .. .. ==> 0XF8006180[9:0] = 0x000000D2U
1350 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000D2U
1351 // .. .. reg_phy_wr_data_slave_force = 0x0
1352 // .. .. ==> 0XF8006180[10:10] = 0x00000000U
1353 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1354 // .. .. reg_phy_wr_data_slave_delay = 0x0
1355 // .. .. ==> 0XF8006180[19:11] = 0x00000000U
1356 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1357 // .. ..
1358 EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000D2U),
1359 // .. .. reg_phy_wr_data_slave_ratio = 0xcc
1360 // .. .. ==> 0XF8006184[9:0] = 0x000000CCU
1361 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000CCU
1362 // .. .. reg_phy_wr_data_slave_force = 0x0
1363 // .. .. ==> 0XF8006184[10:10] = 0x00000000U
1364 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1365 // .. .. reg_phy_wr_data_slave_delay = 0x0
1366 // .. .. ==> 0XF8006184[19:11] = 0x00000000U
1367 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1368 // .. ..
1369 EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000CCU),
1370 // .. .. reg_phy_wr_data_slave_ratio = 0xe1
1371 // .. .. ==> 0XF8006188[9:0] = 0x000000E1U
1372 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000E1U
1373 // .. .. reg_phy_wr_data_slave_force = 0x0
1374 // .. .. ==> 0XF8006188[10:10] = 0x00000000U
1375 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1376 // .. .. reg_phy_wr_data_slave_delay = 0x0
1377 // .. .. ==> 0XF8006188[19:11] = 0x00000000U
1378 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1379 // .. ..
1380 EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000E1U),
1381 // .. .. reg_phy_bl2 = 0x0
1382 // .. .. ==> 0XF8006190[1:1] = 0x00000000U
1383 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1384 // .. .. reg_phy_at_spd_atpg = 0x0
1385 // .. .. ==> 0XF8006190[2:2] = 0x00000000U
1386 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1387 // .. .. reg_phy_bist_enable = 0x0
1388 // .. .. ==> 0XF8006190[3:3] = 0x00000000U
1389 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1390 // .. .. reg_phy_bist_force_err = 0x0
1391 // .. .. ==> 0XF8006190[4:4] = 0x00000000U
1392 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
1393 // .. .. reg_phy_bist_mode = 0x0
1394 // .. .. ==> 0XF8006190[6:5] = 0x00000000U
1395 // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
1396 // .. .. reg_phy_invert_clkout = 0x1
1397 // .. .. ==> 0XF8006190[7:7] = 0x00000001U
1398 // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
1399 // .. .. reg_phy_sel_logic = 0x0
1400 // .. .. ==> 0XF8006190[9:9] = 0x00000000U
1401 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
1402 // .. .. reg_phy_ctrl_slave_ratio = 0x100
1403 // .. .. ==> 0XF8006190[19:10] = 0x00000100U
1404 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
1405 // .. .. reg_phy_ctrl_slave_force = 0x0
1406 // .. .. ==> 0XF8006190[20:20] = 0x00000000U
1407 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
1408 // .. .. reg_phy_ctrl_slave_delay = 0x0
1409 // .. .. ==> 0XF8006190[27:21] = 0x00000000U
1410 // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
1411 // .. .. reg_phy_lpddr = 0x0
1412 // .. .. ==> 0XF8006190[29:29] = 0x00000000U
1413 // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
1414 // .. .. reg_phy_cmd_latency = 0x0
1415 // .. .. ==> 0XF8006190[30:30] = 0x00000000U
1416 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
1417 // .. ..
1418 EMIT_MASKWRITE(0XF8006190, 0x6FFFFEFEU ,0x00040080U),
1419 // .. .. reg_phy_wr_rl_delay = 0x2
1420 // .. .. ==> 0XF8006194[4:0] = 0x00000002U
1421 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
1422 // .. .. reg_phy_rd_rl_delay = 0x4
1423 // .. .. ==> 0XF8006194[9:5] = 0x00000004U
1424 // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
1425 // .. .. reg_phy_dll_lock_diff = 0xf
1426 // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
1427 // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
1428 // .. .. reg_phy_use_wr_level = 0x1
1429 // .. .. ==> 0XF8006194[14:14] = 0x00000001U
1430 // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
1431 // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
1432 // .. .. ==> 0XF8006194[15:15] = 0x00000001U
1433 // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
1434 // .. .. reg_phy_use_rd_data_eye_level = 0x1
1435 // .. .. ==> 0XF8006194[16:16] = 0x00000001U
1436 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
1437 // .. .. reg_phy_dis_calib_rst = 0x0
1438 // .. .. ==> 0XF8006194[17:17] = 0x00000000U
1439 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1440 // .. .. reg_phy_ctrl_slave_delay = 0x0
1441 // .. .. ==> 0XF8006194[19:18] = 0x00000000U
1442 // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
1443 // .. ..
1444 EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
1445 // .. .. reg_arb_page_addr_mask = 0x0
1446 // .. .. ==> 0XF8006204[31:0] = 0x00000000U
1447 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
1448 // .. ..
1449 EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
1450 // .. .. reg_arb_pri_wr_portn = 0x3ff
1451 // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
1452 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1453 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1454 // .. .. ==> 0XF8006208[16:16] = 0x00000000U
1455 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1456 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1457 // .. .. ==> 0XF8006208[17:17] = 0x00000000U
1458 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1459 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1460 // .. .. ==> 0XF8006208[18:18] = 0x00000000U
1461 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1462 // .. ..
1463 EMIT_MASKWRITE(0XF8006208, 0x000703FFU ,0x000003FFU),
1464 // .. .. reg_arb_pri_wr_portn = 0x3ff
1465 // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
1466 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1467 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1468 // .. .. ==> 0XF800620C[16:16] = 0x00000000U
1469 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1470 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1471 // .. .. ==> 0XF800620C[17:17] = 0x00000000U
1472 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1473 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1474 // .. .. ==> 0XF800620C[18:18] = 0x00000000U
1475 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1476 // .. ..
1477 EMIT_MASKWRITE(0XF800620C, 0x000703FFU ,0x000003FFU),
1478 // .. .. reg_arb_pri_wr_portn = 0x3ff
1479 // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
1480 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1481 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1482 // .. .. ==> 0XF8006210[16:16] = 0x00000000U
1483 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1484 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1485 // .. .. ==> 0XF8006210[17:17] = 0x00000000U
1486 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1487 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1488 // .. .. ==> 0XF8006210[18:18] = 0x00000000U
1489 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1490 // .. ..
1491 EMIT_MASKWRITE(0XF8006210, 0x000703FFU ,0x000003FFU),
1492 // .. .. reg_arb_pri_wr_portn = 0x3ff
1493 // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
1494 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1495 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1496 // .. .. ==> 0XF8006214[16:16] = 0x00000000U
1497 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1498 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1499 // .. .. ==> 0XF8006214[17:17] = 0x00000000U
1500 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1501 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1502 // .. .. ==> 0XF8006214[18:18] = 0x00000000U
1503 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1504 // .. ..
1505 EMIT_MASKWRITE(0XF8006214, 0x000703FFU ,0x000003FFU),
1506 // .. .. reg_arb_pri_rd_portn = 0x3ff
1507 // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
1508 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1509 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1510 // .. .. ==> 0XF8006218[16:16] = 0x00000000U
1511 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1512 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1513 // .. .. ==> 0XF8006218[17:17] = 0x00000000U
1514 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1515 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1516 // .. .. ==> 0XF8006218[18:18] = 0x00000000U
1517 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1518 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1519 // .. .. ==> 0XF8006218[19:19] = 0x00000000U
1520 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1521 // .. ..
1522 EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
1523 // .. .. reg_arb_pri_rd_portn = 0x3ff
1524 // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
1525 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1526 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1527 // .. .. ==> 0XF800621C[16:16] = 0x00000000U
1528 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1529 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1530 // .. .. ==> 0XF800621C[17:17] = 0x00000000U
1531 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1532 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1533 // .. .. ==> 0XF800621C[18:18] = 0x00000000U
1534 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1535 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1536 // .. .. ==> 0XF800621C[19:19] = 0x00000000U
1537 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1538 // .. ..
1539 EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
1540 // .. .. reg_arb_pri_rd_portn = 0x3ff
1541 // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
1542 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1543 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1544 // .. .. ==> 0XF8006220[16:16] = 0x00000000U
1545 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1546 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1547 // .. .. ==> 0XF8006220[17:17] = 0x00000000U
1548 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1549 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1550 // .. .. ==> 0XF8006220[18:18] = 0x00000000U
1551 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1552 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1553 // .. .. ==> 0XF8006220[19:19] = 0x00000000U
1554 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1555 // .. ..
1556 EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
1557 // .. .. reg_arb_pri_rd_portn = 0x3ff
1558 // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
1559 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1560 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1561 // .. .. ==> 0XF8006224[16:16] = 0x00000000U
1562 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1563 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1564 // .. .. ==> 0XF8006224[17:17] = 0x00000000U
1565 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1566 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1567 // .. .. ==> 0XF8006224[18:18] = 0x00000000U
1568 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1569 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1570 // .. .. ==> 0XF8006224[19:19] = 0x00000000U
1571 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1572 // .. ..
1573 EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
1574 // .. .. reg_ddrc_lpddr2 = 0x0
1575 // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
1576 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1577 // .. .. reg_ddrc_derate_enable = 0x0
1578 // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
1579 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1580 // .. .. reg_ddrc_mr4_margin = 0x0
1581 // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
1582 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
1583 // .. ..
1584 EMIT_MASKWRITE(0XF80062A8, 0x00000FF5U ,0x00000000U),
1585 // .. .. reg_ddrc_mr4_read_interval = 0x0
1586 // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
1587 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
1588 // .. ..
1589 EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
1590 // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
1591 // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
1592 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
1593 // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
1594 // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
1595 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
1596 // .. .. reg_ddrc_t_mrw = 0x5
1597 // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
1598 // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
1599 // .. ..
1600 EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
1601 // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
1602 // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
1603 // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
1604 // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
1605 // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
1606 // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
1607 // .. ..
1608 EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
1609 // .. .. START: POLL ON DCI STATUS
1610 // .. .. DONE = 1
1611 // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
1612 // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
1613 // .. ..
1614 EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
1615 // .. .. FINISH: POLL ON DCI STATUS
1616 // .. .. START: UNLOCK DDR
1617 // .. .. reg_ddrc_soft_rstb = 0x1
1618 // .. .. ==> 0XF8006000[0:0] = 0x00000001U
1619 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1620 // .. .. reg_ddrc_powerdown_en = 0x0
1621 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
1622 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1623 // .. .. reg_ddrc_data_bus_width = 0x0
1624 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
1625 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
1626 // .. .. reg_ddrc_burst8_refresh = 0x0
1627 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
1628 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
1629 // .. .. reg_ddrc_rdwr_idle_gap = 1
1630 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
1631 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
1632 // .. .. reg_ddrc_dis_rd_bypass = 0x0
1633 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
1634 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
1635 // .. .. reg_ddrc_dis_act_bypass = 0x0
1636 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
1637 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
1638 // .. .. reg_ddrc_dis_auto_refresh = 0x0
1639 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
1640 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1641 // .. ..
1642 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
1643 // .. .. FINISH: UNLOCK DDR
1644 // .. .. START: CHECK DDR STATUS
1645 // .. .. ddrc_reg_operating_mode = 1
1646 // .. .. ==> 0XF8006054[2:0] = 0x00000001U
1647 // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
1648 // .. ..
1649 EMIT_MASKPOLL(0XF8006054, 0x00000007U),
1650 // .. .. FINISH: CHECK DDR STATUS
1651 // .. FINISH: DDR INITIALIZATION
1652 // FINISH: top
1653 //
1654 EMIT_EXIT(),
1655
1656 //
1657};
1658
1659unsigned long ps7_mio_init_data_3_0[] = {
1660 // START: top
1661 // .. START: SLCR SETTINGS
1662 // .. UNLOCK_KEY = 0XDF0D
1663 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
1664 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
1665 // ..
1666 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
1667 // .. FINISH: SLCR SETTINGS
1668 // .. START: OCM REMAPPING
1669 // .. VREF_EN = 0x1
1670 // .. ==> 0XF8000B00[0:0] = 0x00000001U
1671 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
1672 // .. VREF_SEL = 0x0
1673 // .. ==> 0XF8000B00[6:4] = 0x00000000U
1674 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
1675 // ..
1676 EMIT_MASKWRITE(0XF8000B00, 0x00000071U ,0x00000001U),
1677 // .. FINISH: OCM REMAPPING
1678 // .. START: DDRIOB SETTINGS
1679 // .. reserved_INP_POWER = 0x0
1680 // .. ==> 0XF8000B40[0:0] = 0x00000000U
1681 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1682 // .. INP_TYPE = 0x0
1683 // .. ==> 0XF8000B40[2:1] = 0x00000000U
1684 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
1685 // .. DCI_UPDATE_B = 0x0
1686 // .. ==> 0XF8000B40[3:3] = 0x00000000U
1687 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1688 // .. TERM_EN = 0x0
1689 // .. ==> 0XF8000B40[4:4] = 0x00000000U
1690 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
1691 // .. DCI_TYPE = 0x0
1692 // .. ==> 0XF8000B40[6:5] = 0x00000000U
1693 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1694 // .. IBUF_DISABLE_MODE = 0x0
1695 // .. ==> 0XF8000B40[7:7] = 0x00000000U
1696 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1697 // .. TERM_DISABLE_MODE = 0x0
1698 // .. ==> 0XF8000B40[8:8] = 0x00000000U
1699 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1700 // .. OUTPUT_EN = 0x3
1701 // .. ==> 0XF8000B40[10:9] = 0x00000003U
1702 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1703 // .. PULLUP_EN = 0x0
1704 // .. ==> 0XF8000B40[11:11] = 0x00000000U
1705 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1706 // ..
1707 EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
1708 // .. reserved_INP_POWER = 0x0
1709 // .. ==> 0XF8000B44[0:0] = 0x00000000U
1710 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1711 // .. INP_TYPE = 0x0
1712 // .. ==> 0XF8000B44[2:1] = 0x00000000U
1713 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
1714 // .. DCI_UPDATE_B = 0x0
1715 // .. ==> 0XF8000B44[3:3] = 0x00000000U
1716 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1717 // .. TERM_EN = 0x0
1718 // .. ==> 0XF8000B44[4:4] = 0x00000000U
1719 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
1720 // .. DCI_TYPE = 0x0
1721 // .. ==> 0XF8000B44[6:5] = 0x00000000U
1722 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1723 // .. IBUF_DISABLE_MODE = 0x0
1724 // .. ==> 0XF8000B44[7:7] = 0x00000000U
1725 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1726 // .. TERM_DISABLE_MODE = 0x0
1727 // .. ==> 0XF8000B44[8:8] = 0x00000000U
1728 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1729 // .. OUTPUT_EN = 0x3
1730 // .. ==> 0XF8000B44[10:9] = 0x00000003U
1731 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1732 // .. PULLUP_EN = 0x0
1733 // .. ==> 0XF8000B44[11:11] = 0x00000000U
1734 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1735 // ..
1736 EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
1737 // .. reserved_INP_POWER = 0x0
1738 // .. ==> 0XF8000B48[0:0] = 0x00000000U
1739 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1740 // .. INP_TYPE = 0x1
1741 // .. ==> 0XF8000B48[2:1] = 0x00000001U
1742 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
1743 // .. DCI_UPDATE_B = 0x0
1744 // .. ==> 0XF8000B48[3:3] = 0x00000000U
1745 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1746 // .. TERM_EN = 0x1
1747 // .. ==> 0XF8000B48[4:4] = 0x00000001U
1748 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1749 // .. DCI_TYPE = 0x3
1750 // .. ==> 0XF8000B48[6:5] = 0x00000003U
1751 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1752 // .. IBUF_DISABLE_MODE = 0
1753 // .. ==> 0XF8000B48[7:7] = 0x00000000U
1754 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1755 // .. TERM_DISABLE_MODE = 0
1756 // .. ==> 0XF8000B48[8:8] = 0x00000000U
1757 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1758 // .. OUTPUT_EN = 0x3
1759 // .. ==> 0XF8000B48[10:9] = 0x00000003U
1760 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1761 // .. PULLUP_EN = 0x0
1762 // .. ==> 0XF8000B48[11:11] = 0x00000000U
1763 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1764 // ..
1765 EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
1766 // .. reserved_INP_POWER = 0x0
1767 // .. ==> 0XF8000B4C[0:0] = 0x00000000U
1768 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1769 // .. INP_TYPE = 0x1
1770 // .. ==> 0XF8000B4C[2:1] = 0x00000001U
1771 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
1772 // .. DCI_UPDATE_B = 0x0
1773 // .. ==> 0XF8000B4C[3:3] = 0x00000000U
1774 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1775 // .. TERM_EN = 0x1
1776 // .. ==> 0XF8000B4C[4:4] = 0x00000001U
1777 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1778 // .. DCI_TYPE = 0x3
1779 // .. ==> 0XF8000B4C[6:5] = 0x00000003U
1780 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1781 // .. IBUF_DISABLE_MODE = 0
1782 // .. ==> 0XF8000B4C[7:7] = 0x00000000U
1783 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1784 // .. TERM_DISABLE_MODE = 0
1785 // .. ==> 0XF8000B4C[8:8] = 0x00000000U
1786 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1787 // .. OUTPUT_EN = 0x3
1788 // .. ==> 0XF8000B4C[10:9] = 0x00000003U
1789 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1790 // .. PULLUP_EN = 0x0
1791 // .. ==> 0XF8000B4C[11:11] = 0x00000000U
1792 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1793 // ..
1794 EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
1795 // .. reserved_INP_POWER = 0x0
1796 // .. ==> 0XF8000B50[0:0] = 0x00000000U
1797 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1798 // .. INP_TYPE = 0x2
1799 // .. ==> 0XF8000B50[2:1] = 0x00000002U
1800 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
1801 // .. DCI_UPDATE_B = 0x0
1802 // .. ==> 0XF8000B50[3:3] = 0x00000000U
1803 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1804 // .. TERM_EN = 0x1
1805 // .. ==> 0XF8000B50[4:4] = 0x00000001U
1806 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1807 // .. DCI_TYPE = 0x3
1808 // .. ==> 0XF8000B50[6:5] = 0x00000003U
1809 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1810 // .. IBUF_DISABLE_MODE = 0
1811 // .. ==> 0XF8000B50[7:7] = 0x00000000U
1812 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1813 // .. TERM_DISABLE_MODE = 0
1814 // .. ==> 0XF8000B50[8:8] = 0x00000000U
1815 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1816 // .. OUTPUT_EN = 0x3
1817 // .. ==> 0XF8000B50[10:9] = 0x00000003U
1818 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1819 // .. PULLUP_EN = 0x0
1820 // .. ==> 0XF8000B50[11:11] = 0x00000000U
1821 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1822 // ..
1823 EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
1824 // .. reserved_INP_POWER = 0x0
1825 // .. ==> 0XF8000B54[0:0] = 0x00000000U
1826 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1827 // .. INP_TYPE = 0x2
1828 // .. ==> 0XF8000B54[2:1] = 0x00000002U
1829 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
1830 // .. DCI_UPDATE_B = 0x0
1831 // .. ==> 0XF8000B54[3:3] = 0x00000000U
1832 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1833 // .. TERM_EN = 0x1
1834 // .. ==> 0XF8000B54[4:4] = 0x00000001U
1835 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1836 // .. DCI_TYPE = 0x3
1837 // .. ==> 0XF8000B54[6:5] = 0x00000003U
1838 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1839 // .. IBUF_DISABLE_MODE = 0
1840 // .. ==> 0XF8000B54[7:7] = 0x00000000U
1841 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1842 // .. TERM_DISABLE_MODE = 0
1843 // .. ==> 0XF8000B54[8:8] = 0x00000000U
1844 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1845 // .. OUTPUT_EN = 0x3
1846 // .. ==> 0XF8000B54[10:9] = 0x00000003U
1847 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1848 // .. PULLUP_EN = 0x0
1849 // .. ==> 0XF8000B54[11:11] = 0x00000000U
1850 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1851 // ..
1852 EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
1853 // .. reserved_INP_POWER = 0x0
1854 // .. ==> 0XF8000B58[0:0] = 0x00000000U
1855 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1856 // .. INP_TYPE = 0x0
1857 // .. ==> 0XF8000B58[2:1] = 0x00000000U
1858 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
1859 // .. DCI_UPDATE_B = 0x0
1860 // .. ==> 0XF8000B58[3:3] = 0x00000000U
1861 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1862 // .. TERM_EN = 0x0
1863 // .. ==> 0XF8000B58[4:4] = 0x00000000U
1864 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
1865 // .. DCI_TYPE = 0x0
1866 // .. ==> 0XF8000B58[6:5] = 0x00000000U
1867 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1868 // .. IBUF_DISABLE_MODE = 0x0
1869 // .. ==> 0XF8000B58[7:7] = 0x00000000U
1870 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1871 // .. TERM_DISABLE_MODE = 0x0
1872 // .. ==> 0XF8000B58[8:8] = 0x00000000U
1873 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1874 // .. OUTPUT_EN = 0x3
1875 // .. ==> 0XF8000B58[10:9] = 0x00000003U
1876 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1877 // .. PULLUP_EN = 0x0
1878 // .. ==> 0XF8000B58[11:11] = 0x00000000U
1879 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1880 // ..
1881 EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
1882 // .. reserved_DRIVE_P = 0x1c
1883 // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
1884 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1885 // .. reserved_DRIVE_N = 0xc
1886 // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
1887 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1888 // .. reserved_SLEW_P = 0x3
1889 // .. ==> 0XF8000B5C[18:14] = 0x00000003U
1890 // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
1891 // .. reserved_SLEW_N = 0x3
1892 // .. ==> 0XF8000B5C[23:19] = 0x00000003U
1893 // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
1894 // .. reserved_GTL = 0x0
1895 // .. ==> 0XF8000B5C[26:24] = 0x00000000U
1896 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1897 // .. reserved_RTERM = 0x0
1898 // .. ==> 0XF8000B5C[31:27] = 0x00000000U
1899 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1900 // ..
1901 EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
1902 // .. reserved_DRIVE_P = 0x1c
1903 // .. ==> 0XF8000B60[6:0] = 0x0000001CU
1904 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1905 // .. reserved_DRIVE_N = 0xc
1906 // .. ==> 0XF8000B60[13:7] = 0x0000000CU
1907 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1908 // .. reserved_SLEW_P = 0x6
1909 // .. ==> 0XF8000B60[18:14] = 0x00000006U
1910 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
1911 // .. reserved_SLEW_N = 0x1f
1912 // .. ==> 0XF8000B60[23:19] = 0x0000001FU
1913 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
1914 // .. reserved_GTL = 0x0
1915 // .. ==> 0XF8000B60[26:24] = 0x00000000U
1916 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1917 // .. reserved_RTERM = 0x0
1918 // .. ==> 0XF8000B60[31:27] = 0x00000000U
1919 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1920 // ..
1921 EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
1922 // .. reserved_DRIVE_P = 0x1c
1923 // .. ==> 0XF8000B64[6:0] = 0x0000001CU
1924 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1925 // .. reserved_DRIVE_N = 0xc
1926 // .. ==> 0XF8000B64[13:7] = 0x0000000CU
1927 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1928 // .. reserved_SLEW_P = 0x6
1929 // .. ==> 0XF8000B64[18:14] = 0x00000006U
1930 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
1931 // .. reserved_SLEW_N = 0x1f
1932 // .. ==> 0XF8000B64[23:19] = 0x0000001FU
1933 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
1934 // .. reserved_GTL = 0x0
1935 // .. ==> 0XF8000B64[26:24] = 0x00000000U
1936 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1937 // .. reserved_RTERM = 0x0
1938 // .. ==> 0XF8000B64[31:27] = 0x00000000U
1939 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1940 // ..
1941 EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
1942 // .. reserved_DRIVE_P = 0x1c
1943 // .. ==> 0XF8000B68[6:0] = 0x0000001CU
1944 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1945 // .. reserved_DRIVE_N = 0xc
1946 // .. ==> 0XF8000B68[13:7] = 0x0000000CU
1947 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1948 // .. reserved_SLEW_P = 0x6
1949 // .. ==> 0XF8000B68[18:14] = 0x00000006U
1950 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
1951 // .. reserved_SLEW_N = 0x1f
1952 // .. ==> 0XF8000B68[23:19] = 0x0000001FU
1953 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
1954 // .. reserved_GTL = 0x0
1955 // .. ==> 0XF8000B68[26:24] = 0x00000000U
1956 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1957 // .. reserved_RTERM = 0x0
1958 // .. ==> 0XF8000B68[31:27] = 0x00000000U
1959 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1960 // ..
1961 EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
1962 // .. VREF_INT_EN = 0x1
1963 // .. ==> 0XF8000B6C[0:0] = 0x00000001U
1964 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
1965 // .. VREF_SEL = 0x4
1966 // .. ==> 0XF8000B6C[4:1] = 0x00000004U
1967 // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
1968 // .. VREF_EXT_EN = 0x0
1969 // .. ==> 0XF8000B6C[6:5] = 0x00000000U
1970 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1971 // .. reserved_VREF_PULLUP_EN = 0x0
1972 // .. ==> 0XF8000B6C[8:7] = 0x00000000U
1973 // .. ==> MASK : 0x00000180U VAL : 0x00000000U
1974 // .. REFIO_EN = 0x1
1975 // .. ==> 0XF8000B6C[9:9] = 0x00000001U
1976 // .. ==> MASK : 0x00000200U VAL : 0x00000200U
1977 // .. reserved_REFIO_TEST = 0x3
1978 // .. ==> 0XF8000B6C[11:10] = 0x00000003U
1979 // .. ==> MASK : 0x00000C00U VAL : 0x00000C00U
1980 // .. reserved_REFIO_PULLUP_EN = 0x0
1981 // .. ==> 0XF8000B6C[12:12] = 0x00000000U
1982 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
1983 // .. reserved_DRST_B_PULLUP_EN = 0x0
1984 // .. ==> 0XF8000B6C[13:13] = 0x00000000U
1985 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
1986 // .. reserved_CKE_PULLUP_EN = 0x0
1987 // .. ==> 0XF8000B6C[14:14] = 0x00000000U
1988 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
1989 // ..
1990 EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
1991 // .. .. START: ASSERT RESET
1992 // .. .. RESET = 1
1993 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
1994 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1995 // .. ..
1996 EMIT_MASKWRITE(0XF8000B70, 0x00000001U ,0x00000001U),
1997 // .. .. FINISH: ASSERT RESET
1998 // .. .. START: DEASSERT RESET
1999 // .. .. RESET = 0
2000 // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
2001 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
2002 // .. .. reserved_VRN_OUT = 0x1
2003 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
2004 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
2005 // .. ..
2006 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
2007 // .. .. FINISH: DEASSERT RESET
2008 // .. .. RESET = 0x1
2009 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
2010 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
2011 // .. .. ENABLE = 0x1
2012 // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
2013 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
2014 // .. .. reserved_VRP_TRI = 0x0
2015 // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
2016 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
2017 // .. .. reserved_VRN_TRI = 0x0
2018 // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
2019 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
2020 // .. .. reserved_VRP_OUT = 0x0
2021 // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
2022 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
2023 // .. .. reserved_VRN_OUT = 0x1
2024 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
2025 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
2026 // .. .. NREF_OPT1 = 0x0
2027 // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
2028 // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
2029 // .. .. NREF_OPT2 = 0x0
2030 // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
2031 // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
2032 // .. .. NREF_OPT4 = 0x1
2033 // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
2034 // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
2035 // .. .. PREF_OPT1 = 0x0
2036 // .. .. ==> 0XF8000B70[15:14] = 0x00000000U
2037 // .. .. ==> MASK : 0x0000C000U VAL : 0x00000000U
2038 // .. .. PREF_OPT2 = 0x0
2039 // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
2040 // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
2041 // .. .. UPDATE_CONTROL = 0x0
2042 // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
2043 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
2044 // .. .. reserved_INIT_COMPLETE = 0x0
2045 // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
2046 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
2047 // .. .. reserved_TST_CLK = 0x0
2048 // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
2049 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
2050 // .. .. reserved_TST_HLN = 0x0
2051 // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
2052 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
2053 // .. .. reserved_TST_HLP = 0x0
2054 // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
2055 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
2056 // .. .. reserved_TST_RST = 0x0
2057 // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
2058 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
2059 // .. .. reserved_INT_DCI_EN = 0x0
2060 // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
2061 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
2062 // .. ..
2063 EMIT_MASKWRITE(0XF8000B70, 0x07FEFFFFU ,0x00000823U),
2064 // .. FINISH: DDRIOB SETTINGS
2065 // .. START: MIO PROGRAMMING
2066 // .. TRI_ENABLE = 1
2067 // .. ==> 0XF8000700[0:0] = 0x00000001U
2068 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2069 // .. Speed = 0
2070 // .. ==> 0XF8000700[8:8] = 0x00000000U
2071 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2072 // .. IO_Type = 1
2073 // .. ==> 0XF8000700[11:9] = 0x00000001U
2074 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2075 // .. PULLUP = 1
2076 // .. ==> 0XF8000700[12:12] = 0x00000001U
2077 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2078 // .. DisableRcvr = 0
2079 // .. ==> 0XF8000700[13:13] = 0x00000000U
2080 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2081 // ..
2082 EMIT_MASKWRITE(0XF8000700, 0x00003F01U ,0x00001201U),
2083 // .. TRI_ENABLE = 0
2084 // .. ==> 0XF8000704[0:0] = 0x00000000U
2085 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2086 // .. L0_SEL = 1
2087 // .. ==> 0XF8000704[1:1] = 0x00000001U
2088 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2089 // .. L1_SEL = 0
2090 // .. ==> 0XF8000704[2:2] = 0x00000000U
2091 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2092 // .. L2_SEL = 0
2093 // .. ==> 0XF8000704[4:3] = 0x00000000U
2094 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2095 // .. L3_SEL = 0
2096 // .. ==> 0XF8000704[7:5] = 0x00000000U
2097 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2098 // .. Speed = 0
2099 // .. ==> 0XF8000704[8:8] = 0x00000000U
2100 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2101 // .. IO_Type = 1
2102 // .. ==> 0XF8000704[11:9] = 0x00000001U
2103 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2104 // .. PULLUP = 1
2105 // .. ==> 0XF8000704[12:12] = 0x00000001U
2106 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2107 // .. DisableRcvr = 0
2108 // .. ==> 0XF8000704[13:13] = 0x00000000U
2109 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2110 // ..
2111 EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00001202U),
2112 // .. TRI_ENABLE = 0
2113 // .. ==> 0XF8000708[0:0] = 0x00000000U
2114 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2115 // .. L0_SEL = 1
2116 // .. ==> 0XF8000708[1:1] = 0x00000001U
2117 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2118 // .. L1_SEL = 0
2119 // .. ==> 0XF8000708[2:2] = 0x00000000U
2120 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2121 // .. L2_SEL = 0
2122 // .. ==> 0XF8000708[4:3] = 0x00000000U
2123 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2124 // .. L3_SEL = 0
2125 // .. ==> 0XF8000708[7:5] = 0x00000000U
2126 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2127 // .. Speed = 0
2128 // .. ==> 0XF8000708[8:8] = 0x00000000U
2129 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2130 // .. IO_Type = 1
2131 // .. ==> 0XF8000708[11:9] = 0x00000001U
2132 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2133 // .. PULLUP = 0
2134 // .. ==> 0XF8000708[12:12] = 0x00000000U
2135 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2136 // .. DisableRcvr = 0
2137 // .. ==> 0XF8000708[13:13] = 0x00000000U
2138 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2139 // ..
2140 EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000202U),
2141 // .. TRI_ENABLE = 0
2142 // .. ==> 0XF800070C[0:0] = 0x00000000U
2143 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2144 // .. L0_SEL = 1
2145 // .. ==> 0XF800070C[1:1] = 0x00000001U
2146 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2147 // .. L1_SEL = 0
2148 // .. ==> 0XF800070C[2:2] = 0x00000000U
2149 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2150 // .. L2_SEL = 0
2151 // .. ==> 0XF800070C[4:3] = 0x00000000U
2152 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2153 // .. L3_SEL = 0
2154 // .. ==> 0XF800070C[7:5] = 0x00000000U
2155 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2156 // .. Speed = 0
2157 // .. ==> 0XF800070C[8:8] = 0x00000000U
2158 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2159 // .. IO_Type = 1
2160 // .. ==> 0XF800070C[11:9] = 0x00000001U
2161 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2162 // .. PULLUP = 0
2163 // .. ==> 0XF800070C[12:12] = 0x00000000U
2164 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2165 // .. DisableRcvr = 0
2166 // .. ==> 0XF800070C[13:13] = 0x00000000U
2167 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2168 // ..
2169 EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000202U),
2170 // .. TRI_ENABLE = 0
2171 // .. ==> 0XF8000710[0:0] = 0x00000000U
2172 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2173 // .. L0_SEL = 1
2174 // .. ==> 0XF8000710[1:1] = 0x00000001U
2175 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2176 // .. L1_SEL = 0
2177 // .. ==> 0XF8000710[2:2] = 0x00000000U
2178 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2179 // .. L2_SEL = 0
2180 // .. ==> 0XF8000710[4:3] = 0x00000000U
2181 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2182 // .. L3_SEL = 0
2183 // .. ==> 0XF8000710[7:5] = 0x00000000U
2184 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2185 // .. Speed = 0
2186 // .. ==> 0XF8000710[8:8] = 0x00000000U
2187 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2188 // .. IO_Type = 1
2189 // .. ==> 0XF8000710[11:9] = 0x00000001U
2190 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2191 // .. PULLUP = 0
2192 // .. ==> 0XF8000710[12:12] = 0x00000000U
2193 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2194 // .. DisableRcvr = 0
2195 // .. ==> 0XF8000710[13:13] = 0x00000000U
2196 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2197 // ..
2198 EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000202U),
2199 // .. TRI_ENABLE = 0
2200 // .. ==> 0XF8000714[0:0] = 0x00000000U
2201 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2202 // .. L0_SEL = 1
2203 // .. ==> 0XF8000714[1:1] = 0x00000001U
2204 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2205 // .. L1_SEL = 0
2206 // .. ==> 0XF8000714[2:2] = 0x00000000U
2207 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2208 // .. L2_SEL = 0
2209 // .. ==> 0XF8000714[4:3] = 0x00000000U
2210 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2211 // .. L3_SEL = 0
2212 // .. ==> 0XF8000714[7:5] = 0x00000000U
2213 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2214 // .. Speed = 0
2215 // .. ==> 0XF8000714[8:8] = 0x00000000U
2216 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2217 // .. IO_Type = 1
2218 // .. ==> 0XF8000714[11:9] = 0x00000001U
2219 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2220 // .. PULLUP = 0
2221 // .. ==> 0XF8000714[12:12] = 0x00000000U
2222 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2223 // .. DisableRcvr = 0
2224 // .. ==> 0XF8000714[13:13] = 0x00000000U
2225 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2226 // ..
2227 EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000202U),
2228 // .. TRI_ENABLE = 0
2229 // .. ==> 0XF8000718[0:0] = 0x00000000U
2230 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2231 // .. L0_SEL = 1
2232 // .. ==> 0XF8000718[1:1] = 0x00000001U
2233 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2234 // .. L1_SEL = 0
2235 // .. ==> 0XF8000718[2:2] = 0x00000000U
2236 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2237 // .. L2_SEL = 0
2238 // .. ==> 0XF8000718[4:3] = 0x00000000U
2239 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2240 // .. L3_SEL = 0
2241 // .. ==> 0XF8000718[7:5] = 0x00000000U
2242 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2243 // .. Speed = 0
2244 // .. ==> 0XF8000718[8:8] = 0x00000000U
2245 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2246 // .. IO_Type = 1
2247 // .. ==> 0XF8000718[11:9] = 0x00000001U
2248 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2249 // .. PULLUP = 0
2250 // .. ==> 0XF8000718[12:12] = 0x00000000U
2251 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2252 // .. DisableRcvr = 0
2253 // .. ==> 0XF8000718[13:13] = 0x00000000U
2254 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2255 // ..
2256 EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000202U),
2257 // .. TRI_ENABLE = 0
2258 // .. ==> 0XF800071C[0:0] = 0x00000000U
2259 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2260 // .. L0_SEL = 0
2261 // .. ==> 0XF800071C[1:1] = 0x00000000U
2262 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2263 // .. L1_SEL = 0
2264 // .. ==> 0XF800071C[2:2] = 0x00000000U
2265 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2266 // .. L2_SEL = 0
2267 // .. ==> 0XF800071C[4:3] = 0x00000000U
2268 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2269 // .. L3_SEL = 0
2270 // .. ==> 0XF800071C[7:5] = 0x00000000U
2271 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2272 // .. Speed = 0
2273 // .. ==> 0XF800071C[8:8] = 0x00000000U
2274 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2275 // .. IO_Type = 1
2276 // .. ==> 0XF800071C[11:9] = 0x00000001U
2277 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2278 // .. PULLUP = 0
2279 // .. ==> 0XF800071C[12:12] = 0x00000000U
2280 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2281 // .. DisableRcvr = 0
2282 // .. ==> 0XF800071C[13:13] = 0x00000000U
2283 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2284 // ..
2285 EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000200U),
2286 // .. TRI_ENABLE = 0
2287 // .. ==> 0XF8000720[0:0] = 0x00000000U
2288 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2289 // .. L0_SEL = 1
2290 // .. ==> 0XF8000720[1:1] = 0x00000001U
2291 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2292 // .. L1_SEL = 0
2293 // .. ==> 0XF8000720[2:2] = 0x00000000U
2294 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2295 // .. L2_SEL = 0
2296 // .. ==> 0XF8000720[4:3] = 0x00000000U
2297 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2298 // .. L3_SEL = 0
2299 // .. ==> 0XF8000720[7:5] = 0x00000000U
2300 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2301 // .. Speed = 0
2302 // .. ==> 0XF8000720[8:8] = 0x00000000U
2303 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2304 // .. IO_Type = 1
2305 // .. ==> 0XF8000720[11:9] = 0x00000001U
2306 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2307 // .. PULLUP = 0
2308 // .. ==> 0XF8000720[12:12] = 0x00000000U
2309 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2310 // .. DisableRcvr = 0
2311 // .. ==> 0XF8000720[13:13] = 0x00000000U
2312 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2313 // ..
2314 EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000202U),
2315 // .. TRI_ENABLE = 0
2316 // .. ==> 0XF8000724[0:0] = 0x00000000U
2317 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2318 // .. L0_SEL = 0
2319 // .. ==> 0XF8000724[1:1] = 0x00000000U
2320 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2321 // .. L1_SEL = 0
2322 // .. ==> 0XF8000724[2:2] = 0x00000000U
2323 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2324 // .. L2_SEL = 0
2325 // .. ==> 0XF8000724[4:3] = 0x00000000U
2326 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2327 // .. L3_SEL = 0
2328 // .. ==> 0XF8000724[7:5] = 0x00000000U
2329 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2330 // .. Speed = 0
2331 // .. ==> 0XF8000724[8:8] = 0x00000000U
2332 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2333 // .. IO_Type = 1
2334 // .. ==> 0XF8000724[11:9] = 0x00000001U
2335 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2336 // .. PULLUP = 1
2337 // .. ==> 0XF8000724[12:12] = 0x00000001U
2338 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2339 // .. DisableRcvr = 0
2340 // .. ==> 0XF8000724[13:13] = 0x00000000U
2341 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2342 // ..
2343 EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00001200U),
2344 // .. TRI_ENABLE = 0
2345 // .. ==> 0XF8000728[0:0] = 0x00000000U
2346 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2347 // .. L0_SEL = 0
2348 // .. ==> 0XF8000728[1:1] = 0x00000000U
2349 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2350 // .. L1_SEL = 0
2351 // .. ==> 0XF8000728[2:2] = 0x00000000U
2352 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2353 // .. L2_SEL = 0
2354 // .. ==> 0XF8000728[4:3] = 0x00000000U
2355 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2356 // .. L3_SEL = 0
2357 // .. ==> 0XF8000728[7:5] = 0x00000000U
2358 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2359 // .. Speed = 0
2360 // .. ==> 0XF8000728[8:8] = 0x00000000U
2361 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2362 // .. IO_Type = 1
2363 // .. ==> 0XF8000728[11:9] = 0x00000001U
2364 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2365 // .. PULLUP = 1
2366 // .. ==> 0XF8000728[12:12] = 0x00000001U
2367 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2368 // .. DisableRcvr = 0
2369 // .. ==> 0XF8000728[13:13] = 0x00000000U
2370 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2371 // ..
2372 EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00001200U),
2373 // .. TRI_ENABLE = 0
2374 // .. ==> 0XF800072C[0:0] = 0x00000000U
2375 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2376 // .. L0_SEL = 0
2377 // .. ==> 0XF800072C[1:1] = 0x00000000U
2378 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2379 // .. L1_SEL = 0
2380 // .. ==> 0XF800072C[2:2] = 0x00000000U
2381 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2382 // .. L2_SEL = 0
2383 // .. ==> 0XF800072C[4:3] = 0x00000000U
2384 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2385 // .. L3_SEL = 0
2386 // .. ==> 0XF800072C[7:5] = 0x00000000U
2387 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2388 // .. Speed = 0
2389 // .. ==> 0XF800072C[8:8] = 0x00000000U
2390 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2391 // .. IO_Type = 1
2392 // .. ==> 0XF800072C[11:9] = 0x00000001U
2393 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2394 // .. PULLUP = 1
2395 // .. ==> 0XF800072C[12:12] = 0x00000001U
2396 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2397 // .. DisableRcvr = 0
2398 // .. ==> 0XF800072C[13:13] = 0x00000000U
2399 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2400 // ..
2401 EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00001200U),
2402 // .. TRI_ENABLE = 0
2403 // .. ==> 0XF8000730[0:0] = 0x00000000U
2404 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2405 // .. L0_SEL = 0
2406 // .. ==> 0XF8000730[1:1] = 0x00000000U
2407 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2408 // .. L1_SEL = 0
2409 // .. ==> 0XF8000730[2:2] = 0x00000000U
2410 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2411 // .. L2_SEL = 0
2412 // .. ==> 0XF8000730[4:3] = 0x00000000U
2413 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2414 // .. L3_SEL = 0
2415 // .. ==> 0XF8000730[7:5] = 0x00000000U
2416 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2417 // .. Speed = 0
2418 // .. ==> 0XF8000730[8:8] = 0x00000000U
2419 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2420 // .. IO_Type = 1
2421 // .. ==> 0XF8000730[11:9] = 0x00000001U
2422 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2423 // .. PULLUP = 1
2424 // .. ==> 0XF8000730[12:12] = 0x00000001U
2425 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2426 // .. DisableRcvr = 0
2427 // .. ==> 0XF8000730[13:13] = 0x00000000U
2428 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2429 // ..
2430 EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00001200U),
2431 // .. TRI_ENABLE = 0
2432 // .. ==> 0XF8000734[0:0] = 0x00000000U
2433 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2434 // .. L0_SEL = 0
2435 // .. ==> 0XF8000734[1:1] = 0x00000000U
2436 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2437 // .. L1_SEL = 0
2438 // .. ==> 0XF8000734[2:2] = 0x00000000U
2439 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2440 // .. L2_SEL = 0
2441 // .. ==> 0XF8000734[4:3] = 0x00000000U
2442 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2443 // .. L3_SEL = 0
2444 // .. ==> 0XF8000734[7:5] = 0x00000000U
2445 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2446 // .. Speed = 0
2447 // .. ==> 0XF8000734[8:8] = 0x00000000U
2448 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2449 // .. IO_Type = 1
2450 // .. ==> 0XF8000734[11:9] = 0x00000001U
2451 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2452 // .. PULLUP = 1
2453 // .. ==> 0XF8000734[12:12] = 0x00000001U
2454 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2455 // .. DisableRcvr = 0
2456 // .. ==> 0XF8000734[13:13] = 0x00000000U
2457 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2458 // ..
2459 EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00001200U),
2460 // .. TRI_ENABLE = 0
2461 // .. ==> 0XF8000738[0:0] = 0x00000000U
2462 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2463 // .. L0_SEL = 0
2464 // .. ==> 0XF8000738[1:1] = 0x00000000U
2465 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2466 // .. L1_SEL = 0
2467 // .. ==> 0XF8000738[2:2] = 0x00000000U
2468 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2469 // .. L2_SEL = 0
2470 // .. ==> 0XF8000738[4:3] = 0x00000000U
2471 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2472 // .. L3_SEL = 0
2473 // .. ==> 0XF8000738[7:5] = 0x00000000U
2474 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2475 // .. Speed = 0
2476 // .. ==> 0XF8000738[8:8] = 0x00000000U
2477 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2478 // .. IO_Type = 1
2479 // .. ==> 0XF8000738[11:9] = 0x00000001U
2480 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2481 // .. PULLUP = 1
2482 // .. ==> 0XF8000738[12:12] = 0x00000001U
2483 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2484 // .. DisableRcvr = 0
2485 // .. ==> 0XF8000738[13:13] = 0x00000000U
2486 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2487 // ..
2488 EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00001200U),
2489 // .. TRI_ENABLE = 1
2490 // .. ==> 0XF800073C[0:0] = 0x00000001U
2491 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2492 // .. Speed = 0
2493 // .. ==> 0XF800073C[8:8] = 0x00000000U
2494 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2495 // .. IO_Type = 1
2496 // .. ==> 0XF800073C[11:9] = 0x00000001U
2497 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2498 // .. PULLUP = 1
2499 // .. ==> 0XF800073C[12:12] = 0x00000001U
2500 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
2501 // .. DisableRcvr = 0
2502 // .. ==> 0XF800073C[13:13] = 0x00000000U
2503 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2504 // ..
2505 EMIT_MASKWRITE(0XF800073C, 0x00003F01U ,0x00001201U),
2506 // .. TRI_ENABLE = 0
2507 // .. ==> 0XF8000740[0:0] = 0x00000000U
2508 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2509 // .. L0_SEL = 1
2510 // .. ==> 0XF8000740[1:1] = 0x00000001U
2511 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2512 // .. L1_SEL = 0
2513 // .. ==> 0XF8000740[2:2] = 0x00000000U
2514 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2515 // .. L2_SEL = 0
2516 // .. ==> 0XF8000740[4:3] = 0x00000000U
2517 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2518 // .. L3_SEL = 0
2519 // .. ==> 0XF8000740[7:5] = 0x00000000U
2520 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2521 // .. Speed = 0
2522 // .. ==> 0XF8000740[8:8] = 0x00000000U
2523 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2524 // .. IO_Type = 4
2525 // .. ==> 0XF8000740[11:9] = 0x00000004U
2526 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2527 // .. PULLUP = 0
2528 // .. ==> 0XF8000740[12:12] = 0x00000000U
2529 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2530 // .. DisableRcvr = 1
2531 // .. ==> 0XF8000740[13:13] = 0x00000001U
2532 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2533 // ..
2534 EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00002802U),
2535 // .. TRI_ENABLE = 0
2536 // .. ==> 0XF8000744[0:0] = 0x00000000U
2537 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2538 // .. L0_SEL = 1
2539 // .. ==> 0XF8000744[1:1] = 0x00000001U
2540 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2541 // .. L1_SEL = 0
2542 // .. ==> 0XF8000744[2:2] = 0x00000000U
2543 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2544 // .. L2_SEL = 0
2545 // .. ==> 0XF8000744[4:3] = 0x00000000U
2546 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2547 // .. L3_SEL = 0
2548 // .. ==> 0XF8000744[7:5] = 0x00000000U
2549 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2550 // .. Speed = 0
2551 // .. ==> 0XF8000744[8:8] = 0x00000000U
2552 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2553 // .. IO_Type = 4
2554 // .. ==> 0XF8000744[11:9] = 0x00000004U
2555 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2556 // .. PULLUP = 0
2557 // .. ==> 0XF8000744[12:12] = 0x00000000U
2558 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2559 // .. DisableRcvr = 1
2560 // .. ==> 0XF8000744[13:13] = 0x00000001U
2561 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2562 // ..
2563 EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00002802U),
2564 // .. TRI_ENABLE = 0
2565 // .. ==> 0XF8000748[0:0] = 0x00000000U
2566 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2567 // .. L0_SEL = 1
2568 // .. ==> 0XF8000748[1:1] = 0x00000001U
2569 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2570 // .. L1_SEL = 0
2571 // .. ==> 0XF8000748[2:2] = 0x00000000U
2572 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2573 // .. L2_SEL = 0
2574 // .. ==> 0XF8000748[4:3] = 0x00000000U
2575 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2576 // .. L3_SEL = 0
2577 // .. ==> 0XF8000748[7:5] = 0x00000000U
2578 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2579 // .. Speed = 0
2580 // .. ==> 0XF8000748[8:8] = 0x00000000U
2581 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2582 // .. IO_Type = 4
2583 // .. ==> 0XF8000748[11:9] = 0x00000004U
2584 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2585 // .. PULLUP = 0
2586 // .. ==> 0XF8000748[12:12] = 0x00000000U
2587 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2588 // .. DisableRcvr = 1
2589 // .. ==> 0XF8000748[13:13] = 0x00000001U
2590 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2591 // ..
2592 EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00002802U),
2593 // .. TRI_ENABLE = 0
2594 // .. ==> 0XF800074C[0:0] = 0x00000000U
2595 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2596 // .. L0_SEL = 1
2597 // .. ==> 0XF800074C[1:1] = 0x00000001U
2598 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2599 // .. L1_SEL = 0
2600 // .. ==> 0XF800074C[2:2] = 0x00000000U
2601 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2602 // .. L2_SEL = 0
2603 // .. ==> 0XF800074C[4:3] = 0x00000000U
2604 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2605 // .. L3_SEL = 0
2606 // .. ==> 0XF800074C[7:5] = 0x00000000U
2607 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2608 // .. Speed = 0
2609 // .. ==> 0XF800074C[8:8] = 0x00000000U
2610 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2611 // .. IO_Type = 4
2612 // .. ==> 0XF800074C[11:9] = 0x00000004U
2613 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2614 // .. PULLUP = 0
2615 // .. ==> 0XF800074C[12:12] = 0x00000000U
2616 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2617 // .. DisableRcvr = 1
2618 // .. ==> 0XF800074C[13:13] = 0x00000001U
2619 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2620 // ..
2621 EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00002802U),
2622 // .. TRI_ENABLE = 0
2623 // .. ==> 0XF8000750[0:0] = 0x00000000U
2624 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2625 // .. L0_SEL = 1
2626 // .. ==> 0XF8000750[1:1] = 0x00000001U
2627 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2628 // .. L1_SEL = 0
2629 // .. ==> 0XF8000750[2:2] = 0x00000000U
2630 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2631 // .. L2_SEL = 0
2632 // .. ==> 0XF8000750[4:3] = 0x00000000U
2633 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2634 // .. L3_SEL = 0
2635 // .. ==> 0XF8000750[7:5] = 0x00000000U
2636 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2637 // .. Speed = 0
2638 // .. ==> 0XF8000750[8:8] = 0x00000000U
2639 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2640 // .. IO_Type = 4
2641 // .. ==> 0XF8000750[11:9] = 0x00000004U
2642 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2643 // .. PULLUP = 0
2644 // .. ==> 0XF8000750[12:12] = 0x00000000U
2645 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2646 // .. DisableRcvr = 1
2647 // .. ==> 0XF8000750[13:13] = 0x00000001U
2648 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2649 // ..
2650 EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00002802U),
2651 // .. TRI_ENABLE = 0
2652 // .. ==> 0XF8000754[0:0] = 0x00000000U
2653 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2654 // .. L0_SEL = 1
2655 // .. ==> 0XF8000754[1:1] = 0x00000001U
2656 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2657 // .. L1_SEL = 0
2658 // .. ==> 0XF8000754[2:2] = 0x00000000U
2659 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2660 // .. L2_SEL = 0
2661 // .. ==> 0XF8000754[4:3] = 0x00000000U
2662 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2663 // .. L3_SEL = 0
2664 // .. ==> 0XF8000754[7:5] = 0x00000000U
2665 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2666 // .. Speed = 0
2667 // .. ==> 0XF8000754[8:8] = 0x00000000U
2668 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2669 // .. IO_Type = 4
2670 // .. ==> 0XF8000754[11:9] = 0x00000004U
2671 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2672 // .. PULLUP = 0
2673 // .. ==> 0XF8000754[12:12] = 0x00000000U
2674 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2675 // .. DisableRcvr = 1
2676 // .. ==> 0XF8000754[13:13] = 0x00000001U
2677 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
2678 // ..
2679 EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00002802U),
2680 // .. TRI_ENABLE = 1
2681 // .. ==> 0XF8000758[0:0] = 0x00000001U
2682 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2683 // .. L0_SEL = 1
2684 // .. ==> 0XF8000758[1:1] = 0x00000001U
2685 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2686 // .. L1_SEL = 0
2687 // .. ==> 0XF8000758[2:2] = 0x00000000U
2688 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2689 // .. L2_SEL = 0
2690 // .. ==> 0XF8000758[4:3] = 0x00000000U
2691 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2692 // .. L3_SEL = 0
2693 // .. ==> 0XF8000758[7:5] = 0x00000000U
2694 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2695 // .. Speed = 0
2696 // .. ==> 0XF8000758[8:8] = 0x00000000U
2697 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2698 // .. IO_Type = 4
2699 // .. ==> 0XF8000758[11:9] = 0x00000004U
2700 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2701 // .. PULLUP = 0
2702 // .. ==> 0XF8000758[12:12] = 0x00000000U
2703 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2704 // .. DisableRcvr = 0
2705 // .. ==> 0XF8000758[13:13] = 0x00000000U
2706 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2707 // ..
2708 EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000803U),
2709 // .. TRI_ENABLE = 1
2710 // .. ==> 0XF800075C[0:0] = 0x00000001U
2711 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2712 // .. L0_SEL = 1
2713 // .. ==> 0XF800075C[1:1] = 0x00000001U
2714 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2715 // .. L1_SEL = 0
2716 // .. ==> 0XF800075C[2:2] = 0x00000000U
2717 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2718 // .. L2_SEL = 0
2719 // .. ==> 0XF800075C[4:3] = 0x00000000U
2720 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2721 // .. L3_SEL = 0
2722 // .. ==> 0XF800075C[7:5] = 0x00000000U
2723 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2724 // .. Speed = 0
2725 // .. ==> 0XF800075C[8:8] = 0x00000000U
2726 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2727 // .. IO_Type = 4
2728 // .. ==> 0XF800075C[11:9] = 0x00000004U
2729 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2730 // .. PULLUP = 0
2731 // .. ==> 0XF800075C[12:12] = 0x00000000U
2732 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2733 // .. DisableRcvr = 0
2734 // .. ==> 0XF800075C[13:13] = 0x00000000U
2735 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2736 // ..
2737 EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000803U),
2738 // .. TRI_ENABLE = 1
2739 // .. ==> 0XF8000760[0:0] = 0x00000001U
2740 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2741 // .. L0_SEL = 1
2742 // .. ==> 0XF8000760[1:1] = 0x00000001U
2743 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2744 // .. L1_SEL = 0
2745 // .. ==> 0XF8000760[2:2] = 0x00000000U
2746 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2747 // .. L2_SEL = 0
2748 // .. ==> 0XF8000760[4:3] = 0x00000000U
2749 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2750 // .. L3_SEL = 0
2751 // .. ==> 0XF8000760[7:5] = 0x00000000U
2752 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2753 // .. Speed = 0
2754 // .. ==> 0XF8000760[8:8] = 0x00000000U
2755 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2756 // .. IO_Type = 4
2757 // .. ==> 0XF8000760[11:9] = 0x00000004U
2758 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2759 // .. PULLUP = 0
2760 // .. ==> 0XF8000760[12:12] = 0x00000000U
2761 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2762 // .. DisableRcvr = 0
2763 // .. ==> 0XF8000760[13:13] = 0x00000000U
2764 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2765 // ..
2766 EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000803U),
2767 // .. TRI_ENABLE = 1
2768 // .. ==> 0XF8000764[0:0] = 0x00000001U
2769 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2770 // .. L0_SEL = 1
2771 // .. ==> 0XF8000764[1:1] = 0x00000001U
2772 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2773 // .. L1_SEL = 0
2774 // .. ==> 0XF8000764[2:2] = 0x00000000U
2775 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2776 // .. L2_SEL = 0
2777 // .. ==> 0XF8000764[4:3] = 0x00000000U
2778 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2779 // .. L3_SEL = 0
2780 // .. ==> 0XF8000764[7:5] = 0x00000000U
2781 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2782 // .. Speed = 0
2783 // .. ==> 0XF8000764[8:8] = 0x00000000U
2784 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2785 // .. IO_Type = 4
2786 // .. ==> 0XF8000764[11:9] = 0x00000004U
2787 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2788 // .. PULLUP = 0
2789 // .. ==> 0XF8000764[12:12] = 0x00000000U
2790 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2791 // .. DisableRcvr = 0
2792 // .. ==> 0XF8000764[13:13] = 0x00000000U
2793 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2794 // ..
2795 EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000803U),
2796 // .. TRI_ENABLE = 1
2797 // .. ==> 0XF8000768[0:0] = 0x00000001U
2798 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2799 // .. L0_SEL = 1
2800 // .. ==> 0XF8000768[1:1] = 0x00000001U
2801 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2802 // .. L1_SEL = 0
2803 // .. ==> 0XF8000768[2:2] = 0x00000000U
2804 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2805 // .. L2_SEL = 0
2806 // .. ==> 0XF8000768[4:3] = 0x00000000U
2807 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2808 // .. L3_SEL = 0
2809 // .. ==> 0XF8000768[7:5] = 0x00000000U
2810 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2811 // .. Speed = 0
2812 // .. ==> 0XF8000768[8:8] = 0x00000000U
2813 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2814 // .. IO_Type = 4
2815 // .. ==> 0XF8000768[11:9] = 0x00000004U
2816 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2817 // .. PULLUP = 0
2818 // .. ==> 0XF8000768[12:12] = 0x00000000U
2819 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2820 // .. DisableRcvr = 0
2821 // .. ==> 0XF8000768[13:13] = 0x00000000U
2822 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2823 // ..
2824 EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000803U),
2825 // .. TRI_ENABLE = 1
2826 // .. ==> 0XF800076C[0:0] = 0x00000001U
2827 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2828 // .. L0_SEL = 1
2829 // .. ==> 0XF800076C[1:1] = 0x00000001U
2830 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2831 // .. L1_SEL = 0
2832 // .. ==> 0XF800076C[2:2] = 0x00000000U
2833 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2834 // .. L2_SEL = 0
2835 // .. ==> 0XF800076C[4:3] = 0x00000000U
2836 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2837 // .. L3_SEL = 0
2838 // .. ==> 0XF800076C[7:5] = 0x00000000U
2839 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2840 // .. Speed = 0
2841 // .. ==> 0XF800076C[8:8] = 0x00000000U
2842 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2843 // .. IO_Type = 4
2844 // .. ==> 0XF800076C[11:9] = 0x00000004U
2845 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
2846 // .. PULLUP = 0
2847 // .. ==> 0XF800076C[12:12] = 0x00000000U
2848 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2849 // .. DisableRcvr = 0
2850 // .. ==> 0XF800076C[13:13] = 0x00000000U
2851 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2852 // ..
2853 EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000803U),
2854 // .. TRI_ENABLE = 0
2855 // .. ==> 0XF8000770[0:0] = 0x00000000U
2856 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2857 // .. L0_SEL = 0
2858 // .. ==> 0XF8000770[1:1] = 0x00000000U
2859 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2860 // .. L1_SEL = 1
2861 // .. ==> 0XF8000770[2:2] = 0x00000001U
2862 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2863 // .. L2_SEL = 0
2864 // .. ==> 0XF8000770[4:3] = 0x00000000U
2865 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2866 // .. L3_SEL = 0
2867 // .. ==> 0XF8000770[7:5] = 0x00000000U
2868 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2869 // .. Speed = 0
2870 // .. ==> 0XF8000770[8:8] = 0x00000000U
2871 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2872 // .. IO_Type = 1
2873 // .. ==> 0XF8000770[11:9] = 0x00000001U
2874 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2875 // .. PULLUP = 0
2876 // .. ==> 0XF8000770[12:12] = 0x00000000U
2877 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2878 // .. DisableRcvr = 0
2879 // .. ==> 0XF8000770[13:13] = 0x00000000U
2880 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2881 // ..
2882 EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
2883 // .. TRI_ENABLE = 1
2884 // .. ==> 0XF8000774[0:0] = 0x00000001U
2885 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2886 // .. L0_SEL = 0
2887 // .. ==> 0XF8000774[1:1] = 0x00000000U
2888 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2889 // .. L1_SEL = 1
2890 // .. ==> 0XF8000774[2:2] = 0x00000001U
2891 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2892 // .. L2_SEL = 0
2893 // .. ==> 0XF8000774[4:3] = 0x00000000U
2894 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2895 // .. L3_SEL = 0
2896 // .. ==> 0XF8000774[7:5] = 0x00000000U
2897 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2898 // .. Speed = 0
2899 // .. ==> 0XF8000774[8:8] = 0x00000000U
2900 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2901 // .. IO_Type = 1
2902 // .. ==> 0XF8000774[11:9] = 0x00000001U
2903 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2904 // .. PULLUP = 0
2905 // .. ==> 0XF8000774[12:12] = 0x00000000U
2906 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2907 // .. DisableRcvr = 0
2908 // .. ==> 0XF8000774[13:13] = 0x00000000U
2909 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2910 // ..
2911 EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
2912 // .. TRI_ENABLE = 0
2913 // .. ==> 0XF8000778[0:0] = 0x00000000U
2914 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2915 // .. L0_SEL = 0
2916 // .. ==> 0XF8000778[1:1] = 0x00000000U
2917 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2918 // .. L1_SEL = 1
2919 // .. ==> 0XF8000778[2:2] = 0x00000001U
2920 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2921 // .. L2_SEL = 0
2922 // .. ==> 0XF8000778[4:3] = 0x00000000U
2923 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2924 // .. L3_SEL = 0
2925 // .. ==> 0XF8000778[7:5] = 0x00000000U
2926 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2927 // .. Speed = 0
2928 // .. ==> 0XF8000778[8:8] = 0x00000000U
2929 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2930 // .. IO_Type = 1
2931 // .. ==> 0XF8000778[11:9] = 0x00000001U
2932 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2933 // .. PULLUP = 0
2934 // .. ==> 0XF8000778[12:12] = 0x00000000U
2935 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2936 // .. DisableRcvr = 0
2937 // .. ==> 0XF8000778[13:13] = 0x00000000U
2938 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2939 // ..
2940 EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
2941 // .. TRI_ENABLE = 1
2942 // .. ==> 0XF800077C[0:0] = 0x00000001U
2943 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2944 // .. L0_SEL = 0
2945 // .. ==> 0XF800077C[1:1] = 0x00000000U
2946 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2947 // .. L1_SEL = 1
2948 // .. ==> 0XF800077C[2:2] = 0x00000001U
2949 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2950 // .. L2_SEL = 0
2951 // .. ==> 0XF800077C[4:3] = 0x00000000U
2952 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2953 // .. L3_SEL = 0
2954 // .. ==> 0XF800077C[7:5] = 0x00000000U
2955 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2956 // .. Speed = 0
2957 // .. ==> 0XF800077C[8:8] = 0x00000000U
2958 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2959 // .. IO_Type = 1
2960 // .. ==> 0XF800077C[11:9] = 0x00000001U
2961 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2962 // .. PULLUP = 0
2963 // .. ==> 0XF800077C[12:12] = 0x00000000U
2964 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2965 // .. DisableRcvr = 0
2966 // .. ==> 0XF800077C[13:13] = 0x00000000U
2967 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2968 // ..
2969 EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
2970 // .. TRI_ENABLE = 0
2971 // .. ==> 0XF8000780[0:0] = 0x00000000U
2972 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2973 // .. L0_SEL = 0
2974 // .. ==> 0XF8000780[1:1] = 0x00000000U
2975 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2976 // .. L1_SEL = 1
2977 // .. ==> 0XF8000780[2:2] = 0x00000001U
2978 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2979 // .. L2_SEL = 0
2980 // .. ==> 0XF8000780[4:3] = 0x00000000U
2981 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2982 // .. L3_SEL = 0
2983 // .. ==> 0XF8000780[7:5] = 0x00000000U
2984 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2985 // .. Speed = 0
2986 // .. ==> 0XF8000780[8:8] = 0x00000000U
2987 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2988 // .. IO_Type = 1
2989 // .. ==> 0XF8000780[11:9] = 0x00000001U
2990 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2991 // .. PULLUP = 0
2992 // .. ==> 0XF8000780[12:12] = 0x00000000U
2993 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2994 // .. DisableRcvr = 0
2995 // .. ==> 0XF8000780[13:13] = 0x00000000U
2996 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2997 // ..
2998 EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
2999 // .. TRI_ENABLE = 0
3000 // .. ==> 0XF8000784[0:0] = 0x00000000U
3001 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3002 // .. L0_SEL = 0
3003 // .. ==> 0XF8000784[1:1] = 0x00000000U
3004 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3005 // .. L1_SEL = 1
3006 // .. ==> 0XF8000784[2:2] = 0x00000001U
3007 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3008 // .. L2_SEL = 0
3009 // .. ==> 0XF8000784[4:3] = 0x00000000U
3010 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3011 // .. L3_SEL = 0
3012 // .. ==> 0XF8000784[7:5] = 0x00000000U
3013 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3014 // .. Speed = 0
3015 // .. ==> 0XF8000784[8:8] = 0x00000000U
3016 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3017 // .. IO_Type = 1
3018 // .. ==> 0XF8000784[11:9] = 0x00000001U
3019 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3020 // .. PULLUP = 0
3021 // .. ==> 0XF8000784[12:12] = 0x00000000U
3022 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3023 // .. DisableRcvr = 0
3024 // .. ==> 0XF8000784[13:13] = 0x00000000U
3025 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3026 // ..
3027 EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
3028 // .. TRI_ENABLE = 0
3029 // .. ==> 0XF8000788[0:0] = 0x00000000U
3030 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3031 // .. L0_SEL = 0
3032 // .. ==> 0XF8000788[1:1] = 0x00000000U
3033 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3034 // .. L1_SEL = 1
3035 // .. ==> 0XF8000788[2:2] = 0x00000001U
3036 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3037 // .. L2_SEL = 0
3038 // .. ==> 0XF8000788[4:3] = 0x00000000U
3039 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3040 // .. L3_SEL = 0
3041 // .. ==> 0XF8000788[7:5] = 0x00000000U
3042 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3043 // .. Speed = 0
3044 // .. ==> 0XF8000788[8:8] = 0x00000000U
3045 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3046 // .. IO_Type = 1
3047 // .. ==> 0XF8000788[11:9] = 0x00000001U
3048 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3049 // .. PULLUP = 0
3050 // .. ==> 0XF8000788[12:12] = 0x00000000U
3051 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3052 // .. DisableRcvr = 0
3053 // .. ==> 0XF8000788[13:13] = 0x00000000U
3054 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3055 // ..
3056 EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
3057 // .. TRI_ENABLE = 0
3058 // .. ==> 0XF800078C[0:0] = 0x00000000U
3059 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3060 // .. L0_SEL = 0
3061 // .. ==> 0XF800078C[1:1] = 0x00000000U
3062 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3063 // .. L1_SEL = 1
3064 // .. ==> 0XF800078C[2:2] = 0x00000001U
3065 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3066 // .. L2_SEL = 0
3067 // .. ==> 0XF800078C[4:3] = 0x00000000U
3068 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3069 // .. L3_SEL = 0
3070 // .. ==> 0XF800078C[7:5] = 0x00000000U
3071 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3072 // .. Speed = 0
3073 // .. ==> 0XF800078C[8:8] = 0x00000000U
3074 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3075 // .. IO_Type = 1
3076 // .. ==> 0XF800078C[11:9] = 0x00000001U
3077 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3078 // .. PULLUP = 0
3079 // .. ==> 0XF800078C[12:12] = 0x00000000U
3080 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3081 // .. DisableRcvr = 0
3082 // .. ==> 0XF800078C[13:13] = 0x00000000U
3083 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3084 // ..
3085 EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
3086 // .. TRI_ENABLE = 1
3087 // .. ==> 0XF8000790[0:0] = 0x00000001U
3088 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3089 // .. L0_SEL = 0
3090 // .. ==> 0XF8000790[1:1] = 0x00000000U
3091 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3092 // .. L1_SEL = 1
3093 // .. ==> 0XF8000790[2:2] = 0x00000001U
3094 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3095 // .. L2_SEL = 0
3096 // .. ==> 0XF8000790[4:3] = 0x00000000U
3097 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3098 // .. L3_SEL = 0
3099 // .. ==> 0XF8000790[7:5] = 0x00000000U
3100 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3101 // .. Speed = 0
3102 // .. ==> 0XF8000790[8:8] = 0x00000000U
3103 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3104 // .. IO_Type = 1
3105 // .. ==> 0XF8000790[11:9] = 0x00000001U
3106 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3107 // .. PULLUP = 0
3108 // .. ==> 0XF8000790[12:12] = 0x00000000U
3109 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3110 // .. DisableRcvr = 0
3111 // .. ==> 0XF8000790[13:13] = 0x00000000U
3112 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3113 // ..
3114 EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
3115 // .. TRI_ENABLE = 0
3116 // .. ==> 0XF8000794[0:0] = 0x00000000U
3117 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3118 // .. L0_SEL = 0
3119 // .. ==> 0XF8000794[1:1] = 0x00000000U
3120 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3121 // .. L1_SEL = 1
3122 // .. ==> 0XF8000794[2:2] = 0x00000001U
3123 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3124 // .. L2_SEL = 0
3125 // .. ==> 0XF8000794[4:3] = 0x00000000U
3126 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3127 // .. L3_SEL = 0
3128 // .. ==> 0XF8000794[7:5] = 0x00000000U
3129 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3130 // .. Speed = 0
3131 // .. ==> 0XF8000794[8:8] = 0x00000000U
3132 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3133 // .. IO_Type = 1
3134 // .. ==> 0XF8000794[11:9] = 0x00000001U
3135 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3136 // .. PULLUP = 0
3137 // .. ==> 0XF8000794[12:12] = 0x00000000U
3138 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3139 // .. DisableRcvr = 0
3140 // .. ==> 0XF8000794[13:13] = 0x00000000U
3141 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3142 // ..
3143 EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
3144 // .. TRI_ENABLE = 0
3145 // .. ==> 0XF8000798[0:0] = 0x00000000U
3146 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3147 // .. L0_SEL = 0
3148 // .. ==> 0XF8000798[1:1] = 0x00000000U
3149 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3150 // .. L1_SEL = 1
3151 // .. ==> 0XF8000798[2:2] = 0x00000001U
3152 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3153 // .. L2_SEL = 0
3154 // .. ==> 0XF8000798[4:3] = 0x00000000U
3155 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3156 // .. L3_SEL = 0
3157 // .. ==> 0XF8000798[7:5] = 0x00000000U
3158 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3159 // .. Speed = 0
3160 // .. ==> 0XF8000798[8:8] = 0x00000000U
3161 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3162 // .. IO_Type = 1
3163 // .. ==> 0XF8000798[11:9] = 0x00000001U
3164 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3165 // .. PULLUP = 0
3166 // .. ==> 0XF8000798[12:12] = 0x00000000U
3167 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3168 // .. DisableRcvr = 0
3169 // .. ==> 0XF8000798[13:13] = 0x00000000U
3170 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3171 // ..
3172 EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
3173 // .. TRI_ENABLE = 0
3174 // .. ==> 0XF800079C[0:0] = 0x00000000U
3175 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3176 // .. L0_SEL = 0
3177 // .. ==> 0XF800079C[1:1] = 0x00000000U
3178 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3179 // .. L1_SEL = 1
3180 // .. ==> 0XF800079C[2:2] = 0x00000001U
3181 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3182 // .. L2_SEL = 0
3183 // .. ==> 0XF800079C[4:3] = 0x00000000U
3184 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3185 // .. L3_SEL = 0
3186 // .. ==> 0XF800079C[7:5] = 0x00000000U
3187 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3188 // .. Speed = 0
3189 // .. ==> 0XF800079C[8:8] = 0x00000000U
3190 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3191 // .. IO_Type = 1
3192 // .. ==> 0XF800079C[11:9] = 0x00000001U
3193 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3194 // .. PULLUP = 0
3195 // .. ==> 0XF800079C[12:12] = 0x00000000U
3196 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3197 // .. DisableRcvr = 0
3198 // .. ==> 0XF800079C[13:13] = 0x00000000U
3199 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3200 // ..
3201 EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
3202 // .. TRI_ENABLE = 0
3203 // .. ==> 0XF80007A0[0:0] = 0x00000000U
3204 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3205 // .. L0_SEL = 0
3206 // .. ==> 0XF80007A0[1:1] = 0x00000000U
3207 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3208 // .. L1_SEL = 0
3209 // .. ==> 0XF80007A0[2:2] = 0x00000000U
3210 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3211 // .. L2_SEL = 0
3212 // .. ==> 0XF80007A0[4:3] = 0x00000000U
3213 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3214 // .. L3_SEL = 4
3215 // .. ==> 0XF80007A0[7:5] = 0x00000004U
3216 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3217 // .. Speed = 0
3218 // .. ==> 0XF80007A0[8:8] = 0x00000000U
3219 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3220 // .. IO_Type = 1
3221 // .. ==> 0XF80007A0[11:9] = 0x00000001U
3222 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3223 // .. PULLUP = 0
3224 // .. ==> 0XF80007A0[12:12] = 0x00000000U
3225 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3226 // .. DisableRcvr = 0
3227 // .. ==> 0XF80007A0[13:13] = 0x00000000U
3228 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3229 // ..
3230 EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
3231 // .. TRI_ENABLE = 0
3232 // .. ==> 0XF80007A4[0:0] = 0x00000000U
3233 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3234 // .. L0_SEL = 0
3235 // .. ==> 0XF80007A4[1:1] = 0x00000000U
3236 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3237 // .. L1_SEL = 0
3238 // .. ==> 0XF80007A4[2:2] = 0x00000000U
3239 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3240 // .. L2_SEL = 0
3241 // .. ==> 0XF80007A4[4:3] = 0x00000000U
3242 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3243 // .. L3_SEL = 4
3244 // .. ==> 0XF80007A4[7:5] = 0x00000004U
3245 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3246 // .. Speed = 0
3247 // .. ==> 0XF80007A4[8:8] = 0x00000000U
3248 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3249 // .. IO_Type = 1
3250 // .. ==> 0XF80007A4[11:9] = 0x00000001U
3251 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3252 // .. PULLUP = 0
3253 // .. ==> 0XF80007A4[12:12] = 0x00000000U
3254 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3255 // .. DisableRcvr = 0
3256 // .. ==> 0XF80007A4[13:13] = 0x00000000U
3257 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3258 // ..
3259 EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
3260 // .. TRI_ENABLE = 0
3261 // .. ==> 0XF80007A8[0:0] = 0x00000000U
3262 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3263 // .. L0_SEL = 0
3264 // .. ==> 0XF80007A8[1:1] = 0x00000000U
3265 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3266 // .. L1_SEL = 0
3267 // .. ==> 0XF80007A8[2:2] = 0x00000000U
3268 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3269 // .. L2_SEL = 0
3270 // .. ==> 0XF80007A8[4:3] = 0x00000000U
3271 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3272 // .. L3_SEL = 4
3273 // .. ==> 0XF80007A8[7:5] = 0x00000004U
3274 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3275 // .. Speed = 0
3276 // .. ==> 0XF80007A8[8:8] = 0x00000000U
3277 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3278 // .. IO_Type = 1
3279 // .. ==> 0XF80007A8[11:9] = 0x00000001U
3280 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3281 // .. PULLUP = 0
3282 // .. ==> 0XF80007A8[12:12] = 0x00000000U
3283 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3284 // .. DisableRcvr = 0
3285 // .. ==> 0XF80007A8[13:13] = 0x00000000U
3286 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3287 // ..
3288 EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
3289 // .. TRI_ENABLE = 0
3290 // .. ==> 0XF80007AC[0:0] = 0x00000000U
3291 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3292 // .. L0_SEL = 0
3293 // .. ==> 0XF80007AC[1:1] = 0x00000000U
3294 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3295 // .. L1_SEL = 0
3296 // .. ==> 0XF80007AC[2:2] = 0x00000000U
3297 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3298 // .. L2_SEL = 0
3299 // .. ==> 0XF80007AC[4:3] = 0x00000000U
3300 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3301 // .. L3_SEL = 4
3302 // .. ==> 0XF80007AC[7:5] = 0x00000004U
3303 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3304 // .. Speed = 0
3305 // .. ==> 0XF80007AC[8:8] = 0x00000000U
3306 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3307 // .. IO_Type = 1
3308 // .. ==> 0XF80007AC[11:9] = 0x00000001U
3309 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3310 // .. PULLUP = 0
3311 // .. ==> 0XF80007AC[12:12] = 0x00000000U
3312 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3313 // .. DisableRcvr = 0
3314 // .. ==> 0XF80007AC[13:13] = 0x00000000U
3315 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3316 // ..
3317 EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
3318 // .. TRI_ENABLE = 0
3319 // .. ==> 0XF80007B0[0:0] = 0x00000000U
3320 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3321 // .. L0_SEL = 0
3322 // .. ==> 0XF80007B0[1:1] = 0x00000000U
3323 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3324 // .. L1_SEL = 0
3325 // .. ==> 0XF80007B0[2:2] = 0x00000000U
3326 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3327 // .. L2_SEL = 0
3328 // .. ==> 0XF80007B0[4:3] = 0x00000000U
3329 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3330 // .. L3_SEL = 4
3331 // .. ==> 0XF80007B0[7:5] = 0x00000004U
3332 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3333 // .. Speed = 0
3334 // .. ==> 0XF80007B0[8:8] = 0x00000000U
3335 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3336 // .. IO_Type = 1
3337 // .. ==> 0XF80007B0[11:9] = 0x00000001U
3338 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3339 // .. PULLUP = 0
3340 // .. ==> 0XF80007B0[12:12] = 0x00000000U
3341 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3342 // .. DisableRcvr = 0
3343 // .. ==> 0XF80007B0[13:13] = 0x00000000U
3344 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3345 // ..
3346 EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
3347 // .. TRI_ENABLE = 0
3348 // .. ==> 0XF80007B4[0:0] = 0x00000000U
3349 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3350 // .. L0_SEL = 0
3351 // .. ==> 0XF80007B4[1:1] = 0x00000000U
3352 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3353 // .. L1_SEL = 0
3354 // .. ==> 0XF80007B4[2:2] = 0x00000000U
3355 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3356 // .. L2_SEL = 0
3357 // .. ==> 0XF80007B4[4:3] = 0x00000000U
3358 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3359 // .. L3_SEL = 4
3360 // .. ==> 0XF80007B4[7:5] = 0x00000004U
3361 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3362 // .. Speed = 0
3363 // .. ==> 0XF80007B4[8:8] = 0x00000000U
3364 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3365 // .. IO_Type = 1
3366 // .. ==> 0XF80007B4[11:9] = 0x00000001U
3367 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3368 // .. PULLUP = 0
3369 // .. ==> 0XF80007B4[12:12] = 0x00000000U
3370 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3371 // .. DisableRcvr = 0
3372 // .. ==> 0XF80007B4[13:13] = 0x00000000U
3373 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3374 // ..
3375 EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
3376 // .. TRI_ENABLE = 1
3377 // .. ==> 0XF80007B8[0:0] = 0x00000001U
3378 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3379 // .. L0_SEL = 0
3380 // .. ==> 0XF80007B8[1:1] = 0x00000000U
3381 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3382 // .. L1_SEL = 0
3383 // .. ==> 0XF80007B8[2:2] = 0x00000000U
3384 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3385 // .. L2_SEL = 0
3386 // .. ==> 0XF80007B8[4:3] = 0x00000000U
3387 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3388 // .. L3_SEL = 1
3389 // .. ==> 0XF80007B8[7:5] = 0x00000001U
3390 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
3391 // .. Speed = 0
3392 // .. ==> 0XF80007B8[8:8] = 0x00000000U
3393 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3394 // .. IO_Type = 1
3395 // .. ==> 0XF80007B8[11:9] = 0x00000001U
3396 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3397 // .. PULLUP = 1
3398 // .. ==> 0XF80007B8[12:12] = 0x00000001U
3399 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
3400 // .. DisableRcvr = 0
3401 // .. ==> 0XF80007B8[13:13] = 0x00000000U
3402 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3403 // ..
3404 EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU ,0x00001221U),
3405 // .. TRI_ENABLE = 0
3406 // .. ==> 0XF80007BC[0:0] = 0x00000000U
3407 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3408 // .. L0_SEL = 0
3409 // .. ==> 0XF80007BC[1:1] = 0x00000000U
3410 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3411 // .. L1_SEL = 0
3412 // .. ==> 0XF80007BC[2:2] = 0x00000000U
3413 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3414 // .. L2_SEL = 0
3415 // .. ==> 0XF80007BC[4:3] = 0x00000000U
3416 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3417 // .. L3_SEL = 1
3418 // .. ==> 0XF80007BC[7:5] = 0x00000001U
3419 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
3420 // .. Speed = 0
3421 // .. ==> 0XF80007BC[8:8] = 0x00000000U
3422 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3423 // .. IO_Type = 1
3424 // .. ==> 0XF80007BC[11:9] = 0x00000001U
3425 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3426 // .. PULLUP = 1
3427 // .. ==> 0XF80007BC[12:12] = 0x00000001U
3428 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
3429 // .. DisableRcvr = 0
3430 // .. ==> 0XF80007BC[13:13] = 0x00000000U
3431 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3432 // ..
3433 EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00001220U),
3434 // .. TRI_ENABLE = 0
3435 // .. ==> 0XF80007C0[0:0] = 0x00000000U
3436 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3437 // .. L0_SEL = 0
3438 // .. ==> 0XF80007C0[1:1] = 0x00000000U
3439 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3440 // .. L1_SEL = 0
3441 // .. ==> 0XF80007C0[2:2] = 0x00000000U
3442 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3443 // .. L2_SEL = 0
3444 // .. ==> 0XF80007C0[4:3] = 0x00000000U
3445 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3446 // .. L3_SEL = 7
3447 // .. ==> 0XF80007C0[7:5] = 0x00000007U
3448 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
3449 // .. Speed = 0
3450 // .. ==> 0XF80007C0[8:8] = 0x00000000U
3451 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3452 // .. IO_Type = 1
3453 // .. ==> 0XF80007C0[11:9] = 0x00000001U
3454 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3455 // .. PULLUP = 0
3456 // .. ==> 0XF80007C0[12:12] = 0x00000000U
3457 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3458 // .. DisableRcvr = 0
3459 // .. ==> 0XF80007C0[13:13] = 0x00000000U
3460 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3461 // ..
3462 EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
3463 // .. TRI_ENABLE = 1
3464 // .. ==> 0XF80007C4[0:0] = 0x00000001U
3465 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3466 // .. L0_SEL = 0
3467 // .. ==> 0XF80007C4[1:1] = 0x00000000U
3468 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3469 // .. L1_SEL = 0
3470 // .. ==> 0XF80007C4[2:2] = 0x00000000U
3471 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3472 // .. L2_SEL = 0
3473 // .. ==> 0XF80007C4[4:3] = 0x00000000U
3474 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3475 // .. L3_SEL = 7
3476 // .. ==> 0XF80007C4[7:5] = 0x00000007U
3477 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
3478 // .. Speed = 0
3479 // .. ==> 0XF80007C4[8:8] = 0x00000000U
3480 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3481 // .. IO_Type = 1
3482 // .. ==> 0XF80007C4[11:9] = 0x00000001U
3483 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3484 // .. PULLUP = 0
3485 // .. ==> 0XF80007C4[12:12] = 0x00000000U
3486 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3487 // .. DisableRcvr = 0
3488 // .. ==> 0XF80007C4[13:13] = 0x00000000U
3489 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3490 // ..
3491 EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
3492 // .. TRI_ENABLE = 0
3493 // .. ==> 0XF80007C8[0:0] = 0x00000000U
3494 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3495 // .. L0_SEL = 0
3496 // .. ==> 0XF80007C8[1:1] = 0x00000000U
3497 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3498 // .. L1_SEL = 0
3499 // .. ==> 0XF80007C8[2:2] = 0x00000000U
3500 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3501 // .. L2_SEL = 0
3502 // .. ==> 0XF80007C8[4:3] = 0x00000000U
3503 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3504 // .. L3_SEL = 2
3505 // .. ==> 0XF80007C8[7:5] = 0x00000002U
3506 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
3507 // .. Speed = 0
3508 // .. ==> 0XF80007C8[8:8] = 0x00000000U
3509 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3510 // .. IO_Type = 1
3511 // .. ==> 0XF80007C8[11:9] = 0x00000001U
3512 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3513 // .. PULLUP = 1
3514 // .. ==> 0XF80007C8[12:12] = 0x00000001U
3515 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
3516 // .. DisableRcvr = 0
3517 // .. ==> 0XF80007C8[13:13] = 0x00000000U
3518 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3519 // ..
3520 EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00001240U),
3521 // .. TRI_ENABLE = 0
3522 // .. ==> 0XF80007CC[0:0] = 0x00000000U
3523 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3524 // .. L0_SEL = 0
3525 // .. ==> 0XF80007CC[1:1] = 0x00000000U
3526 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3527 // .. L1_SEL = 0
3528 // .. ==> 0XF80007CC[2:2] = 0x00000000U
3529 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3530 // .. L2_SEL = 0
3531 // .. ==> 0XF80007CC[4:3] = 0x00000000U
3532 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3533 // .. L3_SEL = 2
3534 // .. ==> 0XF80007CC[7:5] = 0x00000002U
3535 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
3536 // .. Speed = 0
3537 // .. ==> 0XF80007CC[8:8] = 0x00000000U
3538 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3539 // .. IO_Type = 1
3540 // .. ==> 0XF80007CC[11:9] = 0x00000001U
3541 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3542 // .. PULLUP = 1
3543 // .. ==> 0XF80007CC[12:12] = 0x00000001U
3544 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
3545 // .. DisableRcvr = 0
3546 // .. ==> 0XF80007CC[13:13] = 0x00000000U
3547 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3548 // ..
3549 EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00001240U),
3550 // .. TRI_ENABLE = 0
3551 // .. ==> 0XF80007D0[0:0] = 0x00000000U
3552 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3553 // .. L0_SEL = 0
3554 // .. ==> 0XF80007D0[1:1] = 0x00000000U
3555 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3556 // .. L1_SEL = 0
3557 // .. ==> 0XF80007D0[2:2] = 0x00000000U
3558 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3559 // .. L2_SEL = 0
3560 // .. ==> 0XF80007D0[4:3] = 0x00000000U
3561 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3562 // .. L3_SEL = 4
3563 // .. ==> 0XF80007D0[7:5] = 0x00000004U
3564 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3565 // .. Speed = 0
3566 // .. ==> 0XF80007D0[8:8] = 0x00000000U
3567 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3568 // .. IO_Type = 1
3569 // .. ==> 0XF80007D0[11:9] = 0x00000001U
3570 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3571 // .. PULLUP = 0
3572 // .. ==> 0XF80007D0[12:12] = 0x00000000U
3573 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3574 // .. DisableRcvr = 0
3575 // .. ==> 0XF80007D0[13:13] = 0x00000000U
3576 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3577 // ..
3578 EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
3579 // .. TRI_ENABLE = 0
3580 // .. ==> 0XF80007D4[0:0] = 0x00000000U
3581 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3582 // .. L0_SEL = 0
3583 // .. ==> 0XF80007D4[1:1] = 0x00000000U
3584 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3585 // .. L1_SEL = 0
3586 // .. ==> 0XF80007D4[2:2] = 0x00000000U
3587 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3588 // .. L2_SEL = 0
3589 // .. ==> 0XF80007D4[4:3] = 0x00000000U
3590 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3591 // .. L3_SEL = 4
3592 // .. ==> 0XF80007D4[7:5] = 0x00000004U
3593 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3594 // .. Speed = 0
3595 // .. ==> 0XF80007D4[8:8] = 0x00000000U
3596 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3597 // .. IO_Type = 1
3598 // .. ==> 0XF80007D4[11:9] = 0x00000001U
3599 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3600 // .. PULLUP = 0
3601 // .. ==> 0XF80007D4[12:12] = 0x00000000U
3602 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3603 // .. DisableRcvr = 0
3604 // .. ==> 0XF80007D4[13:13] = 0x00000000U
3605 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3606 // ..
3607 EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
3608 // .. SDIO0_WP_SEL = 15
3609 // .. ==> 0XF8000830[5:0] = 0x0000000FU
3610 // .. ==> MASK : 0x0000003FU VAL : 0x0000000FU
3611 // .. SDIO0_CD_SEL = 0
3612 // .. ==> 0XF8000830[21:16] = 0x00000000U
3613 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
3614 // ..
3615 EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x0000000FU),
3616 // .. FINISH: MIO PROGRAMMING
3617 // .. START: LOCK IT BACK
3618 // .. LOCK_KEY = 0X767B
3619 // .. ==> 0XF8000004[15:0] = 0x0000767BU
3620 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
3621 // ..
3622 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
3623 // .. FINISH: LOCK IT BACK
3624 // FINISH: top
3625 //
3626 EMIT_EXIT(),
3627
3628 //
3629};
3630
3631unsigned long ps7_peripherals_init_data_3_0[] = {
3632 // START: top
3633 // .. START: SLCR SETTINGS
3634 // .. UNLOCK_KEY = 0XDF0D
3635 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
3636 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
3637 // ..
3638 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
3639 // .. FINISH: SLCR SETTINGS
3640 // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
3641 // .. IBUF_DISABLE_MODE = 0x1
3642 // .. ==> 0XF8000B48[7:7] = 0x00000001U
3643 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3644 // .. TERM_DISABLE_MODE = 0x1
3645 // .. ==> 0XF8000B48[8:8] = 0x00000001U
3646 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3647 // ..
3648 EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
3649 // .. IBUF_DISABLE_MODE = 0x1
3650 // .. ==> 0XF8000B4C[7:7] = 0x00000001U
3651 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3652 // .. TERM_DISABLE_MODE = 0x1
3653 // .. ==> 0XF8000B4C[8:8] = 0x00000001U
3654 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3655 // ..
3656 EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
3657 // .. IBUF_DISABLE_MODE = 0x1
3658 // .. ==> 0XF8000B50[7:7] = 0x00000001U
3659 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3660 // .. TERM_DISABLE_MODE = 0x1
3661 // .. ==> 0XF8000B50[8:8] = 0x00000001U
3662 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3663 // ..
3664 EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
3665 // .. IBUF_DISABLE_MODE = 0x1
3666 // .. ==> 0XF8000B54[7:7] = 0x00000001U
3667 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3668 // .. TERM_DISABLE_MODE = 0x1
3669 // .. ==> 0XF8000B54[8:8] = 0x00000001U
3670 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3671 // ..
3672 EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
3673 // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
3674 // .. START: LOCK IT BACK
3675 // .. LOCK_KEY = 0X767B
3676 // .. ==> 0XF8000004[15:0] = 0x0000767BU
3677 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
3678 // ..
3679 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
3680 // .. FINISH: LOCK IT BACK
3681 // .. START: SRAM/NOR SET OPMODE
3682 // .. FINISH: SRAM/NOR SET OPMODE
3683 // .. START: UART REGISTERS
3684 // .. BDIV = 0x6
3685 // .. ==> 0XE0001034[7:0] = 0x00000006U
3686 // .. ==> MASK : 0x000000FFU VAL : 0x00000006U
3687 // ..
3688 EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
3689 // .. CD = 0x3e
3690 // .. ==> 0XE0001018[15:0] = 0x0000003EU
3691 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000003EU
3692 // ..
3693 EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
3694 // .. STPBRK = 0x0
3695 // .. ==> 0XE0001000[8:8] = 0x00000000U
3696 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3697 // .. STTBRK = 0x0
3698 // .. ==> 0XE0001000[7:7] = 0x00000000U
3699 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
3700 // .. RSTTO = 0x0
3701 // .. ==> 0XE0001000[6:6] = 0x00000000U
3702 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
3703 // .. TXDIS = 0x0
3704 // .. ==> 0XE0001000[5:5] = 0x00000000U
3705 // .. ==> MASK : 0x00000020U VAL : 0x00000000U
3706 // .. TXEN = 0x1
3707 // .. ==> 0XE0001000[4:4] = 0x00000001U
3708 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
3709 // .. RXDIS = 0x0
3710 // .. ==> 0XE0001000[3:3] = 0x00000000U
3711 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
3712 // .. RXEN = 0x1
3713 // .. ==> 0XE0001000[2:2] = 0x00000001U
3714 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3715 // .. TXRES = 0x1
3716 // .. ==> 0XE0001000[1:1] = 0x00000001U
3717 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
3718 // .. RXRES = 0x1
3719 // .. ==> 0XE0001000[0:0] = 0x00000001U
3720 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3721 // ..
3722 EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
3723 // .. CHMODE = 0x0
3724 // .. ==> 0XE0001004[9:8] = 0x00000000U
3725 // .. ==> MASK : 0x00000300U VAL : 0x00000000U
3726 // .. NBSTOP = 0x0
3727 // .. ==> 0XE0001004[7:6] = 0x00000000U
3728 // .. ==> MASK : 0x000000C0U VAL : 0x00000000U
3729 // .. PAR = 0x4
3730 // .. ==> 0XE0001004[5:3] = 0x00000004U
3731 // .. ==> MASK : 0x00000038U VAL : 0x00000020U
3732 // .. CHRL = 0x0
3733 // .. ==> 0XE0001004[2:1] = 0x00000000U
3734 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
3735 // .. CLKS = 0x0
3736 // .. ==> 0XE0001004[0:0] = 0x00000000U
3737 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3738 // ..
3739 EMIT_MASKWRITE(0XE0001004, 0x000003FFU ,0x00000020U),
3740 // .. FINISH: UART REGISTERS
3741 // .. START: QSPI REGISTERS
3742 // .. Holdb_dr = 1
3743 // .. ==> 0XE000D000[19:19] = 0x00000001U
3744 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
3745 // ..
3746 EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
3747 // .. FINISH: QSPI REGISTERS
3748 // .. START: PL POWER ON RESET REGISTERS
3749 // .. PCFG_POR_CNT_4K = 0
3750 // .. ==> 0XF8007000[29:29] = 0x00000000U
3751 // .. ==> MASK : 0x20000000U VAL : 0x00000000U
3752 // ..
3753 EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
3754 // .. FINISH: PL POWER ON RESET REGISTERS
3755 // .. START: SMC TIMING CALCULATION REGISTER UPDATE
3756 // .. .. START: NAND SET CYCLE
3757 // .. .. FINISH: NAND SET CYCLE
3758 // .. .. START: OPMODE
3759 // .. .. FINISH: OPMODE
3760 // .. .. START: DIRECT COMMAND
3761 // .. .. FINISH: DIRECT COMMAND
3762 // .. .. START: SRAM/NOR CS0 SET CYCLE
3763 // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
3764 // .. .. START: DIRECT COMMAND
3765 // .. .. FINISH: DIRECT COMMAND
3766 // .. .. START: NOR CS0 BASE ADDRESS
3767 // .. .. FINISH: NOR CS0 BASE ADDRESS
3768 // .. .. START: SRAM/NOR CS1 SET CYCLE
3769 // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
3770 // .. .. START: DIRECT COMMAND
3771 // .. .. FINISH: DIRECT COMMAND
3772 // .. .. START: NOR CS1 BASE ADDRESS
3773 // .. .. FINISH: NOR CS1 BASE ADDRESS
3774 // .. .. START: USB RESET
3775 // .. .. .. START: USB0 RESET
3776 // .. .. .. .. START: DIR MODE BANK 0
3777 // .. .. .. .. DIRECTION_0 = 0x80
3778 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
3779 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
3780 // .. .. .. ..
3781 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
3782 // .. .. .. .. FINISH: DIR MODE BANK 0
3783 // .. .. .. .. START: DIR MODE BANK 1
3784 // .. .. .. .. FINISH: DIR MODE BANK 1
3785 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3786 // .. .. .. .. MASK_0_LSW = 0xff7f
3787 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
3788 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
3789 // .. .. .. .. DATA_0_LSW = 0x80
3790 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
3791 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
3792 // .. .. .. ..
3793 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
3794 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3795 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3796 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3797 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3798 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3799 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3800 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3801 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3802 // .. .. .. .. OP_ENABLE_0 = 0x80
3803 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
3804 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
3805 // .. .. .. ..
3806 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
3807 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3808 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3809 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3810 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3811 // .. .. .. .. MASK_0_LSW = 0xff7f
3812 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
3813 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
3814 // .. .. .. .. DATA_0_LSW = 0x0
3815 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
3816 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
3817 // .. .. .. ..
3818 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
3819 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3820 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3821 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3822 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3823 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3824 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3825 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3826 // .. .. .. .. START: ADD 1 MS DELAY
3827 // .. .. .. ..
3828 EMIT_MASKDELAY(0XF8F00200, 1),
3829 // .. .. .. .. FINISH: ADD 1 MS DELAY
3830 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3831 // .. .. .. .. MASK_0_LSW = 0xff7f
3832 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
3833 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
3834 // .. .. .. .. DATA_0_LSW = 0x80
3835 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
3836 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
3837 // .. .. .. ..
3838 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
3839 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3840 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3841 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3842 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3843 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3844 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3845 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3846 // .. .. .. FINISH: USB0 RESET
3847 // .. .. .. START: USB1 RESET
3848 // .. .. .. .. START: DIR MODE BANK 0
3849 // .. .. .. .. FINISH: DIR MODE BANK 0
3850 // .. .. .. .. START: DIR MODE BANK 1
3851 // .. .. .. .. FINISH: DIR MODE BANK 1
3852 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3853 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3854 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3855 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3856 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3857 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3858 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3859 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3860 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3861 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3862 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3863 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3864 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3865 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3866 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3867 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3868 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3869 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3870 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3871 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3872 // .. .. .. .. START: ADD 1 MS DELAY
3873 // .. .. .. ..
3874 EMIT_MASKDELAY(0XF8F00200, 1),
3875 // .. .. .. .. FINISH: ADD 1 MS DELAY
3876 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3877 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3878 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3879 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3880 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3881 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3882 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3883 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3884 // .. .. .. FINISH: USB1 RESET
3885 // .. .. FINISH: USB RESET
3886 // .. .. START: ENET RESET
3887 // .. .. .. START: ENET0 RESET
3888 // .. .. .. .. START: DIR MODE BANK 0
3889 // .. .. .. .. DIRECTION_0 = 0x800
3890 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000800U
3891 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
3892 // .. .. .. ..
3893 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000800U),
3894 // .. .. .. .. FINISH: DIR MODE BANK 0
3895 // .. .. .. .. START: DIR MODE BANK 1
3896 // .. .. .. .. FINISH: DIR MODE BANK 1
3897 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3898 // .. .. .. .. MASK_0_LSW = 0xf7ff
3899 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
3900 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
3901 // .. .. .. .. DATA_0_LSW = 0x800
3902 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
3903 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
3904 // .. .. .. ..
3905 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
3906 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3907 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3908 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3909 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3910 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3911 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3912 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3913 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3914 // .. .. .. .. OP_ENABLE_0 = 0x800
3915 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000800U
3916 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
3917 // .. .. .. ..
3918 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000800U),
3919 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3920 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3921 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3922 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3923 // .. .. .. .. MASK_0_LSW = 0xf7ff
3924 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
3925 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
3926 // .. .. .. .. DATA_0_LSW = 0x0
3927 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
3928 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
3929 // .. .. .. ..
3930 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0000U),
3931 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3932 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3933 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3934 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3935 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3936 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3937 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3938 // .. .. .. .. START: ADD 1 MS DELAY
3939 // .. .. .. ..
3940 EMIT_MASKDELAY(0XF8F00200, 1),
3941 // .. .. .. .. FINISH: ADD 1 MS DELAY
3942 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3943 // .. .. .. .. MASK_0_LSW = 0xf7ff
3944 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
3945 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
3946 // .. .. .. .. DATA_0_LSW = 0x800
3947 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
3948 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
3949 // .. .. .. ..
3950 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
3951 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3952 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3953 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3954 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3955 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3956 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3957 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3958 // .. .. .. FINISH: ENET0 RESET
3959 // .. .. .. START: ENET1 RESET
3960 // .. .. .. .. START: DIR MODE BANK 0
3961 // .. .. .. .. FINISH: DIR MODE BANK 0
3962 // .. .. .. .. START: DIR MODE BANK 1
3963 // .. .. .. .. FINISH: DIR MODE BANK 1
3964 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3965 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3966 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3967 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3968 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3969 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3970 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3971 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3972 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3973 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3974 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3975 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3976 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3977 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3978 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3979 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3980 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3981 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3982 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3983 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3984 // .. .. .. .. START: ADD 1 MS DELAY
3985 // .. .. .. ..
3986 EMIT_MASKDELAY(0XF8F00200, 1),
3987 // .. .. .. .. FINISH: ADD 1 MS DELAY
3988 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3989 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3990 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3991 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3992 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3993 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3994 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3995 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3996 // .. .. .. FINISH: ENET1 RESET
3997 // .. .. FINISH: ENET RESET
3998 // .. .. START: I2C RESET
3999 // .. .. .. START: I2C0 RESET
4000 // .. .. .. .. START: DIR MODE GPIO BANK0
4001 // .. .. .. .. DIRECTION_0 = 0x2000
4002 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00002000U
4003 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
4004 // .. .. .. ..
4005 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00002000U),
4006 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
4007 // .. .. .. .. START: DIR MODE GPIO BANK1
4008 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
4009 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4010 // .. .. .. .. MASK_0_LSW = 0xdfff
4011 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
4012 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
4013 // .. .. .. .. DATA_0_LSW = 0x2000
4014 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
4015 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
4016 // .. .. .. ..
4017 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
4018 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4019 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4020 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4021 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4022 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4023 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4024 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4025 // .. .. .. .. START: OUTPUT ENABLE
4026 // .. .. .. .. OP_ENABLE_0 = 0x2000
4027 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00002000U
4028 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
4029 // .. .. .. ..
4030 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00002000U),
4031 // .. .. .. .. FINISH: OUTPUT ENABLE
4032 // .. .. .. .. START: OUTPUT ENABLE
4033 // .. .. .. .. FINISH: OUTPUT ENABLE
4034 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
4035 // .. .. .. .. MASK_0_LSW = 0xdfff
4036 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
4037 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
4038 // .. .. .. .. DATA_0_LSW = 0x0
4039 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
4040 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
4041 // .. .. .. ..
4042 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF0000U),
4043 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
4044 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
4045 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
4046 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
4047 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
4048 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
4049 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
4050 // .. .. .. .. START: ADD 1 MS DELAY
4051 // .. .. .. ..
4052 EMIT_MASKDELAY(0XF8F00200, 1),
4053 // .. .. .. .. FINISH: ADD 1 MS DELAY
4054 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4055 // .. .. .. .. MASK_0_LSW = 0xdfff
4056 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
4057 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
4058 // .. .. .. .. DATA_0_LSW = 0x2000
4059 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
4060 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
4061 // .. .. .. ..
4062 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
4063 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4064 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4065 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4066 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4067 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4068 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4069 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4070 // .. .. .. FINISH: I2C0 RESET
4071 // .. .. .. START: I2C1 RESET
4072 // .. .. .. .. START: DIR MODE GPIO BANK0
4073 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
4074 // .. .. .. .. START: DIR MODE GPIO BANK1
4075 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
4076 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4077 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4078 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4079 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4080 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4081 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4082 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4083 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4084 // .. .. .. .. START: OUTPUT ENABLE
4085 // .. .. .. .. FINISH: OUTPUT ENABLE
4086 // .. .. .. .. START: OUTPUT ENABLE
4087 // .. .. .. .. FINISH: OUTPUT ENABLE
4088 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
4089 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
4090 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
4091 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
4092 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
4093 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
4094 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
4095 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
4096 // .. .. .. .. START: ADD 1 MS DELAY
4097 // .. .. .. ..
4098 EMIT_MASKDELAY(0XF8F00200, 1),
4099 // .. .. .. .. FINISH: ADD 1 MS DELAY
4100 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4101 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4102 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4103 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4104 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4105 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4106 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4107 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4108 // .. .. .. FINISH: I2C1 RESET
4109 // .. .. FINISH: I2C RESET
4110 // .. .. START: NOR CHIP SELECT
4111 // .. .. .. START: DIR MODE BANK 0
4112 // .. .. .. FINISH: DIR MODE BANK 0
4113 // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4114 // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4115 // .. .. .. START: OUTPUT ENABLE BANK 0
4116 // .. .. .. FINISH: OUTPUT ENABLE BANK 0
4117 // .. .. FINISH: NOR CHIP SELECT
4118 // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
4119 // FINISH: top
4120 //
4121 EMIT_EXIT(),
4122
4123 //
4124};
4125
4126unsigned long ps7_post_config_3_0[] = {
4127 // START: top
4128 // .. START: SLCR SETTINGS
4129 // .. UNLOCK_KEY = 0XDF0D
4130 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4131 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
4132 // ..
4133 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4134 // .. FINISH: SLCR SETTINGS
4135 // .. START: ENABLING LEVEL SHIFTER
4136 // .. USER_LVL_INP_EN_0 = 1
4137 // .. ==> 0XF8000900[3:3] = 0x00000001U
4138 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
4139 // .. USER_LVL_OUT_EN_0 = 1
4140 // .. ==> 0XF8000900[2:2] = 0x00000001U
4141 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
4142 // .. USER_LVL_INP_EN_1 = 1
4143 // .. ==> 0XF8000900[1:1] = 0x00000001U
4144 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
4145 // .. USER_LVL_OUT_EN_1 = 1
4146 // .. ==> 0XF8000900[0:0] = 0x00000001U
4147 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4148 // ..
4149 EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
4150 // .. FINISH: ENABLING LEVEL SHIFTER
4151 // .. START: FPGA RESETS TO 0
4152 // .. reserved_3 = 0
4153 // .. ==> 0XF8000240[31:25] = 0x00000000U
4154 // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
4155 // .. reserved_FPGA_ACP_RST = 0
4156 // .. ==> 0XF8000240[24:24] = 0x00000000U
4157 // .. ==> MASK : 0x01000000U VAL : 0x00000000U
4158 // .. reserved_FPGA_AXDS3_RST = 0
4159 // .. ==> 0XF8000240[23:23] = 0x00000000U
4160 // .. ==> MASK : 0x00800000U VAL : 0x00000000U
4161 // .. reserved_FPGA_AXDS2_RST = 0
4162 // .. ==> 0XF8000240[22:22] = 0x00000000U
4163 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
4164 // .. reserved_FPGA_AXDS1_RST = 0
4165 // .. ==> 0XF8000240[21:21] = 0x00000000U
4166 // .. ==> MASK : 0x00200000U VAL : 0x00000000U
4167 // .. reserved_FPGA_AXDS0_RST = 0
4168 // .. ==> 0XF8000240[20:20] = 0x00000000U
4169 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
4170 // .. reserved_2 = 0
4171 // .. ==> 0XF8000240[19:18] = 0x00000000U
4172 // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
4173 // .. reserved_FSSW1_FPGA_RST = 0
4174 // .. ==> 0XF8000240[17:17] = 0x00000000U
4175 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
4176 // .. reserved_FSSW0_FPGA_RST = 0
4177 // .. ==> 0XF8000240[16:16] = 0x00000000U
4178 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
4179 // .. reserved_1 = 0
4180 // .. ==> 0XF8000240[15:14] = 0x00000000U
4181 // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
4182 // .. reserved_FPGA_FMSW1_RST = 0
4183 // .. ==> 0XF8000240[13:13] = 0x00000000U
4184 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
4185 // .. reserved_FPGA_FMSW0_RST = 0
4186 // .. ==> 0XF8000240[12:12] = 0x00000000U
4187 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
4188 // .. reserved_FPGA_DMA3_RST = 0
4189 // .. ==> 0XF8000240[11:11] = 0x00000000U
4190 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
4191 // .. reserved_FPGA_DMA2_RST = 0
4192 // .. ==> 0XF8000240[10:10] = 0x00000000U
4193 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
4194 // .. reserved_FPGA_DMA1_RST = 0
4195 // .. ==> 0XF8000240[9:9] = 0x00000000U
4196 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
4197 // .. reserved_FPGA_DMA0_RST = 0
4198 // .. ==> 0XF8000240[8:8] = 0x00000000U
4199 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
4200 // .. reserved = 0
4201 // .. ==> 0XF8000240[7:4] = 0x00000000U
4202 // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
4203 // .. FPGA3_OUT_RST = 0
4204 // .. ==> 0XF8000240[3:3] = 0x00000000U
4205 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
4206 // .. FPGA2_OUT_RST = 0
4207 // .. ==> 0XF8000240[2:2] = 0x00000000U
4208 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
4209 // .. FPGA1_OUT_RST = 0
4210 // .. ==> 0XF8000240[1:1] = 0x00000000U
4211 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
4212 // .. FPGA0_OUT_RST = 0
4213 // .. ==> 0XF8000240[0:0] = 0x00000000U
4214 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
4215 // ..
4216 EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
4217 // .. FINISH: FPGA RESETS TO 0
4218 // .. START: AFI REGISTERS
4219 // .. .. START: AFI0 REGISTERS
4220 // .. .. FINISH: AFI0 REGISTERS
4221 // .. .. START: AFI1 REGISTERS
4222 // .. .. FINISH: AFI1 REGISTERS
4223 // .. .. START: AFI2 REGISTERS
4224 // .. .. FINISH: AFI2 REGISTERS
4225 // .. .. START: AFI3 REGISTERS
4226 // .. .. FINISH: AFI3 REGISTERS
4227 // .. FINISH: AFI REGISTERS
4228 // .. START: LOCK IT BACK
4229 // .. LOCK_KEY = 0X767B
4230 // .. ==> 0XF8000004[15:0] = 0x0000767BU
4231 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
4232 // ..
4233 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4234 // .. FINISH: LOCK IT BACK
4235 // FINISH: top
4236 //
4237 EMIT_EXIT(),
4238
4239 //
4240};
4241
4242unsigned long ps7_debug_3_0[] = {
4243 // START: top
4244 // .. START: CROSS TRIGGER CONFIGURATIONS
4245 // .. .. START: UNLOCKING CTI REGISTERS
4246 // .. .. KEY = 0XC5ACCE55
4247 // .. .. ==> 0XF8898FB0[31:0] = 0xC5ACCE55U
4248 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
4249 // .. ..
4250 EMIT_MASKWRITE(0XF8898FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
4251 // .. .. KEY = 0XC5ACCE55
4252 // .. .. ==> 0XF8899FB0[31:0] = 0xC5ACCE55U
4253 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
4254 // .. ..
4255 EMIT_MASKWRITE(0XF8899FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
4256 // .. .. KEY = 0XC5ACCE55
4257 // .. .. ==> 0XF8809FB0[31:0] = 0xC5ACCE55U
4258 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
4259 // .. ..
4260 EMIT_MASKWRITE(0XF8809FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
4261 // .. .. FINISH: UNLOCKING CTI REGISTERS
4262 // .. .. START: ENABLING CTI MODULES AND CHANNELS
4263 // .. .. FINISH: ENABLING CTI MODULES AND CHANNELS
4264 // .. .. START: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
4265 // .. .. FINISH: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
4266 // .. FINISH: CROSS TRIGGER CONFIGURATIONS
4267 // FINISH: top
4268 //
4269 EMIT_EXIT(),
4270
4271 //
4272};
4273
4274unsigned long ps7_pll_init_data_2_0[] = {
4275 // START: top
4276 // .. START: SLCR SETTINGS
4277 // .. UNLOCK_KEY = 0XDF0D
4278 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4279 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
4280 // ..
4281 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4282 // .. FINISH: SLCR SETTINGS
4283 // .. START: PLL SLCR REGISTERS
4284 // .. .. START: ARM PLL INIT
4285 // .. .. PLL_RES = 0x2
4286 // .. .. ==> 0XF8000110[7:4] = 0x00000002U
4287 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
4288 // .. .. PLL_CP = 0x2
4289 // .. .. ==> 0XF8000110[11:8] = 0x00000002U
4290 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4291 // .. .. LOCK_CNT = 0xfa
4292 // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
4293 // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
4294 // .. ..
4295 EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
4296 // .. .. .. START: UPDATE FB_DIV
4297 // .. .. .. PLL_FDIV = 0x28
4298 // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
4299 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
4300 // .. .. ..
4301 EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
4302 // .. .. .. FINISH: UPDATE FB_DIV
4303 // .. .. .. START: BY PASS PLL
4304 // .. .. .. PLL_BYPASS_FORCE = 1
4305 // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
4306 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
4307 // .. .. ..
4308 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
4309 // .. .. .. FINISH: BY PASS PLL
4310 // .. .. .. START: ASSERT RESET
4311 // .. .. .. PLL_RESET = 1
4312 // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
4313 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4314 // .. .. ..
4315 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
4316 // .. .. .. FINISH: ASSERT RESET
4317 // .. .. .. START: DEASSERT RESET
4318 // .. .. .. PLL_RESET = 0
4319 // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
4320 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4321 // .. .. ..
4322 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
4323 // .. .. .. FINISH: DEASSERT RESET
4324 // .. .. .. START: CHECK PLL STATUS
4325 // .. .. .. ARM_PLL_LOCK = 1
4326 // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
4327 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4328 // .. .. ..
4329 EMIT_MASKPOLL(0XF800010C, 0x00000001U),
4330 // .. .. .. FINISH: CHECK PLL STATUS
4331 // .. .. .. START: REMOVE PLL BY PASS
4332 // .. .. .. PLL_BYPASS_FORCE = 0
4333 // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
4334 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
4335 // .. .. ..
4336 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
4337 // .. .. .. FINISH: REMOVE PLL BY PASS
4338 // .. .. .. SRCSEL = 0x0
4339 // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
4340 // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
4341 // .. .. .. DIVISOR = 0x2
4342 // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
4343 // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
4344 // .. .. .. CPU_6OR4XCLKACT = 0x1
4345 // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
4346 // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
4347 // .. .. .. CPU_3OR2XCLKACT = 0x1
4348 // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
4349 // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
4350 // .. .. .. CPU_2XCLKACT = 0x1
4351 // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
4352 // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
4353 // .. .. .. CPU_1XCLKACT = 0x1
4354 // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
4355 // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
4356 // .. .. .. CPU_PERI_CLKACT = 0x1
4357 // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
4358 // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
4359 // .. .. ..
4360 EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
4361 // .. .. FINISH: ARM PLL INIT
4362 // .. .. START: DDR PLL INIT
4363 // .. .. PLL_RES = 0x2
4364 // .. .. ==> 0XF8000114[7:4] = 0x00000002U
4365 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
4366 // .. .. PLL_CP = 0x2
4367 // .. .. ==> 0XF8000114[11:8] = 0x00000002U
4368 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4369 // .. .. LOCK_CNT = 0x12c
4370 // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
4371 // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
4372 // .. ..
4373 EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
4374 // .. .. .. START: UPDATE FB_DIV
4375 // .. .. .. PLL_FDIV = 0x20
4376 // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
4377 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
4378 // .. .. ..
4379 EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
4380 // .. .. .. FINISH: UPDATE FB_DIV
4381 // .. .. .. START: BY PASS PLL
4382 // .. .. .. PLL_BYPASS_FORCE = 1
4383 // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
4384 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
4385 // .. .. ..
4386 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
4387 // .. .. .. FINISH: BY PASS PLL
4388 // .. .. .. START: ASSERT RESET
4389 // .. .. .. PLL_RESET = 1
4390 // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
4391 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4392 // .. .. ..
4393 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
4394 // .. .. .. FINISH: ASSERT RESET
4395 // .. .. .. START: DEASSERT RESET
4396 // .. .. .. PLL_RESET = 0
4397 // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
4398 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4399 // .. .. ..
4400 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
4401 // .. .. .. FINISH: DEASSERT RESET
4402 // .. .. .. START: CHECK PLL STATUS
4403 // .. .. .. DDR_PLL_LOCK = 1
4404 // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
4405 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
4406 // .. .. ..
4407 EMIT_MASKPOLL(0XF800010C, 0x00000002U),
4408 // .. .. .. FINISH: CHECK PLL STATUS
4409 // .. .. .. START: REMOVE PLL BY PASS
4410 // .. .. .. PLL_BYPASS_FORCE = 0
4411 // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
4412 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
4413 // .. .. ..
4414 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
4415 // .. .. .. FINISH: REMOVE PLL BY PASS
4416 // .. .. .. DDR_3XCLKACT = 0x1
4417 // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
4418 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4419 // .. .. .. DDR_2XCLKACT = 0x1
4420 // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
4421 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
4422 // .. .. .. DDR_3XCLK_DIVISOR = 0x2
4423 // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
4424 // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
4425 // .. .. .. DDR_2XCLK_DIVISOR = 0x3
4426 // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
4427 // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
4428 // .. .. ..
4429 EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
4430 // .. .. FINISH: DDR PLL INIT
4431 // .. .. START: IO PLL INIT
4432 // .. .. PLL_RES = 0xc
4433 // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
4434 // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
4435 // .. .. PLL_CP = 0x2
4436 // .. .. ==> 0XF8000118[11:8] = 0x00000002U
4437 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4438 // .. .. LOCK_CNT = 0x145
4439 // .. .. ==> 0XF8000118[21:12] = 0x00000145U
4440 // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
4441 // .. ..
4442 EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
4443 // .. .. .. START: UPDATE FB_DIV
4444 // .. .. .. PLL_FDIV = 0x1e
4445 // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
4446 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
4447 // .. .. ..
4448 EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
4449 // .. .. .. FINISH: UPDATE FB_DIV
4450 // .. .. .. START: BY PASS PLL
4451 // .. .. .. PLL_BYPASS_FORCE = 1
4452 // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
4453 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
4454 // .. .. ..
4455 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
4456 // .. .. .. FINISH: BY PASS PLL
4457 // .. .. .. START: ASSERT RESET
4458 // .. .. .. PLL_RESET = 1
4459 // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
4460 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4461 // .. .. ..
4462 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
4463 // .. .. .. FINISH: ASSERT RESET
4464 // .. .. .. START: DEASSERT RESET
4465 // .. .. .. PLL_RESET = 0
4466 // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
4467 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4468 // .. .. ..
4469 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
4470 // .. .. .. FINISH: DEASSERT RESET
4471 // .. .. .. START: CHECK PLL STATUS
4472 // .. .. .. IO_PLL_LOCK = 1
4473 // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
4474 // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
4475 // .. .. ..
4476 EMIT_MASKPOLL(0XF800010C, 0x00000004U),
4477 // .. .. .. FINISH: CHECK PLL STATUS
4478 // .. .. .. START: REMOVE PLL BY PASS
4479 // .. .. .. PLL_BYPASS_FORCE = 0
4480 // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
4481 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
4482 // .. .. ..
4483 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
4484 // .. .. .. FINISH: REMOVE PLL BY PASS
4485 // .. .. FINISH: IO PLL INIT
4486 // .. FINISH: PLL SLCR REGISTERS
4487 // .. START: LOCK IT BACK
4488 // .. LOCK_KEY = 0X767B
4489 // .. ==> 0XF8000004[15:0] = 0x0000767BU
4490 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
4491 // ..
4492 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4493 // .. FINISH: LOCK IT BACK
4494 // FINISH: top
4495 //
4496 EMIT_EXIT(),
4497
4498 //
4499};
4500
4501unsigned long ps7_clock_init_data_2_0[] = {
4502 // START: top
4503 // .. START: SLCR SETTINGS
4504 // .. UNLOCK_KEY = 0XDF0D
4505 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4506 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
4507 // ..
4508 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4509 // .. FINISH: SLCR SETTINGS
4510 // .. START: CLOCK CONTROL SLCR REGISTERS
4511 // .. CLKACT = 0x1
4512 // .. ==> 0XF8000128[0:0] = 0x00000001U
4513 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4514 // .. DIVISOR0 = 0x23
4515 // .. ==> 0XF8000128[13:8] = 0x00000023U
4516 // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
4517 // .. DIVISOR1 = 0x3
4518 // .. ==> 0XF8000128[25:20] = 0x00000003U
4519 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
4520 // ..
4521 EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
4522 // .. CLKACT = 0x1
4523 // .. ==> 0XF8000138[0:0] = 0x00000001U
4524 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4525 // .. SRCSEL = 0x0
4526 // .. ==> 0XF8000138[4:4] = 0x00000000U
4527 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
4528 // ..
4529 EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
4530 // .. CLKACT = 0x1
4531 // .. ==> 0XF8000140[0:0] = 0x00000001U
4532 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4533 // .. SRCSEL = 0x0
4534 // .. ==> 0XF8000140[6:4] = 0x00000000U
4535 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
4536 // .. DIVISOR = 0x8
4537 // .. ==> 0XF8000140[13:8] = 0x00000008U
4538 // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
4539 // .. DIVISOR1 = 0x5
4540 // .. ==> 0XF8000140[25:20] = 0x00000005U
4541 // .. ==> MASK : 0x03F00000U VAL : 0x00500000U
4542 // ..
4543 EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00500801U),
4544 // .. CLKACT = 0x1
4545 // .. ==> 0XF800014C[0:0] = 0x00000001U
4546 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4547 // .. SRCSEL = 0x0
4548 // .. ==> 0XF800014C[5:4] = 0x00000000U
4549 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4550 // .. DIVISOR = 0x5
4551 // .. ==> 0XF800014C[13:8] = 0x00000005U
4552 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
4553 // ..
4554 EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
4555 // .. CLKACT0 = 0x1
4556 // .. ==> 0XF8000150[0:0] = 0x00000001U
4557 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4558 // .. CLKACT1 = 0x0
4559 // .. ==> 0XF8000150[1:1] = 0x00000000U
4560 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
4561 // .. SRCSEL = 0x0
4562 // .. ==> 0XF8000150[5:4] = 0x00000000U
4563 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4564 // .. DIVISOR = 0x14
4565 // .. ==> 0XF8000150[13:8] = 0x00000014U
4566 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4567 // ..
4568 EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
4569 // .. CLKACT0 = 0x0
4570 // .. ==> 0XF8000154[0:0] = 0x00000000U
4571 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
4572 // .. CLKACT1 = 0x1
4573 // .. ==> 0XF8000154[1:1] = 0x00000001U
4574 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
4575 // .. SRCSEL = 0x0
4576 // .. ==> 0XF8000154[5:4] = 0x00000000U
4577 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4578 // .. DIVISOR = 0x14
4579 // .. ==> 0XF8000154[13:8] = 0x00000014U
4580 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4581 // ..
4582 EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
4583 // .. CLKACT0 = 0x1
4584 // .. ==> 0XF800015C[0:0] = 0x00000001U
4585 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4586 // .. CLKACT1 = 0x0
4587 // .. ==> 0XF800015C[1:1] = 0x00000000U
4588 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
4589 // .. SRCSEL = 0x0
4590 // .. ==> 0XF800015C[5:4] = 0x00000000U
4591 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4592 // .. DIVISOR0 = 0xe
4593 // .. ==> 0XF800015C[13:8] = 0x0000000EU
4594 // .. ==> MASK : 0x00003F00U VAL : 0x00000E00U
4595 // .. DIVISOR1 = 0x3
4596 // .. ==> 0XF800015C[25:20] = 0x00000003U
4597 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
4598 // ..
4599 EMIT_MASKWRITE(0XF800015C, 0x03F03F33U ,0x00300E01U),
4600 // .. CAN0_MUX = 0x0
4601 // .. ==> 0XF8000160[5:0] = 0x00000000U
4602 // .. ==> MASK : 0x0000003FU VAL : 0x00000000U
4603 // .. CAN0_REF_SEL = 0x0
4604 // .. ==> 0XF8000160[6:6] = 0x00000000U
4605 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
4606 // .. CAN1_MUX = 0x0
4607 // .. ==> 0XF8000160[21:16] = 0x00000000U
4608 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
4609 // .. CAN1_REF_SEL = 0x0
4610 // .. ==> 0XF8000160[22:22] = 0x00000000U
4611 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
4612 // ..
4613 EMIT_MASKWRITE(0XF8000160, 0x007F007FU ,0x00000000U),
4614 // .. CLKACT = 0x1
4615 // .. ==> 0XF8000168[0:0] = 0x00000001U
4616 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4617 // .. SRCSEL = 0x0
4618 // .. ==> 0XF8000168[5:4] = 0x00000000U
4619 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4620 // .. DIVISOR = 0x5
4621 // .. ==> 0XF8000168[13:8] = 0x00000005U
4622 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
4623 // ..
4624 EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
4625 // .. SRCSEL = 0x0
4626 // .. ==> 0XF8000170[5:4] = 0x00000000U
4627 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4628 // .. DIVISOR0 = 0x14
4629 // .. ==> 0XF8000170[13:8] = 0x00000014U
4630 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4631 // .. DIVISOR1 = 0x1
4632 // .. ==> 0XF8000170[25:20] = 0x00000001U
4633 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4634 // ..
4635 EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00101400U),
4636 // .. SRCSEL = 0x0
4637 // .. ==> 0XF8000180[5:4] = 0x00000000U
4638 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4639 // .. DIVISOR0 = 0x14
4640 // .. ==> 0XF8000180[13:8] = 0x00000014U
4641 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4642 // .. DIVISOR1 = 0x1
4643 // .. ==> 0XF8000180[25:20] = 0x00000001U
4644 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4645 // ..
4646 EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00101400U),
4647 // .. SRCSEL = 0x0
4648 // .. ==> 0XF8000190[5:4] = 0x00000000U
4649 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4650 // .. DIVISOR0 = 0x14
4651 // .. ==> 0XF8000190[13:8] = 0x00000014U
4652 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4653 // .. DIVISOR1 = 0x1
4654 // .. ==> 0XF8000190[25:20] = 0x00000001U
4655 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4656 // ..
4657 EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
4658 // .. SRCSEL = 0x0
4659 // .. ==> 0XF80001A0[5:4] = 0x00000000U
4660 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4661 // .. DIVISOR0 = 0x14
4662 // .. ==> 0XF80001A0[13:8] = 0x00000014U
4663 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4664 // .. DIVISOR1 = 0x1
4665 // .. ==> 0XF80001A0[25:20] = 0x00000001U
4666 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4667 // ..
4668 EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
4669 // .. CLK_621_TRUE = 0x1
4670 // .. ==> 0XF80001C4[0:0] = 0x00000001U
4671 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4672 // ..
4673 EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
4674 // .. DMA_CPU_2XCLKACT = 0x1
4675 // .. ==> 0XF800012C[0:0] = 0x00000001U
4676 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4677 // .. USB0_CPU_1XCLKACT = 0x1
4678 // .. ==> 0XF800012C[2:2] = 0x00000001U
4679 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
4680 // .. USB1_CPU_1XCLKACT = 0x1
4681 // .. ==> 0XF800012C[3:3] = 0x00000001U
4682 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
4683 // .. GEM0_CPU_1XCLKACT = 0x1
4684 // .. ==> 0XF800012C[6:6] = 0x00000001U
4685 // .. ==> MASK : 0x00000040U VAL : 0x00000040U
4686 // .. GEM1_CPU_1XCLKACT = 0x0
4687 // .. ==> 0XF800012C[7:7] = 0x00000000U
4688 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
4689 // .. SDI0_CPU_1XCLKACT = 0x1
4690 // .. ==> 0XF800012C[10:10] = 0x00000001U
4691 // .. ==> MASK : 0x00000400U VAL : 0x00000400U
4692 // .. SDI1_CPU_1XCLKACT = 0x0
4693 // .. ==> 0XF800012C[11:11] = 0x00000000U
4694 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
4695 // .. SPI0_CPU_1XCLKACT = 0x0
4696 // .. ==> 0XF800012C[14:14] = 0x00000000U
4697 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
4698 // .. SPI1_CPU_1XCLKACT = 0x0
4699 // .. ==> 0XF800012C[15:15] = 0x00000000U
4700 // .. ==> MASK : 0x00008000U VAL : 0x00000000U
4701 // .. CAN0_CPU_1XCLKACT = 0x1
4702 // .. ==> 0XF800012C[16:16] = 0x00000001U
4703 // .. ==> MASK : 0x00010000U VAL : 0x00010000U
4704 // .. CAN1_CPU_1XCLKACT = 0x0
4705 // .. ==> 0XF800012C[17:17] = 0x00000000U
4706 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
4707 // .. I2C0_CPU_1XCLKACT = 0x1
4708 // .. ==> 0XF800012C[18:18] = 0x00000001U
4709 // .. ==> MASK : 0x00040000U VAL : 0x00040000U
4710 // .. I2C1_CPU_1XCLKACT = 0x1
4711 // .. ==> 0XF800012C[19:19] = 0x00000001U
4712 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
4713 // .. UART0_CPU_1XCLKACT = 0x0
4714 // .. ==> 0XF800012C[20:20] = 0x00000000U
4715 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
4716 // .. UART1_CPU_1XCLKACT = 0x1
4717 // .. ==> 0XF800012C[21:21] = 0x00000001U
4718 // .. ==> MASK : 0x00200000U VAL : 0x00200000U
4719 // .. GPIO_CPU_1XCLKACT = 0x1
4720 // .. ==> 0XF800012C[22:22] = 0x00000001U
4721 // .. ==> MASK : 0x00400000U VAL : 0x00400000U
4722 // .. LQSPI_CPU_1XCLKACT = 0x1
4723 // .. ==> 0XF800012C[23:23] = 0x00000001U
4724 // .. ==> MASK : 0x00800000U VAL : 0x00800000U
4725 // .. SMC_CPU_1XCLKACT = 0x1
4726 // .. ==> 0XF800012C[24:24] = 0x00000001U
4727 // .. ==> MASK : 0x01000000U VAL : 0x01000000U
4728 // ..
4729 EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01ED044DU),
4730 // .. FINISH: CLOCK CONTROL SLCR REGISTERS
4731 // .. START: THIS SHOULD BE BLANK
4732 // .. FINISH: THIS SHOULD BE BLANK
4733 // .. START: LOCK IT BACK
4734 // .. LOCK_KEY = 0X767B
4735 // .. ==> 0XF8000004[15:0] = 0x0000767BU
4736 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
4737 // ..
4738 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4739 // .. FINISH: LOCK IT BACK
4740 // FINISH: top
4741 //
4742 EMIT_EXIT(),
4743
4744 //
4745};
4746
4747unsigned long ps7_ddr_init_data_2_0[] = {
4748 // START: top
4749 // .. START: DDR INITIALIZATION
4750 // .. .. START: LOCK DDR
4751 // .. .. reg_ddrc_soft_rstb = 0
4752 // .. .. ==> 0XF8006000[0:0] = 0x00000000U
4753 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4754 // .. .. reg_ddrc_powerdown_en = 0x0
4755 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
4756 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
4757 // .. .. reg_ddrc_data_bus_width = 0x0
4758 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
4759 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
4760 // .. .. reg_ddrc_burst8_refresh = 0x0
4761 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
4762 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
4763 // .. .. reg_ddrc_rdwr_idle_gap = 0x1
4764 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
4765 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
4766 // .. .. reg_ddrc_dis_rd_bypass = 0x0
4767 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
4768 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
4769 // .. .. reg_ddrc_dis_act_bypass = 0x0
4770 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
4771 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
4772 // .. .. reg_ddrc_dis_auto_refresh = 0x0
4773 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
4774 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
4775 // .. ..
4776 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
4777 // .. .. FINISH: LOCK DDR
4778 // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
4779 // .. .. ==> 0XF8006004[11:0] = 0x00000081U
4780 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
4781 // .. .. reg_ddrc_active_ranks = 0x1
4782 // .. .. ==> 0XF8006004[13:12] = 0x00000001U
4783 // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
4784 // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
4785 // .. .. ==> 0XF8006004[18:14] = 0x00000000U
4786 // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
4787 // .. .. reg_ddrc_wr_odt_block = 0x1
4788 // .. .. ==> 0XF8006004[20:19] = 0x00000001U
4789 // .. .. ==> MASK : 0x00180000U VAL : 0x00080000U
4790 // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
4791 // .. .. ==> 0XF8006004[21:21] = 0x00000000U
4792 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
4793 // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
4794 // .. .. ==> 0XF8006004[26:22] = 0x00000000U
4795 // .. .. ==> MASK : 0x07C00000U VAL : 0x00000000U
4796 // .. .. reg_ddrc_addrmap_open_bank = 0x0
4797 // .. .. ==> 0XF8006004[27:27] = 0x00000000U
4798 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
4799 // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
4800 // .. .. ==> 0XF8006004[28:28] = 0x00000000U
4801 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
4802 // .. ..
4803 EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
4804 // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
4805 // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
4806 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
4807 // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
4808 // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
4809 // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
4810 // .. .. reg_ddrc_hpr_xact_run_length = 0xf
4811 // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
4812 // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
4813 // .. ..
4814 EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
4815 // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
4816 // .. .. ==> 0XF800600C[10:0] = 0x00000001U
4817 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
4818 // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
4819 // .. .. ==> 0XF800600C[21:11] = 0x00000002U
4820 // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
4821 // .. .. reg_ddrc_lpr_xact_run_length = 0x8
4822 // .. .. ==> 0XF800600C[25:22] = 0x00000008U
4823 // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
4824 // .. ..
4825 EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
4826 // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
4827 // .. .. ==> 0XF8006010[10:0] = 0x00000001U
4828 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
4829 // .. .. reg_ddrc_w_xact_run_length = 0x8
4830 // .. .. ==> 0XF8006010[14:11] = 0x00000008U
4831 // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
4832 // .. .. reg_ddrc_w_max_starve_x32 = 0x2
4833 // .. .. ==> 0XF8006010[25:15] = 0x00000002U
4834 // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
4835 // .. ..
4836 EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
4837 // .. .. reg_ddrc_t_rc = 0x1b
4838 // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
4839 // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001BU
4840 // .. .. reg_ddrc_t_rfc_min = 0x56
4841 // .. .. ==> 0XF8006014[13:6] = 0x00000056U
4842 // .. .. ==> MASK : 0x00003FC0U VAL : 0x00001580U
4843 // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
4844 // .. .. ==> 0XF8006014[20:14] = 0x00000010U
4845 // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
4846 // .. ..
4847 EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
4848 // .. .. reg_ddrc_wr2pre = 0x12
4849 // .. .. ==> 0XF8006018[4:0] = 0x00000012U
4850 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
4851 // .. .. reg_ddrc_powerdown_to_x32 = 0x6
4852 // .. .. ==> 0XF8006018[9:5] = 0x00000006U
4853 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
4854 // .. .. reg_ddrc_t_faw = 0x10
4855 // .. .. ==> 0XF8006018[15:10] = 0x00000010U
4856 // .. .. ==> MASK : 0x0000FC00U VAL : 0x00004000U
4857 // .. .. reg_ddrc_t_ras_max = 0x24
4858 // .. .. ==> 0XF8006018[21:16] = 0x00000024U
4859 // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
4860 // .. .. reg_ddrc_t_ras_min = 0x14
4861 // .. .. ==> 0XF8006018[26:22] = 0x00000014U
4862 // .. .. ==> MASK : 0x07C00000U VAL : 0x05000000U
4863 // .. .. reg_ddrc_t_cke = 0x4
4864 // .. .. ==> 0XF8006018[31:28] = 0x00000004U
4865 // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
4866 // .. ..
4867 EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452440D2U),
4868 // .. .. reg_ddrc_write_latency = 0x5
4869 // .. .. ==> 0XF800601C[4:0] = 0x00000005U
4870 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
4871 // .. .. reg_ddrc_rd2wr = 0x7
4872 // .. .. ==> 0XF800601C[9:5] = 0x00000007U
4873 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
4874 // .. .. reg_ddrc_wr2rd = 0xe
4875 // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
4876 // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
4877 // .. .. reg_ddrc_t_xp = 0x4
4878 // .. .. ==> 0XF800601C[19:15] = 0x00000004U
4879 // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
4880 // .. .. reg_ddrc_pad_pd = 0x0
4881 // .. .. ==> 0XF800601C[22:20] = 0x00000000U
4882 // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
4883 // .. .. reg_ddrc_rd2pre = 0x4
4884 // .. .. ==> 0XF800601C[27:23] = 0x00000004U
4885 // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
4886 // .. .. reg_ddrc_t_rcd = 0x7
4887 // .. .. ==> 0XF800601C[31:28] = 0x00000007U
4888 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
4889 // .. ..
4890 EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
4891 // .. .. reg_ddrc_t_ccd = 0x4
4892 // .. .. ==> 0XF8006020[4:2] = 0x00000004U
4893 // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
4894 // .. .. reg_ddrc_t_rrd = 0x4
4895 // .. .. ==> 0XF8006020[7:5] = 0x00000004U
4896 // .. .. ==> MASK : 0x000000E0U VAL : 0x00000080U
4897 // .. .. reg_ddrc_refresh_margin = 0x2
4898 // .. .. ==> 0XF8006020[11:8] = 0x00000002U
4899 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4900 // .. .. reg_ddrc_t_rp = 0x7
4901 // .. .. ==> 0XF8006020[15:12] = 0x00000007U
4902 // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
4903 // .. .. reg_ddrc_refresh_to_x32 = 0x8
4904 // .. .. ==> 0XF8006020[20:16] = 0x00000008U
4905 // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
4906 // .. .. reg_ddrc_sdram = 0x1
4907 // .. .. ==> 0XF8006020[21:21] = 0x00000001U
4908 // .. .. ==> MASK : 0x00200000U VAL : 0x00200000U
4909 // .. .. reg_ddrc_mobile = 0x0
4910 // .. .. ==> 0XF8006020[22:22] = 0x00000000U
4911 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
4912 // .. .. reg_ddrc_clock_stop_en = 0x0
4913 // .. .. ==> 0XF8006020[23:23] = 0x00000000U
4914 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
4915 // .. .. reg_ddrc_read_latency = 0x7
4916 // .. .. ==> 0XF8006020[28:24] = 0x00000007U
4917 // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
4918 // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
4919 // .. .. ==> 0XF8006020[29:29] = 0x00000001U
4920 // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
4921 // .. .. reg_ddrc_dis_pad_pd = 0x0
4922 // .. .. ==> 0XF8006020[30:30] = 0x00000000U
4923 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
4924 // .. .. reg_ddrc_loopback = 0x0
4925 // .. .. ==> 0XF8006020[31:31] = 0x00000000U
4926 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
4927 // .. ..
4928 EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x27287290U),
4929 // .. .. reg_ddrc_en_2t_timing_mode = 0x0
4930 // .. .. ==> 0XF8006024[0:0] = 0x00000000U
4931 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4932 // .. .. reg_ddrc_prefer_write = 0x0
4933 // .. .. ==> 0XF8006024[1:1] = 0x00000000U
4934 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
4935 // .. .. reg_ddrc_max_rank_rd = 0xf
4936 // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
4937 // .. .. ==> MASK : 0x0000003CU VAL : 0x0000003CU
4938 // .. .. reg_ddrc_mr_wr = 0x0
4939 // .. .. ==> 0XF8006024[6:6] = 0x00000000U
4940 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
4941 // .. .. reg_ddrc_mr_addr = 0x0
4942 // .. .. ==> 0XF8006024[8:7] = 0x00000000U
4943 // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
4944 // .. .. reg_ddrc_mr_data = 0x0
4945 // .. .. ==> 0XF8006024[24:9] = 0x00000000U
4946 // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
4947 // .. .. ddrc_reg_mr_wr_busy = 0x0
4948 // .. .. ==> 0XF8006024[25:25] = 0x00000000U
4949 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
4950 // .. .. reg_ddrc_mr_type = 0x0
4951 // .. .. ==> 0XF8006024[26:26] = 0x00000000U
4952 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
4953 // .. .. reg_ddrc_mr_rdata_valid = 0x0
4954 // .. .. ==> 0XF8006024[27:27] = 0x00000000U
4955 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
4956 // .. ..
4957 EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
4958 // .. .. reg_ddrc_final_wait_x32 = 0x7
4959 // .. .. ==> 0XF8006028[6:0] = 0x00000007U
4960 // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
4961 // .. .. reg_ddrc_pre_ocd_x32 = 0x0
4962 // .. .. ==> 0XF8006028[10:7] = 0x00000000U
4963 // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
4964 // .. .. reg_ddrc_t_mrd = 0x4
4965 // .. .. ==> 0XF8006028[13:11] = 0x00000004U
4966 // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
4967 // .. ..
4968 EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
4969 // .. .. reg_ddrc_emr2 = 0x8
4970 // .. .. ==> 0XF800602C[15:0] = 0x00000008U
4971 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
4972 // .. .. reg_ddrc_emr3 = 0x0
4973 // .. .. ==> 0XF800602C[31:16] = 0x00000000U
4974 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
4975 // .. ..
4976 EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
4977 // .. .. reg_ddrc_mr = 0x930
4978 // .. .. ==> 0XF8006030[15:0] = 0x00000930U
4979 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
4980 // .. .. reg_ddrc_emr = 0x4
4981 // .. .. ==> 0XF8006030[31:16] = 0x00000004U
4982 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
4983 // .. ..
4984 EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
4985 // .. .. reg_ddrc_burst_rdwr = 0x4
4986 // .. .. ==> 0XF8006034[3:0] = 0x00000004U
4987 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
4988 // .. .. reg_ddrc_pre_cke_x1024 = 0x105
4989 // .. .. ==> 0XF8006034[13:4] = 0x00000105U
4990 // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
4991 // .. .. reg_ddrc_post_cke_x1024 = 0x1
4992 // .. .. ==> 0XF8006034[25:16] = 0x00000001U
4993 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
4994 // .. .. reg_ddrc_burstchop = 0x0
4995 // .. .. ==> 0XF8006034[28:28] = 0x00000000U
4996 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
4997 // .. ..
4998 EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
4999 // .. .. reg_ddrc_force_low_pri_n = 0x0
5000 // .. .. ==> 0XF8006038[0:0] = 0x00000000U
5001 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5002 // .. .. reg_ddrc_dis_dq = 0x0
5003 // .. .. ==> 0XF8006038[1:1] = 0x00000000U
5004 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5005 // .. .. reg_phy_debug_mode = 0x0
5006 // .. .. ==> 0XF8006038[6:6] = 0x00000000U
5007 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
5008 // .. .. reg_phy_wr_level_start = 0x0
5009 // .. .. ==> 0XF8006038[7:7] = 0x00000000U
5010 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
5011 // .. .. reg_phy_rd_level_start = 0x0
5012 // .. .. ==> 0XF8006038[8:8] = 0x00000000U
5013 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
5014 // .. .. reg_phy_dq0_wait_t = 0x0
5015 // .. .. ==> 0XF8006038[12:9] = 0x00000000U
5016 // .. .. ==> MASK : 0x00001E00U VAL : 0x00000000U
5017 // .. ..
5018 EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
5019 // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
5020 // .. .. ==> 0XF800603C[3:0] = 0x00000007U
5021 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
5022 // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
5023 // .. .. ==> 0XF800603C[7:4] = 0x00000007U
5024 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
5025 // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
5026 // .. .. ==> 0XF800603C[11:8] = 0x00000007U
5027 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
5028 // .. .. reg_ddrc_addrmap_col_b5 = 0x0
5029 // .. .. ==> 0XF800603C[15:12] = 0x00000000U
5030 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
5031 // .. .. reg_ddrc_addrmap_col_b6 = 0x0
5032 // .. .. ==> 0XF800603C[19:16] = 0x00000000U
5033 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
5034 // .. ..
5035 EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
5036 // .. .. reg_ddrc_addrmap_col_b2 = 0x0
5037 // .. .. ==> 0XF8006040[3:0] = 0x00000000U
5038 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
5039 // .. .. reg_ddrc_addrmap_col_b3 = 0x0
5040 // .. .. ==> 0XF8006040[7:4] = 0x00000000U
5041 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
5042 // .. .. reg_ddrc_addrmap_col_b4 = 0x0
5043 // .. .. ==> 0XF8006040[11:8] = 0x00000000U
5044 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
5045 // .. .. reg_ddrc_addrmap_col_b7 = 0x0
5046 // .. .. ==> 0XF8006040[15:12] = 0x00000000U
5047 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
5048 // .. .. reg_ddrc_addrmap_col_b8 = 0x0
5049 // .. .. ==> 0XF8006040[19:16] = 0x00000000U
5050 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
5051 // .. .. reg_ddrc_addrmap_col_b9 = 0xf
5052 // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
5053 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
5054 // .. .. reg_ddrc_addrmap_col_b10 = 0xf
5055 // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
5056 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
5057 // .. .. reg_ddrc_addrmap_col_b11 = 0xf
5058 // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
5059 // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
5060 // .. ..
5061 EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
5062 // .. .. reg_ddrc_addrmap_row_b0 = 0x6
5063 // .. .. ==> 0XF8006044[3:0] = 0x00000006U
5064 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
5065 // .. .. reg_ddrc_addrmap_row_b1 = 0x6
5066 // .. .. ==> 0XF8006044[7:4] = 0x00000006U
5067 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
5068 // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
5069 // .. .. ==> 0XF8006044[11:8] = 0x00000006U
5070 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
5071 // .. .. reg_ddrc_addrmap_row_b12 = 0x6
5072 // .. .. ==> 0XF8006044[15:12] = 0x00000006U
5073 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
5074 // .. .. reg_ddrc_addrmap_row_b13 = 0x6
5075 // .. .. ==> 0XF8006044[19:16] = 0x00000006U
5076 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
5077 // .. .. reg_ddrc_addrmap_row_b14 = 0x6
5078 // .. .. ==> 0XF8006044[23:20] = 0x00000006U
5079 // .. .. ==> MASK : 0x00F00000U VAL : 0x00600000U
5080 // .. .. reg_ddrc_addrmap_row_b15 = 0xf
5081 // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
5082 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
5083 // .. ..
5084 EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
5085 // .. .. reg_ddrc_rank0_rd_odt = 0x0
5086 // .. .. ==> 0XF8006048[2:0] = 0x00000000U
5087 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
5088 // .. .. reg_ddrc_rank0_wr_odt = 0x1
5089 // .. .. ==> 0XF8006048[5:3] = 0x00000001U
5090 // .. .. ==> MASK : 0x00000038U VAL : 0x00000008U
5091 // .. .. reg_ddrc_rank1_rd_odt = 0x1
5092 // .. .. ==> 0XF8006048[8:6] = 0x00000001U
5093 // .. .. ==> MASK : 0x000001C0U VAL : 0x00000040U
5094 // .. .. reg_ddrc_rank1_wr_odt = 0x1
5095 // .. .. ==> 0XF8006048[11:9] = 0x00000001U
5096 // .. .. ==> MASK : 0x00000E00U VAL : 0x00000200U
5097 // .. .. reg_phy_rd_local_odt = 0x0
5098 // .. .. ==> 0XF8006048[13:12] = 0x00000000U
5099 // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
5100 // .. .. reg_phy_wr_local_odt = 0x3
5101 // .. .. ==> 0XF8006048[15:14] = 0x00000003U
5102 // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
5103 // .. .. reg_phy_idle_local_odt = 0x3
5104 // .. .. ==> 0XF8006048[17:16] = 0x00000003U
5105 // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
5106 // .. .. reg_ddrc_rank2_rd_odt = 0x0
5107 // .. .. ==> 0XF8006048[20:18] = 0x00000000U
5108 // .. .. ==> MASK : 0x001C0000U VAL : 0x00000000U
5109 // .. .. reg_ddrc_rank2_wr_odt = 0x0
5110 // .. .. ==> 0XF8006048[23:21] = 0x00000000U
5111 // .. .. ==> MASK : 0x00E00000U VAL : 0x00000000U
5112 // .. .. reg_ddrc_rank3_rd_odt = 0x0
5113 // .. .. ==> 0XF8006048[26:24] = 0x00000000U
5114 // .. .. ==> MASK : 0x07000000U VAL : 0x00000000U
5115 // .. .. reg_ddrc_rank3_wr_odt = 0x0
5116 // .. .. ==> 0XF8006048[29:27] = 0x00000000U
5117 // .. .. ==> MASK : 0x38000000U VAL : 0x00000000U
5118 // .. ..
5119 EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
5120 // .. .. reg_phy_rd_cmd_to_data = 0x0
5121 // .. .. ==> 0XF8006050[3:0] = 0x00000000U
5122 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
5123 // .. .. reg_phy_wr_cmd_to_data = 0x0
5124 // .. .. ==> 0XF8006050[7:4] = 0x00000000U
5125 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
5126 // .. .. reg_phy_rdc_we_to_re_delay = 0x8
5127 // .. .. ==> 0XF8006050[11:8] = 0x00000008U
5128 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
5129 // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
5130 // .. .. ==> 0XF8006050[15:15] = 0x00000000U
5131 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
5132 // .. .. reg_phy_use_fixed_re = 0x1
5133 // .. .. ==> 0XF8006050[16:16] = 0x00000001U
5134 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
5135 // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
5136 // .. .. ==> 0XF8006050[17:17] = 0x00000000U
5137 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5138 // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
5139 // .. .. ==> 0XF8006050[18:18] = 0x00000000U
5140 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5141 // .. .. reg_phy_clk_stall_level = 0x0
5142 // .. .. ==> 0XF8006050[19:19] = 0x00000000U
5143 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5144 // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
5145 // .. .. ==> 0XF8006050[27:24] = 0x00000007U
5146 // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
5147 // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
5148 // .. .. ==> 0XF8006050[31:28] = 0x00000007U
5149 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
5150 // .. ..
5151 EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
5152 // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
5153 // .. .. ==> 0XF8006058[7:0] = 0x00000001U
5154 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000001U
5155 // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
5156 // .. .. ==> 0XF8006058[15:8] = 0x00000001U
5157 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000100U
5158 // .. .. reg_ddrc_dis_dll_calib = 0x0
5159 // .. .. ==> 0XF8006058[16:16] = 0x00000000U
5160 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5161 // .. ..
5162 EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
5163 // .. .. reg_ddrc_rd_odt_delay = 0x3
5164 // .. .. ==> 0XF800605C[3:0] = 0x00000003U
5165 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
5166 // .. .. reg_ddrc_wr_odt_delay = 0x0
5167 // .. .. ==> 0XF800605C[7:4] = 0x00000000U
5168 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
5169 // .. .. reg_ddrc_rd_odt_hold = 0x0
5170 // .. .. ==> 0XF800605C[11:8] = 0x00000000U
5171 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
5172 // .. .. reg_ddrc_wr_odt_hold = 0x5
5173 // .. .. ==> 0XF800605C[15:12] = 0x00000005U
5174 // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
5175 // .. ..
5176 EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
5177 // .. .. reg_ddrc_pageclose = 0x0
5178 // .. .. ==> 0XF8006060[0:0] = 0x00000000U
5179 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5180 // .. .. reg_ddrc_lpr_num_entries = 0x1f
5181 // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
5182 // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
5183 // .. .. reg_ddrc_auto_pre_en = 0x0
5184 // .. .. ==> 0XF8006060[7:7] = 0x00000000U
5185 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
5186 // .. .. reg_ddrc_refresh_update_level = 0x0
5187 // .. .. ==> 0XF8006060[8:8] = 0x00000000U
5188 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
5189 // .. .. reg_ddrc_dis_wc = 0x0
5190 // .. .. ==> 0XF8006060[9:9] = 0x00000000U
5191 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
5192 // .. .. reg_ddrc_dis_collision_page_opt = 0x0
5193 // .. .. ==> 0XF8006060[10:10] = 0x00000000U
5194 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5195 // .. .. reg_ddrc_selfref_en = 0x0
5196 // .. .. ==> 0XF8006060[12:12] = 0x00000000U
5197 // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
5198 // .. ..
5199 EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
5200 // .. .. reg_ddrc_go2critical_hysteresis = 0x0
5201 // .. .. ==> 0XF8006064[12:5] = 0x00000000U
5202 // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
5203 // .. .. reg_arb_go2critical_en = 0x1
5204 // .. .. ==> 0XF8006064[17:17] = 0x00000001U
5205 // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
5206 // .. ..
5207 EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
5208 // .. .. reg_ddrc_wrlvl_ww = 0x41
5209 // .. .. ==> 0XF8006068[7:0] = 0x00000041U
5210 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
5211 // .. .. reg_ddrc_rdlvl_rr = 0x41
5212 // .. .. ==> 0XF8006068[15:8] = 0x00000041U
5213 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
5214 // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
5215 // .. .. ==> 0XF8006068[25:16] = 0x00000028U
5216 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
5217 // .. ..
5218 EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
5219 // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
5220 // .. .. ==> 0XF800606C[7:0] = 0x00000010U
5221 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
5222 // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
5223 // .. .. ==> 0XF800606C[15:8] = 0x00000016U
5224 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
5225 // .. ..
5226 EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
5227 // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
5228 // .. .. ==> 0XF8006078[3:0] = 0x00000001U
5229 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000001U
5230 // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
5231 // .. .. ==> 0XF8006078[7:4] = 0x00000001U
5232 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000010U
5233 // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
5234 // .. .. ==> 0XF8006078[11:8] = 0x00000001U
5235 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000100U
5236 // .. .. reg_ddrc_t_cksre = 0x6
5237 // .. .. ==> 0XF8006078[15:12] = 0x00000006U
5238 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
5239 // .. .. reg_ddrc_t_cksrx = 0x6
5240 // .. .. ==> 0XF8006078[19:16] = 0x00000006U
5241 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
5242 // .. .. reg_ddrc_t_ckesr = 0x4
5243 // .. .. ==> 0XF8006078[25:20] = 0x00000004U
5244 // .. .. ==> MASK : 0x03F00000U VAL : 0x00400000U
5245 // .. ..
5246 EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
5247 // .. .. reg_ddrc_t_ckpde = 0x2
5248 // .. .. ==> 0XF800607C[3:0] = 0x00000002U
5249 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000002U
5250 // .. .. reg_ddrc_t_ckpdx = 0x2
5251 // .. .. ==> 0XF800607C[7:4] = 0x00000002U
5252 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
5253 // .. .. reg_ddrc_t_ckdpde = 0x2
5254 // .. .. ==> 0XF800607C[11:8] = 0x00000002U
5255 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
5256 // .. .. reg_ddrc_t_ckdpdx = 0x2
5257 // .. .. ==> 0XF800607C[15:12] = 0x00000002U
5258 // .. .. ==> MASK : 0x0000F000U VAL : 0x00002000U
5259 // .. .. reg_ddrc_t_ckcsx = 0x3
5260 // .. .. ==> 0XF800607C[19:16] = 0x00000003U
5261 // .. .. ==> MASK : 0x000F0000U VAL : 0x00030000U
5262 // .. ..
5263 EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
5264 // .. .. refresh_timer0_start_value_x32 = 0x0
5265 // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
5266 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000000U
5267 // .. .. refresh_timer1_start_value_x32 = 0x8
5268 // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
5269 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00008000U
5270 // .. ..
5271 EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
5272 // .. .. reg_ddrc_dis_auto_zq = 0x0
5273 // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
5274 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5275 // .. .. reg_ddrc_ddr3 = 0x1
5276 // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
5277 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
5278 // .. .. reg_ddrc_t_mod = 0x200
5279 // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
5280 // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
5281 // .. .. reg_ddrc_t_zq_long_nop = 0x200
5282 // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
5283 // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
5284 // .. .. reg_ddrc_t_zq_short_nop = 0x40
5285 // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
5286 // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
5287 // .. ..
5288 EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
5289 // .. .. t_zq_short_interval_x1024 = 0xcb73
5290 // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
5291 // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
5292 // .. .. dram_rstn_x1024 = 0x69
5293 // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
5294 // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
5295 // .. ..
5296 EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
5297 // .. .. deeppowerdown_en = 0x0
5298 // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
5299 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5300 // .. .. deeppowerdown_to_x1024 = 0xff
5301 // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
5302 // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
5303 // .. ..
5304 EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
5305 // .. .. dfi_wrlvl_max_x1024 = 0xfff
5306 // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
5307 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
5308 // .. .. dfi_rdlvl_max_x1024 = 0xfff
5309 // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
5310 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
5311 // .. .. ddrc_reg_twrlvl_max_error = 0x0
5312 // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
5313 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
5314 // .. .. ddrc_reg_trdlvl_max_error = 0x0
5315 // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
5316 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
5317 // .. .. reg_ddrc_dfi_wr_level_en = 0x1
5318 // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
5319 // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
5320 // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
5321 // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
5322 // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
5323 // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
5324 // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
5325 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
5326 // .. ..
5327 EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
5328 // .. .. reg_ddrc_2t_delay = 0x0
5329 // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
5330 // .. .. ==> MASK : 0x000001FFU VAL : 0x00000000U
5331 // .. .. reg_ddrc_skip_ocd = 0x1
5332 // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
5333 // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
5334 // .. .. reg_ddrc_dis_pre_bypass = 0x0
5335 // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
5336 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5337 // .. ..
5338 EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
5339 // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
5340 // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
5341 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
5342 // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
5343 // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
5344 // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
5345 // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
5346 // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
5347 // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
5348 // .. ..
5349 EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
5350 // .. .. START: RESET ECC ERROR
5351 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
5352 // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
5353 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5354 // .. .. Clear_Correctable_DRAM_ECC_error = 1
5355 // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
5356 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
5357 // .. ..
5358 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
5359 // .. .. FINISH: RESET ECC ERROR
5360 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
5361 // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
5362 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5363 // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
5364 // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
5365 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5366 // .. ..
5367 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
5368 // .. .. CORR_ECC_LOG_VALID = 0x0
5369 // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
5370 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5371 // .. .. ECC_CORRECTED_BIT_NUM = 0x0
5372 // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
5373 // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
5374 // .. ..
5375 EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
5376 // .. .. UNCORR_ECC_LOG_VALID = 0x0
5377 // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
5378 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5379 // .. ..
5380 EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
5381 // .. .. STAT_NUM_CORR_ERR = 0x0
5382 // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
5383 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
5384 // .. .. STAT_NUM_UNCORR_ERR = 0x0
5385 // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
5386 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
5387 // .. ..
5388 EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
5389 // .. .. reg_ddrc_ecc_mode = 0x0
5390 // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
5391 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
5392 // .. .. reg_ddrc_dis_scrub = 0x1
5393 // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
5394 // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
5395 // .. ..
5396 EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
5397 // .. .. reg_phy_dif_on = 0x0
5398 // .. .. ==> 0XF8006114[3:0] = 0x00000000U
5399 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
5400 // .. .. reg_phy_dif_off = 0x0
5401 // .. .. ==> 0XF8006114[7:4] = 0x00000000U
5402 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
5403 // .. ..
5404 EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
5405 // .. .. reg_phy_data_slice_in_use = 0x1
5406 // .. .. ==> 0XF8006118[0:0] = 0x00000001U
5407 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5408 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5409 // .. .. ==> 0XF8006118[1:1] = 0x00000000U
5410 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5411 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5412 // .. .. ==> 0XF8006118[2:2] = 0x00000000U
5413 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5414 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5415 // .. .. ==> 0XF8006118[3:3] = 0x00000000U
5416 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5417 // .. .. reg_phy_board_lpbk_tx = 0x0
5418 // .. .. ==> 0XF8006118[4:4] = 0x00000000U
5419 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5420 // .. .. reg_phy_board_lpbk_rx = 0x0
5421 // .. .. ==> 0XF8006118[5:5] = 0x00000000U
5422 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5423 // .. .. reg_phy_bist_shift_dq = 0x0
5424 // .. .. ==> 0XF8006118[14:6] = 0x00000000U
5425 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5426 // .. .. reg_phy_bist_err_clr = 0x0
5427 // .. .. ==> 0XF8006118[23:15] = 0x00000000U
5428 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5429 // .. .. reg_phy_dq_offset = 0x40
5430 // .. .. ==> 0XF8006118[30:24] = 0x00000040U
5431 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5432 // .. ..
5433 EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
5434 // .. .. reg_phy_data_slice_in_use = 0x1
5435 // .. .. ==> 0XF800611C[0:0] = 0x00000001U
5436 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5437 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5438 // .. .. ==> 0XF800611C[1:1] = 0x00000000U
5439 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5440 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5441 // .. .. ==> 0XF800611C[2:2] = 0x00000000U
5442 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5443 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5444 // .. .. ==> 0XF800611C[3:3] = 0x00000000U
5445 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5446 // .. .. reg_phy_board_lpbk_tx = 0x0
5447 // .. .. ==> 0XF800611C[4:4] = 0x00000000U
5448 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5449 // .. .. reg_phy_board_lpbk_rx = 0x0
5450 // .. .. ==> 0XF800611C[5:5] = 0x00000000U
5451 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5452 // .. .. reg_phy_bist_shift_dq = 0x0
5453 // .. .. ==> 0XF800611C[14:6] = 0x00000000U
5454 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5455 // .. .. reg_phy_bist_err_clr = 0x0
5456 // .. .. ==> 0XF800611C[23:15] = 0x00000000U
5457 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5458 // .. .. reg_phy_dq_offset = 0x40
5459 // .. .. ==> 0XF800611C[30:24] = 0x00000040U
5460 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5461 // .. ..
5462 EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
5463 // .. .. reg_phy_data_slice_in_use = 0x1
5464 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
5465 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5466 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5467 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
5468 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5469 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5470 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
5471 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5472 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5473 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
5474 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5475 // .. .. reg_phy_board_lpbk_tx = 0x0
5476 // .. .. ==> 0XF8006120[4:4] = 0x00000000U
5477 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5478 // .. .. reg_phy_board_lpbk_rx = 0x0
5479 // .. .. ==> 0XF8006120[5:5] = 0x00000000U
5480 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5481 // .. .. reg_phy_bist_shift_dq = 0x0
5482 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
5483 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5484 // .. .. reg_phy_bist_err_clr = 0x0
5485 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
5486 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5487 // .. .. reg_phy_dq_offset = 0x40
5488 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
5489 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5490 // .. .. reg_phy_data_slice_in_use = 0x1
5491 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
5492 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5493 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5494 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
5495 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5496 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5497 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
5498 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5499 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5500 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
5501 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5502 // .. .. reg_phy_board_lpbk_tx = 0x0
5503 // .. .. ==> 0XF8006120[4:4] = 0x00000000U
5504 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5505 // .. .. reg_phy_board_lpbk_rx = 0x0
5506 // .. .. ==> 0XF8006120[5:5] = 0x00000000U
5507 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5508 // .. .. reg_phy_bist_shift_dq = 0x0
5509 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
5510 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5511 // .. .. reg_phy_bist_err_clr = 0x0
5512 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
5513 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5514 // .. .. reg_phy_dq_offset = 0x40
5515 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
5516 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5517 // .. ..
5518 EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
5519 // .. .. reg_phy_data_slice_in_use = 0x1
5520 // .. .. ==> 0XF8006124[0:0] = 0x00000001U
5521 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5522 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5523 // .. .. ==> 0XF8006124[1:1] = 0x00000000U
5524 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5525 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5526 // .. .. ==> 0XF8006124[2:2] = 0x00000000U
5527 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5528 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5529 // .. .. ==> 0XF8006124[3:3] = 0x00000000U
5530 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5531 // .. .. reg_phy_board_lpbk_tx = 0x0
5532 // .. .. ==> 0XF8006124[4:4] = 0x00000000U
5533 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5534 // .. .. reg_phy_board_lpbk_rx = 0x0
5535 // .. .. ==> 0XF8006124[5:5] = 0x00000000U
5536 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5537 // .. .. reg_phy_bist_shift_dq = 0x0
5538 // .. .. ==> 0XF8006124[14:6] = 0x00000000U
5539 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5540 // .. .. reg_phy_bist_err_clr = 0x0
5541 // .. .. ==> 0XF8006124[23:15] = 0x00000000U
5542 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5543 // .. .. reg_phy_dq_offset = 0x40
5544 // .. .. ==> 0XF8006124[30:24] = 0x00000040U
5545 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5546 // .. ..
5547 EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
5548 // .. .. reg_phy_wrlvl_init_ratio = 0x1d
5549 // .. .. ==> 0XF800612C[9:0] = 0x0000001DU
5550 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000001DU
5551 // .. .. reg_phy_gatelvl_init_ratio = 0xf2
5552 // .. .. ==> 0XF800612C[19:10] = 0x000000F2U
5553 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003C800U
5554 // .. ..
5555 EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0003C81DU),
5556 // .. .. reg_phy_wrlvl_init_ratio = 0x12
5557 // .. .. ==> 0XF8006130[9:0] = 0x00000012U
5558 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000012U
5559 // .. .. reg_phy_gatelvl_init_ratio = 0xd8
5560 // .. .. ==> 0XF8006130[19:10] = 0x000000D8U
5561 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00036000U
5562 // .. ..
5563 EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00036012U),
5564 // .. .. reg_phy_wrlvl_init_ratio = 0xc
5565 // .. .. ==> 0XF8006134[9:0] = 0x0000000CU
5566 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000000CU
5567 // .. .. reg_phy_gatelvl_init_ratio = 0xde
5568 // .. .. ==> 0XF8006134[19:10] = 0x000000DEU
5569 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00037800U
5570 // .. ..
5571 EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0003780CU),
5572 // .. .. reg_phy_wrlvl_init_ratio = 0x21
5573 // .. .. ==> 0XF8006138[9:0] = 0x00000021U
5574 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000021U
5575 // .. .. reg_phy_gatelvl_init_ratio = 0xee
5576 // .. .. ==> 0XF8006138[19:10] = 0x000000EEU
5577 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003B800U
5578 // .. ..
5579 EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0003B821U),
5580 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5581 // .. .. ==> 0XF8006140[9:0] = 0x00000035U
5582 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5583 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5584 // .. .. ==> 0XF8006140[10:10] = 0x00000000U
5585 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5586 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5587 // .. .. ==> 0XF8006140[19:11] = 0x00000000U
5588 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5589 // .. ..
5590 EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
5591 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5592 // .. .. ==> 0XF8006144[9:0] = 0x00000035U
5593 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5594 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5595 // .. .. ==> 0XF8006144[10:10] = 0x00000000U
5596 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5597 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5598 // .. .. ==> 0XF8006144[19:11] = 0x00000000U
5599 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5600 // .. ..
5601 EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
5602 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5603 // .. .. ==> 0XF8006148[9:0] = 0x00000035U
5604 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5605 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5606 // .. .. ==> 0XF8006148[10:10] = 0x00000000U
5607 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5608 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5609 // .. .. ==> 0XF8006148[19:11] = 0x00000000U
5610 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5611 // .. ..
5612 EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
5613 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5614 // .. .. ==> 0XF800614C[9:0] = 0x00000035U
5615 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5616 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5617 // .. .. ==> 0XF800614C[10:10] = 0x00000000U
5618 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5619 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5620 // .. .. ==> 0XF800614C[19:11] = 0x00000000U
5621 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5622 // .. ..
5623 EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
5624 // .. .. reg_phy_wr_dqs_slave_ratio = 0x9d
5625 // .. .. ==> 0XF8006154[9:0] = 0x0000009DU
5626 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000009DU
5627 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5628 // .. .. ==> 0XF8006154[10:10] = 0x00000000U
5629 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5630 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5631 // .. .. ==> 0XF8006154[19:11] = 0x00000000U
5632 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5633 // .. ..
5634 EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x0000009DU),
5635 // .. .. reg_phy_wr_dqs_slave_ratio = 0x92
5636 // .. .. ==> 0XF8006158[9:0] = 0x00000092U
5637 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000092U
5638 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5639 // .. .. ==> 0XF8006158[10:10] = 0x00000000U
5640 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5641 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5642 // .. .. ==> 0XF8006158[19:11] = 0x00000000U
5643 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5644 // .. ..
5645 EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000092U),
5646 // .. .. reg_phy_wr_dqs_slave_ratio = 0x8c
5647 // .. .. ==> 0XF800615C[9:0] = 0x0000008CU
5648 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000008CU
5649 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5650 // .. .. ==> 0XF800615C[10:10] = 0x00000000U
5651 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5652 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5653 // .. .. ==> 0XF800615C[19:11] = 0x00000000U
5654 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5655 // .. ..
5656 EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000008CU),
5657 // .. .. reg_phy_wr_dqs_slave_ratio = 0xa1
5658 // .. .. ==> 0XF8006160[9:0] = 0x000000A1U
5659 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000A1U
5660 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5661 // .. .. ==> 0XF8006160[10:10] = 0x00000000U
5662 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5663 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5664 // .. .. ==> 0XF8006160[19:11] = 0x00000000U
5665 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5666 // .. ..
5667 EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x000000A1U),
5668 // .. .. reg_phy_fifo_we_slave_ratio = 0x147
5669 // .. .. ==> 0XF8006168[10:0] = 0x00000147U
5670 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000147U
5671 // .. .. reg_phy_fifo_we_in_force = 0x0
5672 // .. .. ==> 0XF8006168[11:11] = 0x00000000U
5673 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5674 // .. .. reg_phy_fifo_we_in_delay = 0x0
5675 // .. .. ==> 0XF8006168[20:12] = 0x00000000U
5676 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5677 // .. ..
5678 EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000147U),
5679 // .. .. reg_phy_fifo_we_slave_ratio = 0x12d
5680 // .. .. ==> 0XF800616C[10:0] = 0x0000012DU
5681 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000012DU
5682 // .. .. reg_phy_fifo_we_in_force = 0x0
5683 // .. .. ==> 0XF800616C[11:11] = 0x00000000U
5684 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5685 // .. .. reg_phy_fifo_we_in_delay = 0x0
5686 // .. .. ==> 0XF800616C[20:12] = 0x00000000U
5687 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5688 // .. ..
5689 EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x0000012DU),
5690 // .. .. reg_phy_fifo_we_slave_ratio = 0x133
5691 // .. .. ==> 0XF8006170[10:0] = 0x00000133U
5692 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000133U
5693 // .. .. reg_phy_fifo_we_in_force = 0x0
5694 // .. .. ==> 0XF8006170[11:11] = 0x00000000U
5695 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5696 // .. .. reg_phy_fifo_we_in_delay = 0x0
5697 // .. .. ==> 0XF8006170[20:12] = 0x00000000U
5698 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5699 // .. ..
5700 EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000133U),
5701 // .. .. reg_phy_fifo_we_slave_ratio = 0x143
5702 // .. .. ==> 0XF8006174[10:0] = 0x00000143U
5703 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000143U
5704 // .. .. reg_phy_fifo_we_in_force = 0x0
5705 // .. .. ==> 0XF8006174[11:11] = 0x00000000U
5706 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5707 // .. .. reg_phy_fifo_we_in_delay = 0x0
5708 // .. .. ==> 0XF8006174[20:12] = 0x00000000U
5709 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5710 // .. ..
5711 EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000143U),
5712 // .. .. reg_phy_wr_data_slave_ratio = 0xdd
5713 // .. .. ==> 0XF800617C[9:0] = 0x000000DDU
5714 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000DDU
5715 // .. .. reg_phy_wr_data_slave_force = 0x0
5716 // .. .. ==> 0XF800617C[10:10] = 0x00000000U
5717 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5718 // .. .. reg_phy_wr_data_slave_delay = 0x0
5719 // .. .. ==> 0XF800617C[19:11] = 0x00000000U
5720 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5721 // .. ..
5722 EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000DDU),
5723 // .. .. reg_phy_wr_data_slave_ratio = 0xd2
5724 // .. .. ==> 0XF8006180[9:0] = 0x000000D2U
5725 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000D2U
5726 // .. .. reg_phy_wr_data_slave_force = 0x0
5727 // .. .. ==> 0XF8006180[10:10] = 0x00000000U
5728 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5729 // .. .. reg_phy_wr_data_slave_delay = 0x0
5730 // .. .. ==> 0XF8006180[19:11] = 0x00000000U
5731 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5732 // .. ..
5733 EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000D2U),
5734 // .. .. reg_phy_wr_data_slave_ratio = 0xcc
5735 // .. .. ==> 0XF8006184[9:0] = 0x000000CCU
5736 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000CCU
5737 // .. .. reg_phy_wr_data_slave_force = 0x0
5738 // .. .. ==> 0XF8006184[10:10] = 0x00000000U
5739 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5740 // .. .. reg_phy_wr_data_slave_delay = 0x0
5741 // .. .. ==> 0XF8006184[19:11] = 0x00000000U
5742 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5743 // .. ..
5744 EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000CCU),
5745 // .. .. reg_phy_wr_data_slave_ratio = 0xe1
5746 // .. .. ==> 0XF8006188[9:0] = 0x000000E1U
5747 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000E1U
5748 // .. .. reg_phy_wr_data_slave_force = 0x0
5749 // .. .. ==> 0XF8006188[10:10] = 0x00000000U
5750 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5751 // .. .. reg_phy_wr_data_slave_delay = 0x0
5752 // .. .. ==> 0XF8006188[19:11] = 0x00000000U
5753 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5754 // .. ..
5755 EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000E1U),
5756 // .. .. reg_phy_loopback = 0x0
5757 // .. .. ==> 0XF8006190[0:0] = 0x00000000U
5758 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5759 // .. .. reg_phy_bl2 = 0x0
5760 // .. .. ==> 0XF8006190[1:1] = 0x00000000U
5761 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5762 // .. .. reg_phy_at_spd_atpg = 0x0
5763 // .. .. ==> 0XF8006190[2:2] = 0x00000000U
5764 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5765 // .. .. reg_phy_bist_enable = 0x0
5766 // .. .. ==> 0XF8006190[3:3] = 0x00000000U
5767 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5768 // .. .. reg_phy_bist_force_err = 0x0
5769 // .. .. ==> 0XF8006190[4:4] = 0x00000000U
5770 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5771 // .. .. reg_phy_bist_mode = 0x0
5772 // .. .. ==> 0XF8006190[6:5] = 0x00000000U
5773 // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
5774 // .. .. reg_phy_invert_clkout = 0x1
5775 // .. .. ==> 0XF8006190[7:7] = 0x00000001U
5776 // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
5777 // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
5778 // .. .. ==> 0XF8006190[8:8] = 0x00000000U
5779 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
5780 // .. .. reg_phy_sel_logic = 0x0
5781 // .. .. ==> 0XF8006190[9:9] = 0x00000000U
5782 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
5783 // .. .. reg_phy_ctrl_slave_ratio = 0x100
5784 // .. .. ==> 0XF8006190[19:10] = 0x00000100U
5785 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
5786 // .. .. reg_phy_ctrl_slave_force = 0x0
5787 // .. .. ==> 0XF8006190[20:20] = 0x00000000U
5788 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
5789 // .. .. reg_phy_ctrl_slave_delay = 0x0
5790 // .. .. ==> 0XF8006190[27:21] = 0x00000000U
5791 // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
5792 // .. .. reg_phy_use_rank0_delays = 0x1
5793 // .. .. ==> 0XF8006190[28:28] = 0x00000001U
5794 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
5795 // .. .. reg_phy_lpddr = 0x0
5796 // .. .. ==> 0XF8006190[29:29] = 0x00000000U
5797 // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
5798 // .. .. reg_phy_cmd_latency = 0x0
5799 // .. .. ==> 0XF8006190[30:30] = 0x00000000U
5800 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
5801 // .. .. reg_phy_int_lpbk = 0x0
5802 // .. .. ==> 0XF8006190[31:31] = 0x00000000U
5803 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
5804 // .. ..
5805 EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
5806 // .. .. reg_phy_wr_rl_delay = 0x2
5807 // .. .. ==> 0XF8006194[4:0] = 0x00000002U
5808 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
5809 // .. .. reg_phy_rd_rl_delay = 0x4
5810 // .. .. ==> 0XF8006194[9:5] = 0x00000004U
5811 // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
5812 // .. .. reg_phy_dll_lock_diff = 0xf
5813 // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
5814 // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
5815 // .. .. reg_phy_use_wr_level = 0x1
5816 // .. .. ==> 0XF8006194[14:14] = 0x00000001U
5817 // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
5818 // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
5819 // .. .. ==> 0XF8006194[15:15] = 0x00000001U
5820 // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
5821 // .. .. reg_phy_use_rd_data_eye_level = 0x1
5822 // .. .. ==> 0XF8006194[16:16] = 0x00000001U
5823 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
5824 // .. .. reg_phy_dis_calib_rst = 0x0
5825 // .. .. ==> 0XF8006194[17:17] = 0x00000000U
5826 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5827 // .. .. reg_phy_ctrl_slave_delay = 0x0
5828 // .. .. ==> 0XF8006194[19:18] = 0x00000000U
5829 // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
5830 // .. ..
5831 EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
5832 // .. .. reg_arb_page_addr_mask = 0x0
5833 // .. .. ==> 0XF8006204[31:0] = 0x00000000U
5834 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
5835 // .. ..
5836 EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
5837 // .. .. reg_arb_pri_wr_portn = 0x3ff
5838 // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
5839 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5840 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5841 // .. .. ==> 0XF8006208[16:16] = 0x00000000U
5842 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5843 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5844 // .. .. ==> 0XF8006208[17:17] = 0x00000000U
5845 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5846 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5847 // .. .. ==> 0XF8006208[18:18] = 0x00000000U
5848 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5849 // .. .. reg_arb_dis_rmw_portn = 0x1
5850 // .. .. ==> 0XF8006208[19:19] = 0x00000001U
5851 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5852 // .. ..
5853 EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
5854 // .. .. reg_arb_pri_wr_portn = 0x3ff
5855 // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
5856 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5857 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5858 // .. .. ==> 0XF800620C[16:16] = 0x00000000U
5859 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5860 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5861 // .. .. ==> 0XF800620C[17:17] = 0x00000000U
5862 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5863 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5864 // .. .. ==> 0XF800620C[18:18] = 0x00000000U
5865 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5866 // .. .. reg_arb_dis_rmw_portn = 0x1
5867 // .. .. ==> 0XF800620C[19:19] = 0x00000001U
5868 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5869 // .. ..
5870 EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
5871 // .. .. reg_arb_pri_wr_portn = 0x3ff
5872 // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
5873 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5874 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5875 // .. .. ==> 0XF8006210[16:16] = 0x00000000U
5876 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5877 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5878 // .. .. ==> 0XF8006210[17:17] = 0x00000000U
5879 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5880 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5881 // .. .. ==> 0XF8006210[18:18] = 0x00000000U
5882 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5883 // .. .. reg_arb_dis_rmw_portn = 0x1
5884 // .. .. ==> 0XF8006210[19:19] = 0x00000001U
5885 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5886 // .. ..
5887 EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
5888 // .. .. reg_arb_pri_wr_portn = 0x3ff
5889 // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
5890 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5891 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5892 // .. .. ==> 0XF8006214[16:16] = 0x00000000U
5893 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5894 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5895 // .. .. ==> 0XF8006214[17:17] = 0x00000000U
5896 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5897 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5898 // .. .. ==> 0XF8006214[18:18] = 0x00000000U
5899 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5900 // .. .. reg_arb_dis_rmw_portn = 0x1
5901 // .. .. ==> 0XF8006214[19:19] = 0x00000001U
5902 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5903 // .. ..
5904 EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
5905 // .. .. reg_arb_pri_rd_portn = 0x3ff
5906 // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
5907 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5908 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5909 // .. .. ==> 0XF8006218[16:16] = 0x00000000U
5910 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5911 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5912 // .. .. ==> 0XF8006218[17:17] = 0x00000000U
5913 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5914 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5915 // .. .. ==> 0XF8006218[18:18] = 0x00000000U
5916 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5917 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5918 // .. .. ==> 0XF8006218[19:19] = 0x00000000U
5919 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5920 // .. ..
5921 EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
5922 // .. .. reg_arb_pri_rd_portn = 0x3ff
5923 // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
5924 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5925 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5926 // .. .. ==> 0XF800621C[16:16] = 0x00000000U
5927 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5928 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5929 // .. .. ==> 0XF800621C[17:17] = 0x00000000U
5930 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5931 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5932 // .. .. ==> 0XF800621C[18:18] = 0x00000000U
5933 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5934 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5935 // .. .. ==> 0XF800621C[19:19] = 0x00000000U
5936 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5937 // .. ..
5938 EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
5939 // .. .. reg_arb_pri_rd_portn = 0x3ff
5940 // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
5941 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5942 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5943 // .. .. ==> 0XF8006220[16:16] = 0x00000000U
5944 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5945 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5946 // .. .. ==> 0XF8006220[17:17] = 0x00000000U
5947 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5948 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5949 // .. .. ==> 0XF8006220[18:18] = 0x00000000U
5950 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5951 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5952 // .. .. ==> 0XF8006220[19:19] = 0x00000000U
5953 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5954 // .. ..
5955 EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
5956 // .. .. reg_arb_pri_rd_portn = 0x3ff
5957 // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
5958 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5959 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5960 // .. .. ==> 0XF8006224[16:16] = 0x00000000U
5961 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5962 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5963 // .. .. ==> 0XF8006224[17:17] = 0x00000000U
5964 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5965 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5966 // .. .. ==> 0XF8006224[18:18] = 0x00000000U
5967 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5968 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5969 // .. .. ==> 0XF8006224[19:19] = 0x00000000U
5970 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5971 // .. ..
5972 EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
5973 // .. .. reg_ddrc_lpddr2 = 0x0
5974 // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
5975 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5976 // .. .. reg_ddrc_per_bank_refresh = 0x0
5977 // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
5978 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5979 // .. .. reg_ddrc_derate_enable = 0x0
5980 // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
5981 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5982 // .. .. reg_ddrc_mr4_margin = 0x0
5983 // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
5984 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
5985 // .. ..
5986 EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
5987 // .. .. reg_ddrc_mr4_read_interval = 0x0
5988 // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
5989 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
5990 // .. ..
5991 EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
5992 // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
5993 // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
5994 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
5995 // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
5996 // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
5997 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
5998 // .. .. reg_ddrc_t_mrw = 0x5
5999 // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
6000 // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
6001 // .. ..
6002 EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
6003 // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
6004 // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
6005 // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
6006 // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
6007 // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
6008 // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
6009 // .. ..
6010 EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
6011 // .. .. START: POLL ON DCI STATUS
6012 // .. .. DONE = 1
6013 // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
6014 // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
6015 // .. ..
6016 EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
6017 // .. .. FINISH: POLL ON DCI STATUS
6018 // .. .. START: UNLOCK DDR
6019 // .. .. reg_ddrc_soft_rstb = 0x1
6020 // .. .. ==> 0XF8006000[0:0] = 0x00000001U
6021 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
6022 // .. .. reg_ddrc_powerdown_en = 0x0
6023 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
6024 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
6025 // .. .. reg_ddrc_data_bus_width = 0x0
6026 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
6027 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
6028 // .. .. reg_ddrc_burst8_refresh = 0x0
6029 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
6030 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
6031 // .. .. reg_ddrc_rdwr_idle_gap = 1
6032 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
6033 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
6034 // .. .. reg_ddrc_dis_rd_bypass = 0x0
6035 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
6036 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
6037 // .. .. reg_ddrc_dis_act_bypass = 0x0
6038 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
6039 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
6040 // .. .. reg_ddrc_dis_auto_refresh = 0x0
6041 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
6042 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
6043 // .. ..
6044 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
6045 // .. .. FINISH: UNLOCK DDR
6046 // .. .. START: CHECK DDR STATUS
6047 // .. .. ddrc_reg_operating_mode = 1
6048 // .. .. ==> 0XF8006054[2:0] = 0x00000001U
6049 // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
6050 // .. ..
6051 EMIT_MASKPOLL(0XF8006054, 0x00000007U),
6052 // .. .. FINISH: CHECK DDR STATUS
6053 // .. FINISH: DDR INITIALIZATION
6054 // FINISH: top
6055 //
6056 EMIT_EXIT(),
6057
6058 //
6059};
6060
6061unsigned long ps7_mio_init_data_2_0[] = {
6062 // START: top
6063 // .. START: SLCR SETTINGS
6064 // .. UNLOCK_KEY = 0XDF0D
6065 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
6066 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
6067 // ..
6068 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
6069 // .. FINISH: SLCR SETTINGS
6070 // .. START: OCM REMAPPING
6071 // .. VREF_EN = 0x1
6072 // .. ==> 0XF8000B00[0:0] = 0x00000001U
6073 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6074 // .. VREF_PULLUP_EN = 0x0
6075 // .. ==> 0XF8000B00[1:1] = 0x00000000U
6076 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6077 // .. CLK_PULLUP_EN = 0x0
6078 // .. ==> 0XF8000B00[8:8] = 0x00000000U
6079 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6080 // .. SRSTN_PULLUP_EN = 0x0
6081 // .. ==> 0XF8000B00[9:9] = 0x00000000U
6082 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
6083 // ..
6084 EMIT_MASKWRITE(0XF8000B00, 0x00000303U ,0x00000001U),
6085 // .. FINISH: OCM REMAPPING
6086 // .. START: DDRIOB SETTINGS
6087 // .. INP_POWER = 0x0
6088 // .. ==> 0XF8000B40[0:0] = 0x00000000U
6089 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6090 // .. INP_TYPE = 0x0
6091 // .. ==> 0XF8000B40[2:1] = 0x00000000U
6092 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
6093 // .. DCI_UPDATE = 0x0
6094 // .. ==> 0XF8000B40[3:3] = 0x00000000U
6095 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6096 // .. TERM_EN = 0x0
6097 // .. ==> 0XF8000B40[4:4] = 0x00000000U
6098 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
6099 // .. DCR_TYPE = 0x0
6100 // .. ==> 0XF8000B40[6:5] = 0x00000000U
6101 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
6102 // .. IBUF_DISABLE_MODE = 0x0
6103 // .. ==> 0XF8000B40[7:7] = 0x00000000U
6104 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6105 // .. TERM_DISABLE_MODE = 0x0
6106 // .. ==> 0XF8000B40[8:8] = 0x00000000U
6107 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6108 // .. OUTPUT_EN = 0x3
6109 // .. ==> 0XF8000B40[10:9] = 0x00000003U
6110 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6111 // .. PULLUP_EN = 0x0
6112 // .. ==> 0XF8000B40[11:11] = 0x00000000U
6113 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6114 // ..
6115 EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
6116 // .. INP_POWER = 0x0
6117 // .. ==> 0XF8000B44[0:0] = 0x00000000U
6118 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6119 // .. INP_TYPE = 0x0
6120 // .. ==> 0XF8000B44[2:1] = 0x00000000U
6121 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
6122 // .. DCI_UPDATE = 0x0
6123 // .. ==> 0XF8000B44[3:3] = 0x00000000U
6124 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6125 // .. TERM_EN = 0x0
6126 // .. ==> 0XF8000B44[4:4] = 0x00000000U
6127 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
6128 // .. DCR_TYPE = 0x0
6129 // .. ==> 0XF8000B44[6:5] = 0x00000000U
6130 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
6131 // .. IBUF_DISABLE_MODE = 0x0
6132 // .. ==> 0XF8000B44[7:7] = 0x00000000U
6133 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6134 // .. TERM_DISABLE_MODE = 0x0
6135 // .. ==> 0XF8000B44[8:8] = 0x00000000U
6136 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6137 // .. OUTPUT_EN = 0x3
6138 // .. ==> 0XF8000B44[10:9] = 0x00000003U
6139 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6140 // .. PULLUP_EN = 0x0
6141 // .. ==> 0XF8000B44[11:11] = 0x00000000U
6142 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6143 // ..
6144 EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
6145 // .. INP_POWER = 0x0
6146 // .. ==> 0XF8000B48[0:0] = 0x00000000U
6147 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6148 // .. INP_TYPE = 0x1
6149 // .. ==> 0XF8000B48[2:1] = 0x00000001U
6150 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
6151 // .. DCI_UPDATE = 0x0
6152 // .. ==> 0XF8000B48[3:3] = 0x00000000U
6153 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6154 // .. TERM_EN = 0x1
6155 // .. ==> 0XF8000B48[4:4] = 0x00000001U
6156 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6157 // .. DCR_TYPE = 0x3
6158 // .. ==> 0XF8000B48[6:5] = 0x00000003U
6159 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6160 // .. IBUF_DISABLE_MODE = 0
6161 // .. ==> 0XF8000B48[7:7] = 0x00000000U
6162 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6163 // .. TERM_DISABLE_MODE = 0
6164 // .. ==> 0XF8000B48[8:8] = 0x00000000U
6165 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6166 // .. OUTPUT_EN = 0x3
6167 // .. ==> 0XF8000B48[10:9] = 0x00000003U
6168 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6169 // .. PULLUP_EN = 0x0
6170 // .. ==> 0XF8000B48[11:11] = 0x00000000U
6171 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6172 // ..
6173 EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
6174 // .. INP_POWER = 0x0
6175 // .. ==> 0XF8000B4C[0:0] = 0x00000000U
6176 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6177 // .. INP_TYPE = 0x1
6178 // .. ==> 0XF8000B4C[2:1] = 0x00000001U
6179 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
6180 // .. DCI_UPDATE = 0x0
6181 // .. ==> 0XF8000B4C[3:3] = 0x00000000U
6182 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6183 // .. TERM_EN = 0x1
6184 // .. ==> 0XF8000B4C[4:4] = 0x00000001U
6185 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6186 // .. DCR_TYPE = 0x3
6187 // .. ==> 0XF8000B4C[6:5] = 0x00000003U
6188 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6189 // .. IBUF_DISABLE_MODE = 0
6190 // .. ==> 0XF8000B4C[7:7] = 0x00000000U
6191 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6192 // .. TERM_DISABLE_MODE = 0
6193 // .. ==> 0XF8000B4C[8:8] = 0x00000000U
6194 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6195 // .. OUTPUT_EN = 0x3
6196 // .. ==> 0XF8000B4C[10:9] = 0x00000003U
6197 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6198 // .. PULLUP_EN = 0x0
6199 // .. ==> 0XF8000B4C[11:11] = 0x00000000U
6200 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6201 // ..
6202 EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
6203 // .. INP_POWER = 0x0
6204 // .. ==> 0XF8000B50[0:0] = 0x00000000U
6205 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6206 // .. INP_TYPE = 0x2
6207 // .. ==> 0XF8000B50[2:1] = 0x00000002U
6208 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
6209 // .. DCI_UPDATE = 0x0
6210 // .. ==> 0XF8000B50[3:3] = 0x00000000U
6211 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6212 // .. TERM_EN = 0x1
6213 // .. ==> 0XF8000B50[4:4] = 0x00000001U
6214 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6215 // .. DCR_TYPE = 0x3
6216 // .. ==> 0XF8000B50[6:5] = 0x00000003U
6217 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6218 // .. IBUF_DISABLE_MODE = 0
6219 // .. ==> 0XF8000B50[7:7] = 0x00000000U
6220 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6221 // .. TERM_DISABLE_MODE = 0
6222 // .. ==> 0XF8000B50[8:8] = 0x00000000U
6223 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6224 // .. OUTPUT_EN = 0x3
6225 // .. ==> 0XF8000B50[10:9] = 0x00000003U
6226 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6227 // .. PULLUP_EN = 0x0
6228 // .. ==> 0XF8000B50[11:11] = 0x00000000U
6229 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6230 // ..
6231 EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
6232 // .. INP_POWER = 0x0
6233 // .. ==> 0XF8000B54[0:0] = 0x00000000U
6234 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6235 // .. INP_TYPE = 0x2
6236 // .. ==> 0XF8000B54[2:1] = 0x00000002U
6237 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
6238 // .. DCI_UPDATE = 0x0
6239 // .. ==> 0XF8000B54[3:3] = 0x00000000U
6240 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6241 // .. TERM_EN = 0x1
6242 // .. ==> 0XF8000B54[4:4] = 0x00000001U
6243 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6244 // .. DCR_TYPE = 0x3
6245 // .. ==> 0XF8000B54[6:5] = 0x00000003U
6246 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6247 // .. IBUF_DISABLE_MODE = 0
6248 // .. ==> 0XF8000B54[7:7] = 0x00000000U
6249 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6250 // .. TERM_DISABLE_MODE = 0
6251 // .. ==> 0XF8000B54[8:8] = 0x00000000U
6252 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6253 // .. OUTPUT_EN = 0x3
6254 // .. ==> 0XF8000B54[10:9] = 0x00000003U
6255 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6256 // .. PULLUP_EN = 0x0
6257 // .. ==> 0XF8000B54[11:11] = 0x00000000U
6258 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6259 // ..
6260 EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
6261 // .. INP_POWER = 0x0
6262 // .. ==> 0XF8000B58[0:0] = 0x00000000U
6263 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6264 // .. INP_TYPE = 0x0
6265 // .. ==> 0XF8000B58[2:1] = 0x00000000U
6266 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
6267 // .. DCI_UPDATE = 0x0
6268 // .. ==> 0XF8000B58[3:3] = 0x00000000U
6269 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6270 // .. TERM_EN = 0x0
6271 // .. ==> 0XF8000B58[4:4] = 0x00000000U
6272 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
6273 // .. DCR_TYPE = 0x0
6274 // .. ==> 0XF8000B58[6:5] = 0x00000000U
6275 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
6276 // .. IBUF_DISABLE_MODE = 0x0
6277 // .. ==> 0XF8000B58[7:7] = 0x00000000U
6278 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6279 // .. TERM_DISABLE_MODE = 0x0
6280 // .. ==> 0XF8000B58[8:8] = 0x00000000U
6281 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6282 // .. OUTPUT_EN = 0x3
6283 // .. ==> 0XF8000B58[10:9] = 0x00000003U
6284 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6285 // .. PULLUP_EN = 0x0
6286 // .. ==> 0XF8000B58[11:11] = 0x00000000U
6287 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6288 // ..
6289 EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
6290 // .. DRIVE_P = 0x1c
6291 // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
6292 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6293 // .. DRIVE_N = 0xc
6294 // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
6295 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6296 // .. SLEW_P = 0x3
6297 // .. ==> 0XF8000B5C[18:14] = 0x00000003U
6298 // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
6299 // .. SLEW_N = 0x3
6300 // .. ==> 0XF8000B5C[23:19] = 0x00000003U
6301 // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
6302 // .. GTL = 0x0
6303 // .. ==> 0XF8000B5C[26:24] = 0x00000000U
6304 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6305 // .. RTERM = 0x0
6306 // .. ==> 0XF8000B5C[31:27] = 0x00000000U
6307 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6308 // ..
6309 EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
6310 // .. DRIVE_P = 0x1c
6311 // .. ==> 0XF8000B60[6:0] = 0x0000001CU
6312 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6313 // .. DRIVE_N = 0xc
6314 // .. ==> 0XF8000B60[13:7] = 0x0000000CU
6315 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6316 // .. SLEW_P = 0x6
6317 // .. ==> 0XF8000B60[18:14] = 0x00000006U
6318 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
6319 // .. SLEW_N = 0x1f
6320 // .. ==> 0XF8000B60[23:19] = 0x0000001FU
6321 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
6322 // .. GTL = 0x0
6323 // .. ==> 0XF8000B60[26:24] = 0x00000000U
6324 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6325 // .. RTERM = 0x0
6326 // .. ==> 0XF8000B60[31:27] = 0x00000000U
6327 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6328 // ..
6329 EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
6330 // .. DRIVE_P = 0x1c
6331 // .. ==> 0XF8000B64[6:0] = 0x0000001CU
6332 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6333 // .. DRIVE_N = 0xc
6334 // .. ==> 0XF8000B64[13:7] = 0x0000000CU
6335 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6336 // .. SLEW_P = 0x6
6337 // .. ==> 0XF8000B64[18:14] = 0x00000006U
6338 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
6339 // .. SLEW_N = 0x1f
6340 // .. ==> 0XF8000B64[23:19] = 0x0000001FU
6341 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
6342 // .. GTL = 0x0
6343 // .. ==> 0XF8000B64[26:24] = 0x00000000U
6344 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6345 // .. RTERM = 0x0
6346 // .. ==> 0XF8000B64[31:27] = 0x00000000U
6347 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6348 // ..
6349 EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
6350 // .. DRIVE_P = 0x1c
6351 // .. ==> 0XF8000B68[6:0] = 0x0000001CU
6352 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6353 // .. DRIVE_N = 0xc
6354 // .. ==> 0XF8000B68[13:7] = 0x0000000CU
6355 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6356 // .. SLEW_P = 0x6
6357 // .. ==> 0XF8000B68[18:14] = 0x00000006U
6358 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
6359 // .. SLEW_N = 0x1f
6360 // .. ==> 0XF8000B68[23:19] = 0x0000001FU
6361 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
6362 // .. GTL = 0x0
6363 // .. ==> 0XF8000B68[26:24] = 0x00000000U
6364 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6365 // .. RTERM = 0x0
6366 // .. ==> 0XF8000B68[31:27] = 0x00000000U
6367 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6368 // ..
6369 EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
6370 // .. VREF_INT_EN = 0x1
6371 // .. ==> 0XF8000B6C[0:0] = 0x00000001U
6372 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6373 // .. VREF_SEL = 0x4
6374 // .. ==> 0XF8000B6C[4:1] = 0x00000004U
6375 // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
6376 // .. VREF_EXT_EN = 0x0
6377 // .. ==> 0XF8000B6C[6:5] = 0x00000000U
6378 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
6379 // .. VREF_PULLUP_EN = 0x0
6380 // .. ==> 0XF8000B6C[8:7] = 0x00000000U
6381 // .. ==> MASK : 0x00000180U VAL : 0x00000000U
6382 // .. REFIO_EN = 0x1
6383 // .. ==> 0XF8000B6C[9:9] = 0x00000001U
6384 // .. ==> MASK : 0x00000200U VAL : 0x00000200U
6385 // .. REFIO_TEST = 0x3
6386 // .. ==> 0XF8000B6C[11:10] = 0x00000003U
6387 // .. ==> MASK : 0x00000C00U VAL : 0x00000C00U
6388 // .. REFIO_PULLUP_EN = 0x0
6389 // .. ==> 0XF8000B6C[12:12] = 0x00000000U
6390 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6391 // .. DRST_B_PULLUP_EN = 0x0
6392 // .. ==> 0XF8000B6C[13:13] = 0x00000000U
6393 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6394 // .. CKE_PULLUP_EN = 0x0
6395 // .. ==> 0XF8000B6C[14:14] = 0x00000000U
6396 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
6397 // ..
6398 EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
6399 // .. .. START: ASSERT RESET
6400 // .. .. RESET = 1
6401 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
6402 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
6403 // .. .. VRN_OUT = 0x1
6404 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6405 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
6406 // .. ..
6407 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
6408 // .. .. FINISH: ASSERT RESET
6409 // .. .. START: DEASSERT RESET
6410 // .. .. RESET = 0
6411 // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
6412 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
6413 // .. .. VRN_OUT = 0x1
6414 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6415 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
6416 // .. ..
6417 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
6418 // .. .. FINISH: DEASSERT RESET
6419 // .. .. RESET = 0x1
6420 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
6421 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
6422 // .. .. ENABLE = 0x1
6423 // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
6424 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
6425 // .. .. VRP_TRI = 0x0
6426 // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
6427 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
6428 // .. .. VRN_TRI = 0x0
6429 // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
6430 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
6431 // .. .. VRP_OUT = 0x0
6432 // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
6433 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
6434 // .. .. VRN_OUT = 0x1
6435 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6436 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
6437 // .. .. NREF_OPT1 = 0x0
6438 // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
6439 // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
6440 // .. .. NREF_OPT2 = 0x0
6441 // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
6442 // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
6443 // .. .. NREF_OPT4 = 0x1
6444 // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
6445 // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
6446 // .. .. PREF_OPT1 = 0x0
6447 // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
6448 // .. .. ==> MASK : 0x0001C000U VAL : 0x00000000U
6449 // .. .. PREF_OPT2 = 0x0
6450 // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
6451 // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
6452 // .. .. UPDATE_CONTROL = 0x0
6453 // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
6454 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
6455 // .. .. INIT_COMPLETE = 0x0
6456 // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
6457 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
6458 // .. .. TST_CLK = 0x0
6459 // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
6460 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
6461 // .. .. TST_HLN = 0x0
6462 // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
6463 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
6464 // .. .. TST_HLP = 0x0
6465 // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
6466 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
6467 // .. .. TST_RST = 0x0
6468 // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
6469 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
6470 // .. .. INT_DCI_EN = 0x0
6471 // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
6472 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
6473 // .. ..
6474 EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
6475 // .. FINISH: DDRIOB SETTINGS
6476 // .. START: MIO PROGRAMMING
6477 // .. TRI_ENABLE = 1
6478 // .. ==> 0XF8000700[0:0] = 0x00000001U
6479 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6480 // .. Speed = 0
6481 // .. ==> 0XF8000700[8:8] = 0x00000000U
6482 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6483 // .. IO_Type = 1
6484 // .. ==> 0XF8000700[11:9] = 0x00000001U
6485 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6486 // .. PULLUP = 1
6487 // .. ==> 0XF8000700[12:12] = 0x00000001U
6488 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6489 // .. DisableRcvr = 0
6490 // .. ==> 0XF8000700[13:13] = 0x00000000U
6491 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6492 // ..
6493 EMIT_MASKWRITE(0XF8000700, 0x00003F01U ,0x00001201U),
6494 // .. TRI_ENABLE = 0
6495 // .. ==> 0XF8000704[0:0] = 0x00000000U
6496 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6497 // .. L0_SEL = 1
6498 // .. ==> 0XF8000704[1:1] = 0x00000001U
6499 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6500 // .. L1_SEL = 0
6501 // .. ==> 0XF8000704[2:2] = 0x00000000U
6502 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6503 // .. L2_SEL = 0
6504 // .. ==> 0XF8000704[4:3] = 0x00000000U
6505 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6506 // .. L3_SEL = 0
6507 // .. ==> 0XF8000704[7:5] = 0x00000000U
6508 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6509 // .. Speed = 0
6510 // .. ==> 0XF8000704[8:8] = 0x00000000U
6511 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6512 // .. IO_Type = 1
6513 // .. ==> 0XF8000704[11:9] = 0x00000001U
6514 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6515 // .. PULLUP = 1
6516 // .. ==> 0XF8000704[12:12] = 0x00000001U
6517 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6518 // .. DisableRcvr = 0
6519 // .. ==> 0XF8000704[13:13] = 0x00000000U
6520 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6521 // ..
6522 EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00001202U),
6523 // .. TRI_ENABLE = 0
6524 // .. ==> 0XF8000708[0:0] = 0x00000000U
6525 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6526 // .. L0_SEL = 1
6527 // .. ==> 0XF8000708[1:1] = 0x00000001U
6528 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6529 // .. L1_SEL = 0
6530 // .. ==> 0XF8000708[2:2] = 0x00000000U
6531 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6532 // .. L2_SEL = 0
6533 // .. ==> 0XF8000708[4:3] = 0x00000000U
6534 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6535 // .. L3_SEL = 0
6536 // .. ==> 0XF8000708[7:5] = 0x00000000U
6537 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6538 // .. Speed = 0
6539 // .. ==> 0XF8000708[8:8] = 0x00000000U
6540 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6541 // .. IO_Type = 1
6542 // .. ==> 0XF8000708[11:9] = 0x00000001U
6543 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6544 // .. PULLUP = 0
6545 // .. ==> 0XF8000708[12:12] = 0x00000000U
6546 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6547 // .. DisableRcvr = 0
6548 // .. ==> 0XF8000708[13:13] = 0x00000000U
6549 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6550 // ..
6551 EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000202U),
6552 // .. TRI_ENABLE = 0
6553 // .. ==> 0XF800070C[0:0] = 0x00000000U
6554 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6555 // .. L0_SEL = 1
6556 // .. ==> 0XF800070C[1:1] = 0x00000001U
6557 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6558 // .. L1_SEL = 0
6559 // .. ==> 0XF800070C[2:2] = 0x00000000U
6560 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6561 // .. L2_SEL = 0
6562 // .. ==> 0XF800070C[4:3] = 0x00000000U
6563 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6564 // .. L3_SEL = 0
6565 // .. ==> 0XF800070C[7:5] = 0x00000000U
6566 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6567 // .. Speed = 0
6568 // .. ==> 0XF800070C[8:8] = 0x00000000U
6569 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6570 // .. IO_Type = 1
6571 // .. ==> 0XF800070C[11:9] = 0x00000001U
6572 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6573 // .. PULLUP = 0
6574 // .. ==> 0XF800070C[12:12] = 0x00000000U
6575 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6576 // .. DisableRcvr = 0
6577 // .. ==> 0XF800070C[13:13] = 0x00000000U
6578 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6579 // ..
6580 EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000202U),
6581 // .. TRI_ENABLE = 0
6582 // .. ==> 0XF8000710[0:0] = 0x00000000U
6583 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6584 // .. L0_SEL = 1
6585 // .. ==> 0XF8000710[1:1] = 0x00000001U
6586 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6587 // .. L1_SEL = 0
6588 // .. ==> 0XF8000710[2:2] = 0x00000000U
6589 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6590 // .. L2_SEL = 0
6591 // .. ==> 0XF8000710[4:3] = 0x00000000U
6592 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6593 // .. L3_SEL = 0
6594 // .. ==> 0XF8000710[7:5] = 0x00000000U
6595 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6596 // .. Speed = 0
6597 // .. ==> 0XF8000710[8:8] = 0x00000000U
6598 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6599 // .. IO_Type = 1
6600 // .. ==> 0XF8000710[11:9] = 0x00000001U
6601 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6602 // .. PULLUP = 0
6603 // .. ==> 0XF8000710[12:12] = 0x00000000U
6604 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6605 // .. DisableRcvr = 0
6606 // .. ==> 0XF8000710[13:13] = 0x00000000U
6607 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6608 // ..
6609 EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000202U),
6610 // .. TRI_ENABLE = 0
6611 // .. ==> 0XF8000714[0:0] = 0x00000000U
6612 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6613 // .. L0_SEL = 1
6614 // .. ==> 0XF8000714[1:1] = 0x00000001U
6615 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6616 // .. L1_SEL = 0
6617 // .. ==> 0XF8000714[2:2] = 0x00000000U
6618 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6619 // .. L2_SEL = 0
6620 // .. ==> 0XF8000714[4:3] = 0x00000000U
6621 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6622 // .. L3_SEL = 0
6623 // .. ==> 0XF8000714[7:5] = 0x00000000U
6624 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6625 // .. Speed = 0
6626 // .. ==> 0XF8000714[8:8] = 0x00000000U
6627 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6628 // .. IO_Type = 1
6629 // .. ==> 0XF8000714[11:9] = 0x00000001U
6630 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6631 // .. PULLUP = 0
6632 // .. ==> 0XF8000714[12:12] = 0x00000000U
6633 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6634 // .. DisableRcvr = 0
6635 // .. ==> 0XF8000714[13:13] = 0x00000000U
6636 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6637 // ..
6638 EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000202U),
6639 // .. TRI_ENABLE = 0
6640 // .. ==> 0XF8000718[0:0] = 0x00000000U
6641 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6642 // .. L0_SEL = 1
6643 // .. ==> 0XF8000718[1:1] = 0x00000001U
6644 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6645 // .. L1_SEL = 0
6646 // .. ==> 0XF8000718[2:2] = 0x00000000U
6647 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6648 // .. L2_SEL = 0
6649 // .. ==> 0XF8000718[4:3] = 0x00000000U
6650 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6651 // .. L3_SEL = 0
6652 // .. ==> 0XF8000718[7:5] = 0x00000000U
6653 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6654 // .. Speed = 0
6655 // .. ==> 0XF8000718[8:8] = 0x00000000U
6656 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6657 // .. IO_Type = 1
6658 // .. ==> 0XF8000718[11:9] = 0x00000001U
6659 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6660 // .. PULLUP = 0
6661 // .. ==> 0XF8000718[12:12] = 0x00000000U
6662 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6663 // .. DisableRcvr = 0
6664 // .. ==> 0XF8000718[13:13] = 0x00000000U
6665 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6666 // ..
6667 EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000202U),
6668 // .. TRI_ENABLE = 0
6669 // .. ==> 0XF800071C[0:0] = 0x00000000U
6670 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6671 // .. L0_SEL = 0
6672 // .. ==> 0XF800071C[1:1] = 0x00000000U
6673 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6674 // .. L1_SEL = 0
6675 // .. ==> 0XF800071C[2:2] = 0x00000000U
6676 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6677 // .. L2_SEL = 0
6678 // .. ==> 0XF800071C[4:3] = 0x00000000U
6679 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6680 // .. L3_SEL = 0
6681 // .. ==> 0XF800071C[7:5] = 0x00000000U
6682 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6683 // .. Speed = 0
6684 // .. ==> 0XF800071C[8:8] = 0x00000000U
6685 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6686 // .. IO_Type = 1
6687 // .. ==> 0XF800071C[11:9] = 0x00000001U
6688 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6689 // .. PULLUP = 0
6690 // .. ==> 0XF800071C[12:12] = 0x00000000U
6691 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6692 // .. DisableRcvr = 0
6693 // .. ==> 0XF800071C[13:13] = 0x00000000U
6694 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6695 // ..
6696 EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000200U),
6697 // .. TRI_ENABLE = 0
6698 // .. ==> 0XF8000720[0:0] = 0x00000000U
6699 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6700 // .. L0_SEL = 1
6701 // .. ==> 0XF8000720[1:1] = 0x00000001U
6702 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6703 // .. L1_SEL = 0
6704 // .. ==> 0XF8000720[2:2] = 0x00000000U
6705 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6706 // .. L2_SEL = 0
6707 // .. ==> 0XF8000720[4:3] = 0x00000000U
6708 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6709 // .. L3_SEL = 0
6710 // .. ==> 0XF8000720[7:5] = 0x00000000U
6711 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6712 // .. Speed = 0
6713 // .. ==> 0XF8000720[8:8] = 0x00000000U
6714 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6715 // .. IO_Type = 1
6716 // .. ==> 0XF8000720[11:9] = 0x00000001U
6717 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6718 // .. PULLUP = 0
6719 // .. ==> 0XF8000720[12:12] = 0x00000000U
6720 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6721 // .. DisableRcvr = 0
6722 // .. ==> 0XF8000720[13:13] = 0x00000000U
6723 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6724 // ..
6725 EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000202U),
6726 // .. TRI_ENABLE = 0
6727 // .. ==> 0XF8000724[0:0] = 0x00000000U
6728 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6729 // .. L0_SEL = 0
6730 // .. ==> 0XF8000724[1:1] = 0x00000000U
6731 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6732 // .. L1_SEL = 0
6733 // .. ==> 0XF8000724[2:2] = 0x00000000U
6734 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6735 // .. L2_SEL = 0
6736 // .. ==> 0XF8000724[4:3] = 0x00000000U
6737 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6738 // .. L3_SEL = 0
6739 // .. ==> 0XF8000724[7:5] = 0x00000000U
6740 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6741 // .. Speed = 0
6742 // .. ==> 0XF8000724[8:8] = 0x00000000U
6743 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6744 // .. IO_Type = 1
6745 // .. ==> 0XF8000724[11:9] = 0x00000001U
6746 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6747 // .. PULLUP = 1
6748 // .. ==> 0XF8000724[12:12] = 0x00000001U
6749 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6750 // .. DisableRcvr = 0
6751 // .. ==> 0XF8000724[13:13] = 0x00000000U
6752 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6753 // ..
6754 EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00001200U),
6755 // .. TRI_ENABLE = 0
6756 // .. ==> 0XF8000728[0:0] = 0x00000000U
6757 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6758 // .. L0_SEL = 0
6759 // .. ==> 0XF8000728[1:1] = 0x00000000U
6760 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6761 // .. L1_SEL = 0
6762 // .. ==> 0XF8000728[2:2] = 0x00000000U
6763 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6764 // .. L2_SEL = 0
6765 // .. ==> 0XF8000728[4:3] = 0x00000000U
6766 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6767 // .. L3_SEL = 0
6768 // .. ==> 0XF8000728[7:5] = 0x00000000U
6769 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6770 // .. Speed = 0
6771 // .. ==> 0XF8000728[8:8] = 0x00000000U
6772 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6773 // .. IO_Type = 1
6774 // .. ==> 0XF8000728[11:9] = 0x00000001U
6775 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6776 // .. PULLUP = 1
6777 // .. ==> 0XF8000728[12:12] = 0x00000001U
6778 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6779 // .. DisableRcvr = 0
6780 // .. ==> 0XF8000728[13:13] = 0x00000000U
6781 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6782 // ..
6783 EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00001200U),
6784 // .. TRI_ENABLE = 0
6785 // .. ==> 0XF800072C[0:0] = 0x00000000U
6786 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6787 // .. L0_SEL = 0
6788 // .. ==> 0XF800072C[1:1] = 0x00000000U
6789 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6790 // .. L1_SEL = 0
6791 // .. ==> 0XF800072C[2:2] = 0x00000000U
6792 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6793 // .. L2_SEL = 0
6794 // .. ==> 0XF800072C[4:3] = 0x00000000U
6795 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6796 // .. L3_SEL = 0
6797 // .. ==> 0XF800072C[7:5] = 0x00000000U
6798 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6799 // .. Speed = 0
6800 // .. ==> 0XF800072C[8:8] = 0x00000000U
6801 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6802 // .. IO_Type = 1
6803 // .. ==> 0XF800072C[11:9] = 0x00000001U
6804 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6805 // .. PULLUP = 1
6806 // .. ==> 0XF800072C[12:12] = 0x00000001U
6807 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6808 // .. DisableRcvr = 0
6809 // .. ==> 0XF800072C[13:13] = 0x00000000U
6810 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6811 // ..
6812 EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00001200U),
6813 // .. TRI_ENABLE = 0
6814 // .. ==> 0XF8000730[0:0] = 0x00000000U
6815 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6816 // .. L0_SEL = 0
6817 // .. ==> 0XF8000730[1:1] = 0x00000000U
6818 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6819 // .. L1_SEL = 0
6820 // .. ==> 0XF8000730[2:2] = 0x00000000U
6821 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6822 // .. L2_SEL = 0
6823 // .. ==> 0XF8000730[4:3] = 0x00000000U
6824 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6825 // .. L3_SEL = 0
6826 // .. ==> 0XF8000730[7:5] = 0x00000000U
6827 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6828 // .. Speed = 0
6829 // .. ==> 0XF8000730[8:8] = 0x00000000U
6830 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6831 // .. IO_Type = 1
6832 // .. ==> 0XF8000730[11:9] = 0x00000001U
6833 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6834 // .. PULLUP = 1
6835 // .. ==> 0XF8000730[12:12] = 0x00000001U
6836 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6837 // .. DisableRcvr = 0
6838 // .. ==> 0XF8000730[13:13] = 0x00000000U
6839 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6840 // ..
6841 EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00001200U),
6842 // .. TRI_ENABLE = 0
6843 // .. ==> 0XF8000734[0:0] = 0x00000000U
6844 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6845 // .. L0_SEL = 0
6846 // .. ==> 0XF8000734[1:1] = 0x00000000U
6847 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6848 // .. L1_SEL = 0
6849 // .. ==> 0XF8000734[2:2] = 0x00000000U
6850 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6851 // .. L2_SEL = 0
6852 // .. ==> 0XF8000734[4:3] = 0x00000000U
6853 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6854 // .. L3_SEL = 0
6855 // .. ==> 0XF8000734[7:5] = 0x00000000U
6856 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6857 // .. Speed = 0
6858 // .. ==> 0XF8000734[8:8] = 0x00000000U
6859 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6860 // .. IO_Type = 1
6861 // .. ==> 0XF8000734[11:9] = 0x00000001U
6862 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6863 // .. PULLUP = 1
6864 // .. ==> 0XF8000734[12:12] = 0x00000001U
6865 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6866 // .. DisableRcvr = 0
6867 // .. ==> 0XF8000734[13:13] = 0x00000000U
6868 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6869 // ..
6870 EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00001200U),
6871 // .. TRI_ENABLE = 0
6872 // .. ==> 0XF8000738[0:0] = 0x00000000U
6873 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6874 // .. L0_SEL = 0
6875 // .. ==> 0XF8000738[1:1] = 0x00000000U
6876 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6877 // .. L1_SEL = 0
6878 // .. ==> 0XF8000738[2:2] = 0x00000000U
6879 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6880 // .. L2_SEL = 0
6881 // .. ==> 0XF8000738[4:3] = 0x00000000U
6882 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6883 // .. L3_SEL = 0
6884 // .. ==> 0XF8000738[7:5] = 0x00000000U
6885 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6886 // .. Speed = 0
6887 // .. ==> 0XF8000738[8:8] = 0x00000000U
6888 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6889 // .. IO_Type = 1
6890 // .. ==> 0XF8000738[11:9] = 0x00000001U
6891 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6892 // .. PULLUP = 1
6893 // .. ==> 0XF8000738[12:12] = 0x00000001U
6894 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6895 // .. DisableRcvr = 0
6896 // .. ==> 0XF8000738[13:13] = 0x00000000U
6897 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6898 // ..
6899 EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00001200U),
6900 // .. TRI_ENABLE = 1
6901 // .. ==> 0XF800073C[0:0] = 0x00000001U
6902 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6903 // .. Speed = 0
6904 // .. ==> 0XF800073C[8:8] = 0x00000000U
6905 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6906 // .. IO_Type = 1
6907 // .. ==> 0XF800073C[11:9] = 0x00000001U
6908 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6909 // .. PULLUP = 1
6910 // .. ==> 0XF800073C[12:12] = 0x00000001U
6911 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
6912 // .. DisableRcvr = 0
6913 // .. ==> 0XF800073C[13:13] = 0x00000000U
6914 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6915 // ..
6916 EMIT_MASKWRITE(0XF800073C, 0x00003F01U ,0x00001201U),
6917 // .. TRI_ENABLE = 0
6918 // .. ==> 0XF8000740[0:0] = 0x00000000U
6919 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6920 // .. L0_SEL = 1
6921 // .. ==> 0XF8000740[1:1] = 0x00000001U
6922 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6923 // .. L1_SEL = 0
6924 // .. ==> 0XF8000740[2:2] = 0x00000000U
6925 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6926 // .. L2_SEL = 0
6927 // .. ==> 0XF8000740[4:3] = 0x00000000U
6928 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6929 // .. L3_SEL = 0
6930 // .. ==> 0XF8000740[7:5] = 0x00000000U
6931 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6932 // .. Speed = 0
6933 // .. ==> 0XF8000740[8:8] = 0x00000000U
6934 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6935 // .. IO_Type = 4
6936 // .. ==> 0XF8000740[11:9] = 0x00000004U
6937 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
6938 // .. PULLUP = 0
6939 // .. ==> 0XF8000740[12:12] = 0x00000000U
6940 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6941 // .. DisableRcvr = 1
6942 // .. ==> 0XF8000740[13:13] = 0x00000001U
6943 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
6944 // ..
6945 EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00002802U),
6946 // .. TRI_ENABLE = 0
6947 // .. ==> 0XF8000744[0:0] = 0x00000000U
6948 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6949 // .. L0_SEL = 1
6950 // .. ==> 0XF8000744[1:1] = 0x00000001U
6951 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6952 // .. L1_SEL = 0
6953 // .. ==> 0XF8000744[2:2] = 0x00000000U
6954 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6955 // .. L2_SEL = 0
6956 // .. ==> 0XF8000744[4:3] = 0x00000000U
6957 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6958 // .. L3_SEL = 0
6959 // .. ==> 0XF8000744[7:5] = 0x00000000U
6960 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6961 // .. Speed = 0
6962 // .. ==> 0XF8000744[8:8] = 0x00000000U
6963 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6964 // .. IO_Type = 4
6965 // .. ==> 0XF8000744[11:9] = 0x00000004U
6966 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
6967 // .. PULLUP = 0
6968 // .. ==> 0XF8000744[12:12] = 0x00000000U
6969 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6970 // .. DisableRcvr = 1
6971 // .. ==> 0XF8000744[13:13] = 0x00000001U
6972 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
6973 // ..
6974 EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00002802U),
6975 // .. TRI_ENABLE = 0
6976 // .. ==> 0XF8000748[0:0] = 0x00000000U
6977 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6978 // .. L0_SEL = 1
6979 // .. ==> 0XF8000748[1:1] = 0x00000001U
6980 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6981 // .. L1_SEL = 0
6982 // .. ==> 0XF8000748[2:2] = 0x00000000U
6983 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6984 // .. L2_SEL = 0
6985 // .. ==> 0XF8000748[4:3] = 0x00000000U
6986 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6987 // .. L3_SEL = 0
6988 // .. ==> 0XF8000748[7:5] = 0x00000000U
6989 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6990 // .. Speed = 0
6991 // .. ==> 0XF8000748[8:8] = 0x00000000U
6992 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6993 // .. IO_Type = 4
6994 // .. ==> 0XF8000748[11:9] = 0x00000004U
6995 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
6996 // .. PULLUP = 0
6997 // .. ==> 0XF8000748[12:12] = 0x00000000U
6998 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6999 // .. DisableRcvr = 1
7000 // .. ==> 0XF8000748[13:13] = 0x00000001U
7001 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
7002 // ..
7003 EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00002802U),
7004 // .. TRI_ENABLE = 0
7005 // .. ==> 0XF800074C[0:0] = 0x00000000U
7006 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7007 // .. L0_SEL = 1
7008 // .. ==> 0XF800074C[1:1] = 0x00000001U
7009 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7010 // .. L1_SEL = 0
7011 // .. ==> 0XF800074C[2:2] = 0x00000000U
7012 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7013 // .. L2_SEL = 0
7014 // .. ==> 0XF800074C[4:3] = 0x00000000U
7015 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7016 // .. L3_SEL = 0
7017 // .. ==> 0XF800074C[7:5] = 0x00000000U
7018 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7019 // .. Speed = 0
7020 // .. ==> 0XF800074C[8:8] = 0x00000000U
7021 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7022 // .. IO_Type = 4
7023 // .. ==> 0XF800074C[11:9] = 0x00000004U
7024 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7025 // .. PULLUP = 0
7026 // .. ==> 0XF800074C[12:12] = 0x00000000U
7027 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7028 // .. DisableRcvr = 1
7029 // .. ==> 0XF800074C[13:13] = 0x00000001U
7030 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
7031 // ..
7032 EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00002802U),
7033 // .. TRI_ENABLE = 0
7034 // .. ==> 0XF8000750[0:0] = 0x00000000U
7035 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7036 // .. L0_SEL = 1
7037 // .. ==> 0XF8000750[1:1] = 0x00000001U
7038 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7039 // .. L1_SEL = 0
7040 // .. ==> 0XF8000750[2:2] = 0x00000000U
7041 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7042 // .. L2_SEL = 0
7043 // .. ==> 0XF8000750[4:3] = 0x00000000U
7044 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7045 // .. L3_SEL = 0
7046 // .. ==> 0XF8000750[7:5] = 0x00000000U
7047 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7048 // .. Speed = 0
7049 // .. ==> 0XF8000750[8:8] = 0x00000000U
7050 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7051 // .. IO_Type = 4
7052 // .. ==> 0XF8000750[11:9] = 0x00000004U
7053 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7054 // .. PULLUP = 0
7055 // .. ==> 0XF8000750[12:12] = 0x00000000U
7056 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7057 // .. DisableRcvr = 1
7058 // .. ==> 0XF8000750[13:13] = 0x00000001U
7059 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
7060 // ..
7061 EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00002802U),
7062 // .. TRI_ENABLE = 0
7063 // .. ==> 0XF8000754[0:0] = 0x00000000U
7064 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7065 // .. L0_SEL = 1
7066 // .. ==> 0XF8000754[1:1] = 0x00000001U
7067 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7068 // .. L1_SEL = 0
7069 // .. ==> 0XF8000754[2:2] = 0x00000000U
7070 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7071 // .. L2_SEL = 0
7072 // .. ==> 0XF8000754[4:3] = 0x00000000U
7073 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7074 // .. L3_SEL = 0
7075 // .. ==> 0XF8000754[7:5] = 0x00000000U
7076 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7077 // .. Speed = 0
7078 // .. ==> 0XF8000754[8:8] = 0x00000000U
7079 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7080 // .. IO_Type = 4
7081 // .. ==> 0XF8000754[11:9] = 0x00000004U
7082 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7083 // .. PULLUP = 0
7084 // .. ==> 0XF8000754[12:12] = 0x00000000U
7085 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7086 // .. DisableRcvr = 1
7087 // .. ==> 0XF8000754[13:13] = 0x00000001U
7088 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
7089 // ..
7090 EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00002802U),
7091 // .. TRI_ENABLE = 1
7092 // .. ==> 0XF8000758[0:0] = 0x00000001U
7093 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7094 // .. L0_SEL = 1
7095 // .. ==> 0XF8000758[1:1] = 0x00000001U
7096 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7097 // .. L1_SEL = 0
7098 // .. ==> 0XF8000758[2:2] = 0x00000000U
7099 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7100 // .. L2_SEL = 0
7101 // .. ==> 0XF8000758[4:3] = 0x00000000U
7102 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7103 // .. L3_SEL = 0
7104 // .. ==> 0XF8000758[7:5] = 0x00000000U
7105 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7106 // .. Speed = 0
7107 // .. ==> 0XF8000758[8:8] = 0x00000000U
7108 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7109 // .. IO_Type = 4
7110 // .. ==> 0XF8000758[11:9] = 0x00000004U
7111 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7112 // .. PULLUP = 0
7113 // .. ==> 0XF8000758[12:12] = 0x00000000U
7114 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7115 // .. DisableRcvr = 0
7116 // .. ==> 0XF8000758[13:13] = 0x00000000U
7117 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7118 // ..
7119 EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000803U),
7120 // .. TRI_ENABLE = 1
7121 // .. ==> 0XF800075C[0:0] = 0x00000001U
7122 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7123 // .. L0_SEL = 1
7124 // .. ==> 0XF800075C[1:1] = 0x00000001U
7125 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7126 // .. L1_SEL = 0
7127 // .. ==> 0XF800075C[2:2] = 0x00000000U
7128 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7129 // .. L2_SEL = 0
7130 // .. ==> 0XF800075C[4:3] = 0x00000000U
7131 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7132 // .. L3_SEL = 0
7133 // .. ==> 0XF800075C[7:5] = 0x00000000U
7134 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7135 // .. Speed = 0
7136 // .. ==> 0XF800075C[8:8] = 0x00000000U
7137 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7138 // .. IO_Type = 4
7139 // .. ==> 0XF800075C[11:9] = 0x00000004U
7140 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7141 // .. PULLUP = 0
7142 // .. ==> 0XF800075C[12:12] = 0x00000000U
7143 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7144 // .. DisableRcvr = 0
7145 // .. ==> 0XF800075C[13:13] = 0x00000000U
7146 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7147 // ..
7148 EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000803U),
7149 // .. TRI_ENABLE = 1
7150 // .. ==> 0XF8000760[0:0] = 0x00000001U
7151 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7152 // .. L0_SEL = 1
7153 // .. ==> 0XF8000760[1:1] = 0x00000001U
7154 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7155 // .. L1_SEL = 0
7156 // .. ==> 0XF8000760[2:2] = 0x00000000U
7157 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7158 // .. L2_SEL = 0
7159 // .. ==> 0XF8000760[4:3] = 0x00000000U
7160 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7161 // .. L3_SEL = 0
7162 // .. ==> 0XF8000760[7:5] = 0x00000000U
7163 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7164 // .. Speed = 0
7165 // .. ==> 0XF8000760[8:8] = 0x00000000U
7166 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7167 // .. IO_Type = 4
7168 // .. ==> 0XF8000760[11:9] = 0x00000004U
7169 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7170 // .. PULLUP = 0
7171 // .. ==> 0XF8000760[12:12] = 0x00000000U
7172 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7173 // .. DisableRcvr = 0
7174 // .. ==> 0XF8000760[13:13] = 0x00000000U
7175 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7176 // ..
7177 EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000803U),
7178 // .. TRI_ENABLE = 1
7179 // .. ==> 0XF8000764[0:0] = 0x00000001U
7180 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7181 // .. L0_SEL = 1
7182 // .. ==> 0XF8000764[1:1] = 0x00000001U
7183 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7184 // .. L1_SEL = 0
7185 // .. ==> 0XF8000764[2:2] = 0x00000000U
7186 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7187 // .. L2_SEL = 0
7188 // .. ==> 0XF8000764[4:3] = 0x00000000U
7189 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7190 // .. L3_SEL = 0
7191 // .. ==> 0XF8000764[7:5] = 0x00000000U
7192 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7193 // .. Speed = 0
7194 // .. ==> 0XF8000764[8:8] = 0x00000000U
7195 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7196 // .. IO_Type = 4
7197 // .. ==> 0XF8000764[11:9] = 0x00000004U
7198 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7199 // .. PULLUP = 0
7200 // .. ==> 0XF8000764[12:12] = 0x00000000U
7201 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7202 // .. DisableRcvr = 0
7203 // .. ==> 0XF8000764[13:13] = 0x00000000U
7204 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7205 // ..
7206 EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000803U),
7207 // .. TRI_ENABLE = 1
7208 // .. ==> 0XF8000768[0:0] = 0x00000001U
7209 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7210 // .. L0_SEL = 1
7211 // .. ==> 0XF8000768[1:1] = 0x00000001U
7212 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7213 // .. L1_SEL = 0
7214 // .. ==> 0XF8000768[2:2] = 0x00000000U
7215 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7216 // .. L2_SEL = 0
7217 // .. ==> 0XF8000768[4:3] = 0x00000000U
7218 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7219 // .. L3_SEL = 0
7220 // .. ==> 0XF8000768[7:5] = 0x00000000U
7221 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7222 // .. Speed = 0
7223 // .. ==> 0XF8000768[8:8] = 0x00000000U
7224 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7225 // .. IO_Type = 4
7226 // .. ==> 0XF8000768[11:9] = 0x00000004U
7227 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7228 // .. PULLUP = 0
7229 // .. ==> 0XF8000768[12:12] = 0x00000000U
7230 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7231 // .. DisableRcvr = 0
7232 // .. ==> 0XF8000768[13:13] = 0x00000000U
7233 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7234 // ..
7235 EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000803U),
7236 // .. TRI_ENABLE = 1
7237 // .. ==> 0XF800076C[0:0] = 0x00000001U
7238 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7239 // .. L0_SEL = 1
7240 // .. ==> 0XF800076C[1:1] = 0x00000001U
7241 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7242 // .. L1_SEL = 0
7243 // .. ==> 0XF800076C[2:2] = 0x00000000U
7244 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7245 // .. L2_SEL = 0
7246 // .. ==> 0XF800076C[4:3] = 0x00000000U
7247 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7248 // .. L3_SEL = 0
7249 // .. ==> 0XF800076C[7:5] = 0x00000000U
7250 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7251 // .. Speed = 0
7252 // .. ==> 0XF800076C[8:8] = 0x00000000U
7253 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7254 // .. IO_Type = 4
7255 // .. ==> 0XF800076C[11:9] = 0x00000004U
7256 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
7257 // .. PULLUP = 0
7258 // .. ==> 0XF800076C[12:12] = 0x00000000U
7259 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7260 // .. DisableRcvr = 0
7261 // .. ==> 0XF800076C[13:13] = 0x00000000U
7262 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7263 // ..
7264 EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000803U),
7265 // .. TRI_ENABLE = 0
7266 // .. ==> 0XF8000770[0:0] = 0x00000000U
7267 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7268 // .. L0_SEL = 0
7269 // .. ==> 0XF8000770[1:1] = 0x00000000U
7270 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7271 // .. L1_SEL = 1
7272 // .. ==> 0XF8000770[2:2] = 0x00000001U
7273 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7274 // .. L2_SEL = 0
7275 // .. ==> 0XF8000770[4:3] = 0x00000000U
7276 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7277 // .. L3_SEL = 0
7278 // .. ==> 0XF8000770[7:5] = 0x00000000U
7279 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7280 // .. Speed = 0
7281 // .. ==> 0XF8000770[8:8] = 0x00000000U
7282 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7283 // .. IO_Type = 1
7284 // .. ==> 0XF8000770[11:9] = 0x00000001U
7285 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7286 // .. PULLUP = 0
7287 // .. ==> 0XF8000770[12:12] = 0x00000000U
7288 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7289 // .. DisableRcvr = 0
7290 // .. ==> 0XF8000770[13:13] = 0x00000000U
7291 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7292 // ..
7293 EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
7294 // .. TRI_ENABLE = 1
7295 // .. ==> 0XF8000774[0:0] = 0x00000001U
7296 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7297 // .. L0_SEL = 0
7298 // .. ==> 0XF8000774[1:1] = 0x00000000U
7299 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7300 // .. L1_SEL = 1
7301 // .. ==> 0XF8000774[2:2] = 0x00000001U
7302 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7303 // .. L2_SEL = 0
7304 // .. ==> 0XF8000774[4:3] = 0x00000000U
7305 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7306 // .. L3_SEL = 0
7307 // .. ==> 0XF8000774[7:5] = 0x00000000U
7308 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7309 // .. Speed = 0
7310 // .. ==> 0XF8000774[8:8] = 0x00000000U
7311 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7312 // .. IO_Type = 1
7313 // .. ==> 0XF8000774[11:9] = 0x00000001U
7314 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7315 // .. PULLUP = 0
7316 // .. ==> 0XF8000774[12:12] = 0x00000000U
7317 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7318 // .. DisableRcvr = 0
7319 // .. ==> 0XF8000774[13:13] = 0x00000000U
7320 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7321 // ..
7322 EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
7323 // .. TRI_ENABLE = 0
7324 // .. ==> 0XF8000778[0:0] = 0x00000000U
7325 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7326 // .. L0_SEL = 0
7327 // .. ==> 0XF8000778[1:1] = 0x00000000U
7328 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7329 // .. L1_SEL = 1
7330 // .. ==> 0XF8000778[2:2] = 0x00000001U
7331 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7332 // .. L2_SEL = 0
7333 // .. ==> 0XF8000778[4:3] = 0x00000000U
7334 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7335 // .. L3_SEL = 0
7336 // .. ==> 0XF8000778[7:5] = 0x00000000U
7337 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7338 // .. Speed = 0
7339 // .. ==> 0XF8000778[8:8] = 0x00000000U
7340 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7341 // .. IO_Type = 1
7342 // .. ==> 0XF8000778[11:9] = 0x00000001U
7343 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7344 // .. PULLUP = 0
7345 // .. ==> 0XF8000778[12:12] = 0x00000000U
7346 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7347 // .. DisableRcvr = 0
7348 // .. ==> 0XF8000778[13:13] = 0x00000000U
7349 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7350 // ..
7351 EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
7352 // .. TRI_ENABLE = 1
7353 // .. ==> 0XF800077C[0:0] = 0x00000001U
7354 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7355 // .. L0_SEL = 0
7356 // .. ==> 0XF800077C[1:1] = 0x00000000U
7357 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7358 // .. L1_SEL = 1
7359 // .. ==> 0XF800077C[2:2] = 0x00000001U
7360 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7361 // .. L2_SEL = 0
7362 // .. ==> 0XF800077C[4:3] = 0x00000000U
7363 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7364 // .. L3_SEL = 0
7365 // .. ==> 0XF800077C[7:5] = 0x00000000U
7366 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7367 // .. Speed = 0
7368 // .. ==> 0XF800077C[8:8] = 0x00000000U
7369 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7370 // .. IO_Type = 1
7371 // .. ==> 0XF800077C[11:9] = 0x00000001U
7372 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7373 // .. PULLUP = 0
7374 // .. ==> 0XF800077C[12:12] = 0x00000000U
7375 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7376 // .. DisableRcvr = 0
7377 // .. ==> 0XF800077C[13:13] = 0x00000000U
7378 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7379 // ..
7380 EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
7381 // .. TRI_ENABLE = 0
7382 // .. ==> 0XF8000780[0:0] = 0x00000000U
7383 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7384 // .. L0_SEL = 0
7385 // .. ==> 0XF8000780[1:1] = 0x00000000U
7386 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7387 // .. L1_SEL = 1
7388 // .. ==> 0XF8000780[2:2] = 0x00000001U
7389 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7390 // .. L2_SEL = 0
7391 // .. ==> 0XF8000780[4:3] = 0x00000000U
7392 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7393 // .. L3_SEL = 0
7394 // .. ==> 0XF8000780[7:5] = 0x00000000U
7395 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7396 // .. Speed = 0
7397 // .. ==> 0XF8000780[8:8] = 0x00000000U
7398 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7399 // .. IO_Type = 1
7400 // .. ==> 0XF8000780[11:9] = 0x00000001U
7401 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7402 // .. PULLUP = 0
7403 // .. ==> 0XF8000780[12:12] = 0x00000000U
7404 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7405 // .. DisableRcvr = 0
7406 // .. ==> 0XF8000780[13:13] = 0x00000000U
7407 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7408 // ..
7409 EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
7410 // .. TRI_ENABLE = 0
7411 // .. ==> 0XF8000784[0:0] = 0x00000000U
7412 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7413 // .. L0_SEL = 0
7414 // .. ==> 0XF8000784[1:1] = 0x00000000U
7415 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7416 // .. L1_SEL = 1
7417 // .. ==> 0XF8000784[2:2] = 0x00000001U
7418 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7419 // .. L2_SEL = 0
7420 // .. ==> 0XF8000784[4:3] = 0x00000000U
7421 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7422 // .. L3_SEL = 0
7423 // .. ==> 0XF8000784[7:5] = 0x00000000U
7424 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7425 // .. Speed = 0
7426 // .. ==> 0XF8000784[8:8] = 0x00000000U
7427 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7428 // .. IO_Type = 1
7429 // .. ==> 0XF8000784[11:9] = 0x00000001U
7430 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7431 // .. PULLUP = 0
7432 // .. ==> 0XF8000784[12:12] = 0x00000000U
7433 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7434 // .. DisableRcvr = 0
7435 // .. ==> 0XF8000784[13:13] = 0x00000000U
7436 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7437 // ..
7438 EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
7439 // .. TRI_ENABLE = 0
7440 // .. ==> 0XF8000788[0:0] = 0x00000000U
7441 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7442 // .. L0_SEL = 0
7443 // .. ==> 0XF8000788[1:1] = 0x00000000U
7444 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7445 // .. L1_SEL = 1
7446 // .. ==> 0XF8000788[2:2] = 0x00000001U
7447 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7448 // .. L2_SEL = 0
7449 // .. ==> 0XF8000788[4:3] = 0x00000000U
7450 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7451 // .. L3_SEL = 0
7452 // .. ==> 0XF8000788[7:5] = 0x00000000U
7453 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7454 // .. Speed = 0
7455 // .. ==> 0XF8000788[8:8] = 0x00000000U
7456 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7457 // .. IO_Type = 1
7458 // .. ==> 0XF8000788[11:9] = 0x00000001U
7459 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7460 // .. PULLUP = 0
7461 // .. ==> 0XF8000788[12:12] = 0x00000000U
7462 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7463 // .. DisableRcvr = 0
7464 // .. ==> 0XF8000788[13:13] = 0x00000000U
7465 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7466 // ..
7467 EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
7468 // .. TRI_ENABLE = 0
7469 // .. ==> 0XF800078C[0:0] = 0x00000000U
7470 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7471 // .. L0_SEL = 0
7472 // .. ==> 0XF800078C[1:1] = 0x00000000U
7473 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7474 // .. L1_SEL = 1
7475 // .. ==> 0XF800078C[2:2] = 0x00000001U
7476 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7477 // .. L2_SEL = 0
7478 // .. ==> 0XF800078C[4:3] = 0x00000000U
7479 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7480 // .. L3_SEL = 0
7481 // .. ==> 0XF800078C[7:5] = 0x00000000U
7482 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7483 // .. Speed = 0
7484 // .. ==> 0XF800078C[8:8] = 0x00000000U
7485 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7486 // .. IO_Type = 1
7487 // .. ==> 0XF800078C[11:9] = 0x00000001U
7488 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7489 // .. PULLUP = 0
7490 // .. ==> 0XF800078C[12:12] = 0x00000000U
7491 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7492 // .. DisableRcvr = 0
7493 // .. ==> 0XF800078C[13:13] = 0x00000000U
7494 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7495 // ..
7496 EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
7497 // .. TRI_ENABLE = 1
7498 // .. ==> 0XF8000790[0:0] = 0x00000001U
7499 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7500 // .. L0_SEL = 0
7501 // .. ==> 0XF8000790[1:1] = 0x00000000U
7502 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7503 // .. L1_SEL = 1
7504 // .. ==> 0XF8000790[2:2] = 0x00000001U
7505 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7506 // .. L2_SEL = 0
7507 // .. ==> 0XF8000790[4:3] = 0x00000000U
7508 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7509 // .. L3_SEL = 0
7510 // .. ==> 0XF8000790[7:5] = 0x00000000U
7511 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7512 // .. Speed = 0
7513 // .. ==> 0XF8000790[8:8] = 0x00000000U
7514 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7515 // .. IO_Type = 1
7516 // .. ==> 0XF8000790[11:9] = 0x00000001U
7517 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7518 // .. PULLUP = 0
7519 // .. ==> 0XF8000790[12:12] = 0x00000000U
7520 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7521 // .. DisableRcvr = 0
7522 // .. ==> 0XF8000790[13:13] = 0x00000000U
7523 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7524 // ..
7525 EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
7526 // .. TRI_ENABLE = 0
7527 // .. ==> 0XF8000794[0:0] = 0x00000000U
7528 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7529 // .. L0_SEL = 0
7530 // .. ==> 0XF8000794[1:1] = 0x00000000U
7531 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7532 // .. L1_SEL = 1
7533 // .. ==> 0XF8000794[2:2] = 0x00000001U
7534 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7535 // .. L2_SEL = 0
7536 // .. ==> 0XF8000794[4:3] = 0x00000000U
7537 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7538 // .. L3_SEL = 0
7539 // .. ==> 0XF8000794[7:5] = 0x00000000U
7540 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7541 // .. Speed = 0
7542 // .. ==> 0XF8000794[8:8] = 0x00000000U
7543 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7544 // .. IO_Type = 1
7545 // .. ==> 0XF8000794[11:9] = 0x00000001U
7546 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7547 // .. PULLUP = 0
7548 // .. ==> 0XF8000794[12:12] = 0x00000000U
7549 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7550 // .. DisableRcvr = 0
7551 // .. ==> 0XF8000794[13:13] = 0x00000000U
7552 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7553 // ..
7554 EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
7555 // .. TRI_ENABLE = 0
7556 // .. ==> 0XF8000798[0:0] = 0x00000000U
7557 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7558 // .. L0_SEL = 0
7559 // .. ==> 0XF8000798[1:1] = 0x00000000U
7560 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7561 // .. L1_SEL = 1
7562 // .. ==> 0XF8000798[2:2] = 0x00000001U
7563 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7564 // .. L2_SEL = 0
7565 // .. ==> 0XF8000798[4:3] = 0x00000000U
7566 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7567 // .. L3_SEL = 0
7568 // .. ==> 0XF8000798[7:5] = 0x00000000U
7569 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7570 // .. Speed = 0
7571 // .. ==> 0XF8000798[8:8] = 0x00000000U
7572 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7573 // .. IO_Type = 1
7574 // .. ==> 0XF8000798[11:9] = 0x00000001U
7575 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7576 // .. PULLUP = 0
7577 // .. ==> 0XF8000798[12:12] = 0x00000000U
7578 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7579 // .. DisableRcvr = 0
7580 // .. ==> 0XF8000798[13:13] = 0x00000000U
7581 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7582 // ..
7583 EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
7584 // .. TRI_ENABLE = 0
7585 // .. ==> 0XF800079C[0:0] = 0x00000000U
7586 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7587 // .. L0_SEL = 0
7588 // .. ==> 0XF800079C[1:1] = 0x00000000U
7589 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7590 // .. L1_SEL = 1
7591 // .. ==> 0XF800079C[2:2] = 0x00000001U
7592 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7593 // .. L2_SEL = 0
7594 // .. ==> 0XF800079C[4:3] = 0x00000000U
7595 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7596 // .. L3_SEL = 0
7597 // .. ==> 0XF800079C[7:5] = 0x00000000U
7598 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7599 // .. Speed = 0
7600 // .. ==> 0XF800079C[8:8] = 0x00000000U
7601 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7602 // .. IO_Type = 1
7603 // .. ==> 0XF800079C[11:9] = 0x00000001U
7604 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7605 // .. PULLUP = 0
7606 // .. ==> 0XF800079C[12:12] = 0x00000000U
7607 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7608 // .. DisableRcvr = 0
7609 // .. ==> 0XF800079C[13:13] = 0x00000000U
7610 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7611 // ..
7612 EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
7613 // .. TRI_ENABLE = 0
7614 // .. ==> 0XF80007A0[0:0] = 0x00000000U
7615 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7616 // .. L0_SEL = 0
7617 // .. ==> 0XF80007A0[1:1] = 0x00000000U
7618 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7619 // .. L1_SEL = 0
7620 // .. ==> 0XF80007A0[2:2] = 0x00000000U
7621 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7622 // .. L2_SEL = 0
7623 // .. ==> 0XF80007A0[4:3] = 0x00000000U
7624 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7625 // .. L3_SEL = 4
7626 // .. ==> 0XF80007A0[7:5] = 0x00000004U
7627 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7628 // .. Speed = 0
7629 // .. ==> 0XF80007A0[8:8] = 0x00000000U
7630 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7631 // .. IO_Type = 1
7632 // .. ==> 0XF80007A0[11:9] = 0x00000001U
7633 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7634 // .. PULLUP = 0
7635 // .. ==> 0XF80007A0[12:12] = 0x00000000U
7636 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7637 // .. DisableRcvr = 0
7638 // .. ==> 0XF80007A0[13:13] = 0x00000000U
7639 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7640 // ..
7641 EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
7642 // .. TRI_ENABLE = 0
7643 // .. ==> 0XF80007A4[0:0] = 0x00000000U
7644 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7645 // .. L0_SEL = 0
7646 // .. ==> 0XF80007A4[1:1] = 0x00000000U
7647 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7648 // .. L1_SEL = 0
7649 // .. ==> 0XF80007A4[2:2] = 0x00000000U
7650 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7651 // .. L2_SEL = 0
7652 // .. ==> 0XF80007A4[4:3] = 0x00000000U
7653 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7654 // .. L3_SEL = 4
7655 // .. ==> 0XF80007A4[7:5] = 0x00000004U
7656 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7657 // .. Speed = 0
7658 // .. ==> 0XF80007A4[8:8] = 0x00000000U
7659 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7660 // .. IO_Type = 1
7661 // .. ==> 0XF80007A4[11:9] = 0x00000001U
7662 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7663 // .. PULLUP = 0
7664 // .. ==> 0XF80007A4[12:12] = 0x00000000U
7665 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7666 // .. DisableRcvr = 0
7667 // .. ==> 0XF80007A4[13:13] = 0x00000000U
7668 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7669 // ..
7670 EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
7671 // .. TRI_ENABLE = 0
7672 // .. ==> 0XF80007A8[0:0] = 0x00000000U
7673 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7674 // .. L0_SEL = 0
7675 // .. ==> 0XF80007A8[1:1] = 0x00000000U
7676 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7677 // .. L1_SEL = 0
7678 // .. ==> 0XF80007A8[2:2] = 0x00000000U
7679 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7680 // .. L2_SEL = 0
7681 // .. ==> 0XF80007A8[4:3] = 0x00000000U
7682 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7683 // .. L3_SEL = 4
7684 // .. ==> 0XF80007A8[7:5] = 0x00000004U
7685 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7686 // .. Speed = 0
7687 // .. ==> 0XF80007A8[8:8] = 0x00000000U
7688 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7689 // .. IO_Type = 1
7690 // .. ==> 0XF80007A8[11:9] = 0x00000001U
7691 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7692 // .. PULLUP = 0
7693 // .. ==> 0XF80007A8[12:12] = 0x00000000U
7694 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7695 // .. DisableRcvr = 0
7696 // .. ==> 0XF80007A8[13:13] = 0x00000000U
7697 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7698 // ..
7699 EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
7700 // .. TRI_ENABLE = 0
7701 // .. ==> 0XF80007AC[0:0] = 0x00000000U
7702 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7703 // .. L0_SEL = 0
7704 // .. ==> 0XF80007AC[1:1] = 0x00000000U
7705 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7706 // .. L1_SEL = 0
7707 // .. ==> 0XF80007AC[2:2] = 0x00000000U
7708 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7709 // .. L2_SEL = 0
7710 // .. ==> 0XF80007AC[4:3] = 0x00000000U
7711 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7712 // .. L3_SEL = 4
7713 // .. ==> 0XF80007AC[7:5] = 0x00000004U
7714 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7715 // .. Speed = 0
7716 // .. ==> 0XF80007AC[8:8] = 0x00000000U
7717 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7718 // .. IO_Type = 1
7719 // .. ==> 0XF80007AC[11:9] = 0x00000001U
7720 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7721 // .. PULLUP = 0
7722 // .. ==> 0XF80007AC[12:12] = 0x00000000U
7723 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7724 // .. DisableRcvr = 0
7725 // .. ==> 0XF80007AC[13:13] = 0x00000000U
7726 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7727 // ..
7728 EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
7729 // .. TRI_ENABLE = 0
7730 // .. ==> 0XF80007B0[0:0] = 0x00000000U
7731 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7732 // .. L0_SEL = 0
7733 // .. ==> 0XF80007B0[1:1] = 0x00000000U
7734 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7735 // .. L1_SEL = 0
7736 // .. ==> 0XF80007B0[2:2] = 0x00000000U
7737 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7738 // .. L2_SEL = 0
7739 // .. ==> 0XF80007B0[4:3] = 0x00000000U
7740 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7741 // .. L3_SEL = 4
7742 // .. ==> 0XF80007B0[7:5] = 0x00000004U
7743 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7744 // .. Speed = 0
7745 // .. ==> 0XF80007B0[8:8] = 0x00000000U
7746 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7747 // .. IO_Type = 1
7748 // .. ==> 0XF80007B0[11:9] = 0x00000001U
7749 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7750 // .. PULLUP = 0
7751 // .. ==> 0XF80007B0[12:12] = 0x00000000U
7752 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7753 // .. DisableRcvr = 0
7754 // .. ==> 0XF80007B0[13:13] = 0x00000000U
7755 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7756 // ..
7757 EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
7758 // .. TRI_ENABLE = 0
7759 // .. ==> 0XF80007B4[0:0] = 0x00000000U
7760 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7761 // .. L0_SEL = 0
7762 // .. ==> 0XF80007B4[1:1] = 0x00000000U
7763 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7764 // .. L1_SEL = 0
7765 // .. ==> 0XF80007B4[2:2] = 0x00000000U
7766 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7767 // .. L2_SEL = 0
7768 // .. ==> 0XF80007B4[4:3] = 0x00000000U
7769 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7770 // .. L3_SEL = 4
7771 // .. ==> 0XF80007B4[7:5] = 0x00000004U
7772 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7773 // .. Speed = 0
7774 // .. ==> 0XF80007B4[8:8] = 0x00000000U
7775 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7776 // .. IO_Type = 1
7777 // .. ==> 0XF80007B4[11:9] = 0x00000001U
7778 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7779 // .. PULLUP = 0
7780 // .. ==> 0XF80007B4[12:12] = 0x00000000U
7781 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7782 // .. DisableRcvr = 0
7783 // .. ==> 0XF80007B4[13:13] = 0x00000000U
7784 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7785 // ..
7786 EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
7787 // .. TRI_ENABLE = 1
7788 // .. ==> 0XF80007B8[0:0] = 0x00000001U
7789 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7790 // .. L0_SEL = 0
7791 // .. ==> 0XF80007B8[1:1] = 0x00000000U
7792 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7793 // .. L1_SEL = 0
7794 // .. ==> 0XF80007B8[2:2] = 0x00000000U
7795 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7796 // .. L2_SEL = 0
7797 // .. ==> 0XF80007B8[4:3] = 0x00000000U
7798 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7799 // .. L3_SEL = 1
7800 // .. ==> 0XF80007B8[7:5] = 0x00000001U
7801 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
7802 // .. Speed = 0
7803 // .. ==> 0XF80007B8[8:8] = 0x00000000U
7804 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7805 // .. IO_Type = 1
7806 // .. ==> 0XF80007B8[11:9] = 0x00000001U
7807 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7808 // .. PULLUP = 1
7809 // .. ==> 0XF80007B8[12:12] = 0x00000001U
7810 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
7811 // .. DisableRcvr = 0
7812 // .. ==> 0XF80007B8[13:13] = 0x00000000U
7813 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7814 // ..
7815 EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU ,0x00001221U),
7816 // .. TRI_ENABLE = 0
7817 // .. ==> 0XF80007BC[0:0] = 0x00000000U
7818 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7819 // .. L0_SEL = 0
7820 // .. ==> 0XF80007BC[1:1] = 0x00000000U
7821 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7822 // .. L1_SEL = 0
7823 // .. ==> 0XF80007BC[2:2] = 0x00000000U
7824 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7825 // .. L2_SEL = 0
7826 // .. ==> 0XF80007BC[4:3] = 0x00000000U
7827 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7828 // .. L3_SEL = 1
7829 // .. ==> 0XF80007BC[7:5] = 0x00000001U
7830 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
7831 // .. Speed = 0
7832 // .. ==> 0XF80007BC[8:8] = 0x00000000U
7833 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7834 // .. IO_Type = 1
7835 // .. ==> 0XF80007BC[11:9] = 0x00000001U
7836 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7837 // .. PULLUP = 1
7838 // .. ==> 0XF80007BC[12:12] = 0x00000001U
7839 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
7840 // .. DisableRcvr = 0
7841 // .. ==> 0XF80007BC[13:13] = 0x00000000U
7842 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7843 // ..
7844 EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00001220U),
7845 // .. TRI_ENABLE = 0
7846 // .. ==> 0XF80007C0[0:0] = 0x00000000U
7847 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7848 // .. L0_SEL = 0
7849 // .. ==> 0XF80007C0[1:1] = 0x00000000U
7850 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7851 // .. L1_SEL = 0
7852 // .. ==> 0XF80007C0[2:2] = 0x00000000U
7853 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7854 // .. L2_SEL = 0
7855 // .. ==> 0XF80007C0[4:3] = 0x00000000U
7856 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7857 // .. L3_SEL = 7
7858 // .. ==> 0XF80007C0[7:5] = 0x00000007U
7859 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
7860 // .. Speed = 0
7861 // .. ==> 0XF80007C0[8:8] = 0x00000000U
7862 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7863 // .. IO_Type = 1
7864 // .. ==> 0XF80007C0[11:9] = 0x00000001U
7865 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7866 // .. PULLUP = 0
7867 // .. ==> 0XF80007C0[12:12] = 0x00000000U
7868 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7869 // .. DisableRcvr = 0
7870 // .. ==> 0XF80007C0[13:13] = 0x00000000U
7871 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7872 // ..
7873 EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
7874 // .. TRI_ENABLE = 1
7875 // .. ==> 0XF80007C4[0:0] = 0x00000001U
7876 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7877 // .. L0_SEL = 0
7878 // .. ==> 0XF80007C4[1:1] = 0x00000000U
7879 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7880 // .. L1_SEL = 0
7881 // .. ==> 0XF80007C4[2:2] = 0x00000000U
7882 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7883 // .. L2_SEL = 0
7884 // .. ==> 0XF80007C4[4:3] = 0x00000000U
7885 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7886 // .. L3_SEL = 7
7887 // .. ==> 0XF80007C4[7:5] = 0x00000007U
7888 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
7889 // .. Speed = 0
7890 // .. ==> 0XF80007C4[8:8] = 0x00000000U
7891 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7892 // .. IO_Type = 1
7893 // .. ==> 0XF80007C4[11:9] = 0x00000001U
7894 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7895 // .. PULLUP = 0
7896 // .. ==> 0XF80007C4[12:12] = 0x00000000U
7897 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7898 // .. DisableRcvr = 0
7899 // .. ==> 0XF80007C4[13:13] = 0x00000000U
7900 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7901 // ..
7902 EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
7903 // .. TRI_ENABLE = 0
7904 // .. ==> 0XF80007C8[0:0] = 0x00000000U
7905 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7906 // .. L0_SEL = 0
7907 // .. ==> 0XF80007C8[1:1] = 0x00000000U
7908 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7909 // .. L1_SEL = 0
7910 // .. ==> 0XF80007C8[2:2] = 0x00000000U
7911 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7912 // .. L2_SEL = 0
7913 // .. ==> 0XF80007C8[4:3] = 0x00000000U
7914 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7915 // .. L3_SEL = 2
7916 // .. ==> 0XF80007C8[7:5] = 0x00000002U
7917 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
7918 // .. Speed = 0
7919 // .. ==> 0XF80007C8[8:8] = 0x00000000U
7920 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7921 // .. IO_Type = 1
7922 // .. ==> 0XF80007C8[11:9] = 0x00000001U
7923 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7924 // .. PULLUP = 1
7925 // .. ==> 0XF80007C8[12:12] = 0x00000001U
7926 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
7927 // .. DisableRcvr = 0
7928 // .. ==> 0XF80007C8[13:13] = 0x00000000U
7929 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7930 // ..
7931 EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00001240U),
7932 // .. TRI_ENABLE = 0
7933 // .. ==> 0XF80007CC[0:0] = 0x00000000U
7934 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7935 // .. L0_SEL = 0
7936 // .. ==> 0XF80007CC[1:1] = 0x00000000U
7937 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7938 // .. L1_SEL = 0
7939 // .. ==> 0XF80007CC[2:2] = 0x00000000U
7940 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7941 // .. L2_SEL = 0
7942 // .. ==> 0XF80007CC[4:3] = 0x00000000U
7943 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7944 // .. L3_SEL = 2
7945 // .. ==> 0XF80007CC[7:5] = 0x00000002U
7946 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
7947 // .. Speed = 0
7948 // .. ==> 0XF80007CC[8:8] = 0x00000000U
7949 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7950 // .. IO_Type = 1
7951 // .. ==> 0XF80007CC[11:9] = 0x00000001U
7952 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7953 // .. PULLUP = 1
7954 // .. ==> 0XF80007CC[12:12] = 0x00000001U
7955 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
7956 // .. DisableRcvr = 0
7957 // .. ==> 0XF80007CC[13:13] = 0x00000000U
7958 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7959 // ..
7960 EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00001240U),
7961 // .. TRI_ENABLE = 0
7962 // .. ==> 0XF80007D0[0:0] = 0x00000000U
7963 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7964 // .. L0_SEL = 0
7965 // .. ==> 0XF80007D0[1:1] = 0x00000000U
7966 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7967 // .. L1_SEL = 0
7968 // .. ==> 0XF80007D0[2:2] = 0x00000000U
7969 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7970 // .. L2_SEL = 0
7971 // .. ==> 0XF80007D0[4:3] = 0x00000000U
7972 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7973 // .. L3_SEL = 4
7974 // .. ==> 0XF80007D0[7:5] = 0x00000004U
7975 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7976 // .. Speed = 0
7977 // .. ==> 0XF80007D0[8:8] = 0x00000000U
7978 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7979 // .. IO_Type = 1
7980 // .. ==> 0XF80007D0[11:9] = 0x00000001U
7981 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7982 // .. PULLUP = 0
7983 // .. ==> 0XF80007D0[12:12] = 0x00000000U
7984 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7985 // .. DisableRcvr = 0
7986 // .. ==> 0XF80007D0[13:13] = 0x00000000U
7987 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7988 // ..
7989 EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
7990 // .. TRI_ENABLE = 0
7991 // .. ==> 0XF80007D4[0:0] = 0x00000000U
7992 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7993 // .. L0_SEL = 0
7994 // .. ==> 0XF80007D4[1:1] = 0x00000000U
7995 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7996 // .. L1_SEL = 0
7997 // .. ==> 0XF80007D4[2:2] = 0x00000000U
7998 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7999 // .. L2_SEL = 0
8000 // .. ==> 0XF80007D4[4:3] = 0x00000000U
8001 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
8002 // .. L3_SEL = 4
8003 // .. ==> 0XF80007D4[7:5] = 0x00000004U
8004 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
8005 // .. Speed = 0
8006 // .. ==> 0XF80007D4[8:8] = 0x00000000U
8007 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
8008 // .. IO_Type = 1
8009 // .. ==> 0XF80007D4[11:9] = 0x00000001U
8010 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
8011 // .. PULLUP = 0
8012 // .. ==> 0XF80007D4[12:12] = 0x00000000U
8013 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
8014 // .. DisableRcvr = 0
8015 // .. ==> 0XF80007D4[13:13] = 0x00000000U
8016 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
8017 // ..
8018 EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
8019 // .. SDIO0_WP_SEL = 15
8020 // .. ==> 0XF8000830[5:0] = 0x0000000FU
8021 // .. ==> MASK : 0x0000003FU VAL : 0x0000000FU
8022 // .. SDIO0_CD_SEL = 0
8023 // .. ==> 0XF8000830[21:16] = 0x00000000U
8024 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
8025 // ..
8026 EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x0000000FU),
8027 // .. FINISH: MIO PROGRAMMING
8028 // .. START: LOCK IT BACK
8029 // .. LOCK_KEY = 0X767B
8030 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8031 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8032 // ..
8033 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8034 // .. FINISH: LOCK IT BACK
8035 // FINISH: top
8036 //
8037 EMIT_EXIT(),
8038
8039 //
8040};
8041
8042unsigned long ps7_peripherals_init_data_2_0[] = {
8043 // START: top
8044 // .. START: SLCR SETTINGS
8045 // .. UNLOCK_KEY = 0XDF0D
8046 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8047 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8048 // ..
8049 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8050 // .. FINISH: SLCR SETTINGS
8051 // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
8052 // .. IBUF_DISABLE_MODE = 0x1
8053 // .. ==> 0XF8000B48[7:7] = 0x00000001U
8054 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
8055 // .. TERM_DISABLE_MODE = 0x1
8056 // .. ==> 0XF8000B48[8:8] = 0x00000001U
8057 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
8058 // ..
8059 EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
8060 // .. IBUF_DISABLE_MODE = 0x1
8061 // .. ==> 0XF8000B4C[7:7] = 0x00000001U
8062 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
8063 // .. TERM_DISABLE_MODE = 0x1
8064 // .. ==> 0XF8000B4C[8:8] = 0x00000001U
8065 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
8066 // ..
8067 EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
8068 // .. IBUF_DISABLE_MODE = 0x1
8069 // .. ==> 0XF8000B50[7:7] = 0x00000001U
8070 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
8071 // .. TERM_DISABLE_MODE = 0x1
8072 // .. ==> 0XF8000B50[8:8] = 0x00000001U
8073 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
8074 // ..
8075 EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
8076 // .. IBUF_DISABLE_MODE = 0x1
8077 // .. ==> 0XF8000B54[7:7] = 0x00000001U
8078 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
8079 // .. TERM_DISABLE_MODE = 0x1
8080 // .. ==> 0XF8000B54[8:8] = 0x00000001U
8081 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
8082 // ..
8083 EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
8084 // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
8085 // .. START: LOCK IT BACK
8086 // .. LOCK_KEY = 0X767B
8087 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8088 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8089 // ..
8090 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8091 // .. FINISH: LOCK IT BACK
8092 // .. START: SRAM/NOR SET OPMODE
8093 // .. FINISH: SRAM/NOR SET OPMODE
8094 // .. START: UART REGISTERS
8095 // .. BDIV = 0x6
8096 // .. ==> 0XE0001034[7:0] = 0x00000006U
8097 // .. ==> MASK : 0x000000FFU VAL : 0x00000006U
8098 // ..
8099 EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
8100 // .. CD = 0x3e
8101 // .. ==> 0XE0001018[15:0] = 0x0000003EU
8102 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000003EU
8103 // ..
8104 EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
8105 // .. STPBRK = 0x0
8106 // .. ==> 0XE0001000[8:8] = 0x00000000U
8107 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
8108 // .. STTBRK = 0x0
8109 // .. ==> 0XE0001000[7:7] = 0x00000000U
8110 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
8111 // .. RSTTO = 0x0
8112 // .. ==> 0XE0001000[6:6] = 0x00000000U
8113 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
8114 // .. TXDIS = 0x0
8115 // .. ==> 0XE0001000[5:5] = 0x00000000U
8116 // .. ==> MASK : 0x00000020U VAL : 0x00000000U
8117 // .. TXEN = 0x1
8118 // .. ==> 0XE0001000[4:4] = 0x00000001U
8119 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
8120 // .. RXDIS = 0x0
8121 // .. ==> 0XE0001000[3:3] = 0x00000000U
8122 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
8123 // .. RXEN = 0x1
8124 // .. ==> 0XE0001000[2:2] = 0x00000001U
8125 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
8126 // .. TXRES = 0x1
8127 // .. ==> 0XE0001000[1:1] = 0x00000001U
8128 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
8129 // .. RXRES = 0x1
8130 // .. ==> 0XE0001000[0:0] = 0x00000001U
8131 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8132 // ..
8133 EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
8134 // .. IRMODE = 0x0
8135 // .. ==> 0XE0001004[11:11] = 0x00000000U
8136 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
8137 // .. UCLKEN = 0x0
8138 // .. ==> 0XE0001004[10:10] = 0x00000000U
8139 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
8140 // .. CHMODE = 0x0
8141 // .. ==> 0XE0001004[9:8] = 0x00000000U
8142 // .. ==> MASK : 0x00000300U VAL : 0x00000000U
8143 // .. NBSTOP = 0x0
8144 // .. ==> 0XE0001004[7:6] = 0x00000000U
8145 // .. ==> MASK : 0x000000C0U VAL : 0x00000000U
8146 // .. PAR = 0x4
8147 // .. ==> 0XE0001004[5:3] = 0x00000004U
8148 // .. ==> MASK : 0x00000038U VAL : 0x00000020U
8149 // .. CHRL = 0x0
8150 // .. ==> 0XE0001004[2:1] = 0x00000000U
8151 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
8152 // .. CLKS = 0x0
8153 // .. ==> 0XE0001004[0:0] = 0x00000000U
8154 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
8155 // ..
8156 EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
8157 // .. FINISH: UART REGISTERS
8158 // .. START: QSPI REGISTERS
8159 // .. Holdb_dr = 1
8160 // .. ==> 0XE000D000[19:19] = 0x00000001U
8161 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
8162 // ..
8163 EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
8164 // .. FINISH: QSPI REGISTERS
8165 // .. START: PL POWER ON RESET REGISTERS
8166 // .. PCFG_POR_CNT_4K = 0
8167 // .. ==> 0XF8007000[29:29] = 0x00000000U
8168 // .. ==> MASK : 0x20000000U VAL : 0x00000000U
8169 // ..
8170 EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
8171 // .. FINISH: PL POWER ON RESET REGISTERS
8172 // .. START: SMC TIMING CALCULATION REGISTER UPDATE
8173 // .. .. START: NAND SET CYCLE
8174 // .. .. FINISH: NAND SET CYCLE
8175 // .. .. START: OPMODE
8176 // .. .. FINISH: OPMODE
8177 // .. .. START: DIRECT COMMAND
8178 // .. .. FINISH: DIRECT COMMAND
8179 // .. .. START: SRAM/NOR CS0 SET CYCLE
8180 // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
8181 // .. .. START: DIRECT COMMAND
8182 // .. .. FINISH: DIRECT COMMAND
8183 // .. .. START: NOR CS0 BASE ADDRESS
8184 // .. .. FINISH: NOR CS0 BASE ADDRESS
8185 // .. .. START: SRAM/NOR CS1 SET CYCLE
8186 // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
8187 // .. .. START: DIRECT COMMAND
8188 // .. .. FINISH: DIRECT COMMAND
8189 // .. .. START: NOR CS1 BASE ADDRESS
8190 // .. .. FINISH: NOR CS1 BASE ADDRESS
8191 // .. .. START: USB RESET
8192 // .. .. .. START: USB0 RESET
8193 // .. .. .. .. START: DIR MODE BANK 0
8194 // .. .. .. .. DIRECTION_0 = 0x80
8195 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
8196 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
8197 // .. .. .. ..
8198 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
8199 // .. .. .. .. FINISH: DIR MODE BANK 0
8200 // .. .. .. .. START: DIR MODE BANK 1
8201 // .. .. .. .. FINISH: DIR MODE BANK 1
8202 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8203 // .. .. .. .. MASK_0_LSW = 0xff7f
8204 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
8205 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
8206 // .. .. .. .. DATA_0_LSW = 0x80
8207 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
8208 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
8209 // .. .. .. ..
8210 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
8211 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8212 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8213 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8214 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8215 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8216 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8217 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8218 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8219 // .. .. .. .. OP_ENABLE_0 = 0x80
8220 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
8221 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
8222 // .. .. .. ..
8223 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
8224 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8225 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8226 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8227 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8228 // .. .. .. .. MASK_0_LSW = 0xff7f
8229 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
8230 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
8231 // .. .. .. .. DATA_0_LSW = 0x0
8232 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
8233 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
8234 // .. .. .. ..
8235 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
8236 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8237 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8238 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8239 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8240 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8241 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8242 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8243 // .. .. .. .. START: ADD 1 MS DELAY
8244 // .. .. .. ..
8245 EMIT_MASKDELAY(0XF8F00200, 1),
8246 // .. .. .. .. FINISH: ADD 1 MS DELAY
8247 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8248 // .. .. .. .. MASK_0_LSW = 0xff7f
8249 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
8250 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
8251 // .. .. .. .. DATA_0_LSW = 0x80
8252 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
8253 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
8254 // .. .. .. ..
8255 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
8256 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8257 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8258 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8259 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8260 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8261 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8262 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8263 // .. .. .. FINISH: USB0 RESET
8264 // .. .. .. START: USB1 RESET
8265 // .. .. .. .. START: DIR MODE BANK 0
8266 // .. .. .. .. FINISH: DIR MODE BANK 0
8267 // .. .. .. .. START: DIR MODE BANK 1
8268 // .. .. .. .. FINISH: DIR MODE BANK 1
8269 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8270 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8271 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8272 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8273 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8274 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8275 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8276 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8277 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8278 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8279 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8280 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8281 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8282 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8283 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8284 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8285 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8286 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8287 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8288 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8289 // .. .. .. .. START: ADD 1 MS DELAY
8290 // .. .. .. ..
8291 EMIT_MASKDELAY(0XF8F00200, 1),
8292 // .. .. .. .. FINISH: ADD 1 MS DELAY
8293 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8294 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8295 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8296 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8297 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8298 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8299 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8300 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8301 // .. .. .. FINISH: USB1 RESET
8302 // .. .. FINISH: USB RESET
8303 // .. .. START: ENET RESET
8304 // .. .. .. START: ENET0 RESET
8305 // .. .. .. .. START: DIR MODE BANK 0
8306 // .. .. .. .. DIRECTION_0 = 0x800
8307 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000800U
8308 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
8309 // .. .. .. ..
8310 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000800U),
8311 // .. .. .. .. FINISH: DIR MODE BANK 0
8312 // .. .. .. .. START: DIR MODE BANK 1
8313 // .. .. .. .. FINISH: DIR MODE BANK 1
8314 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8315 // .. .. .. .. MASK_0_LSW = 0xf7ff
8316 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
8317 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
8318 // .. .. .. .. DATA_0_LSW = 0x800
8319 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
8320 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
8321 // .. .. .. ..
8322 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
8323 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8324 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8325 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8326 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8327 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8328 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8329 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8330 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8331 // .. .. .. .. OP_ENABLE_0 = 0x800
8332 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000800U
8333 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
8334 // .. .. .. ..
8335 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000800U),
8336 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8337 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8338 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8339 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8340 // .. .. .. .. MASK_0_LSW = 0xf7ff
8341 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
8342 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
8343 // .. .. .. .. DATA_0_LSW = 0x0
8344 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
8345 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
8346 // .. .. .. ..
8347 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0000U),
8348 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8349 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8350 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8351 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8352 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8353 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8354 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8355 // .. .. .. .. START: ADD 1 MS DELAY
8356 // .. .. .. ..
8357 EMIT_MASKDELAY(0XF8F00200, 1),
8358 // .. .. .. .. FINISH: ADD 1 MS DELAY
8359 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8360 // .. .. .. .. MASK_0_LSW = 0xf7ff
8361 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
8362 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
8363 // .. .. .. .. DATA_0_LSW = 0x800
8364 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
8365 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
8366 // .. .. .. ..
8367 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
8368 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8369 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8370 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8371 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8372 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8373 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8374 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8375 // .. .. .. FINISH: ENET0 RESET
8376 // .. .. .. START: ENET1 RESET
8377 // .. .. .. .. START: DIR MODE BANK 0
8378 // .. .. .. .. FINISH: DIR MODE BANK 0
8379 // .. .. .. .. START: DIR MODE BANK 1
8380 // .. .. .. .. FINISH: DIR MODE BANK 1
8381 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8382 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8383 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8384 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8385 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8386 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8387 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8388 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8389 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8390 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8391 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8392 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8393 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8394 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8395 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8396 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8397 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8398 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8399 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8400 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8401 // .. .. .. .. START: ADD 1 MS DELAY
8402 // .. .. .. ..
8403 EMIT_MASKDELAY(0XF8F00200, 1),
8404 // .. .. .. .. FINISH: ADD 1 MS DELAY
8405 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8406 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8407 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8408 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8409 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8410 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8411 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8412 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8413 // .. .. .. FINISH: ENET1 RESET
8414 // .. .. FINISH: ENET RESET
8415 // .. .. START: I2C RESET
8416 // .. .. .. START: I2C0 RESET
8417 // .. .. .. .. START: DIR MODE GPIO BANK0
8418 // .. .. .. .. DIRECTION_0 = 0x2000
8419 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00002000U
8420 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
8421 // .. .. .. ..
8422 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00002000U),
8423 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
8424 // .. .. .. .. START: DIR MODE GPIO BANK1
8425 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
8426 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8427 // .. .. .. .. MASK_0_LSW = 0xdfff
8428 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
8429 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
8430 // .. .. .. .. DATA_0_LSW = 0x2000
8431 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
8432 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
8433 // .. .. .. ..
8434 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
8435 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8436 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8437 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8438 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8439 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8440 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8441 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8442 // .. .. .. .. START: OUTPUT ENABLE
8443 // .. .. .. .. OP_ENABLE_0 = 0x2000
8444 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00002000U
8445 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
8446 // .. .. .. ..
8447 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00002000U),
8448 // .. .. .. .. FINISH: OUTPUT ENABLE
8449 // .. .. .. .. START: OUTPUT ENABLE
8450 // .. .. .. .. FINISH: OUTPUT ENABLE
8451 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8452 // .. .. .. .. MASK_0_LSW = 0xdfff
8453 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
8454 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
8455 // .. .. .. .. DATA_0_LSW = 0x0
8456 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
8457 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
8458 // .. .. .. ..
8459 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF0000U),
8460 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8461 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8462 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8463 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8464 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8465 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8466 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8467 // .. .. .. .. START: ADD 1 MS DELAY
8468 // .. .. .. ..
8469 EMIT_MASKDELAY(0XF8F00200, 1),
8470 // .. .. .. .. FINISH: ADD 1 MS DELAY
8471 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8472 // .. .. .. .. MASK_0_LSW = 0xdfff
8473 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
8474 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
8475 // .. .. .. .. DATA_0_LSW = 0x2000
8476 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
8477 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
8478 // .. .. .. ..
8479 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
8480 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8481 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8482 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8483 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8484 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8485 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8486 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8487 // .. .. .. FINISH: I2C0 RESET
8488 // .. .. .. START: I2C1 RESET
8489 // .. .. .. .. START: DIR MODE GPIO BANK0
8490 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
8491 // .. .. .. .. START: DIR MODE GPIO BANK1
8492 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
8493 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8494 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8495 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8496 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8497 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8498 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8499 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8500 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8501 // .. .. .. .. START: OUTPUT ENABLE
8502 // .. .. .. .. FINISH: OUTPUT ENABLE
8503 // .. .. .. .. START: OUTPUT ENABLE
8504 // .. .. .. .. FINISH: OUTPUT ENABLE
8505 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8506 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8507 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8508 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8509 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8510 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8511 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8512 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8513 // .. .. .. .. START: ADD 1 MS DELAY
8514 // .. .. .. ..
8515 EMIT_MASKDELAY(0XF8F00200, 1),
8516 // .. .. .. .. FINISH: ADD 1 MS DELAY
8517 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8518 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8519 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8520 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8521 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8522 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8523 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8524 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8525 // .. .. .. FINISH: I2C1 RESET
8526 // .. .. FINISH: I2C RESET
8527 // .. .. START: NOR CHIP SELECT
8528 // .. .. .. START: DIR MODE BANK 0
8529 // .. .. .. FINISH: DIR MODE BANK 0
8530 // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8531 // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8532 // .. .. .. START: OUTPUT ENABLE BANK 0
8533 // .. .. .. FINISH: OUTPUT ENABLE BANK 0
8534 // .. .. FINISH: NOR CHIP SELECT
8535 // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
8536 // FINISH: top
8537 //
8538 EMIT_EXIT(),
8539
8540 //
8541};
8542
8543unsigned long ps7_post_config_2_0[] = {
8544 // START: top
8545 // .. START: SLCR SETTINGS
8546 // .. UNLOCK_KEY = 0XDF0D
8547 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8548 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8549 // ..
8550 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8551 // .. FINISH: SLCR SETTINGS
8552 // .. START: ENABLING LEVEL SHIFTER
8553 // .. USER_INP_ICT_EN_0 = 3
8554 // .. ==> 0XF8000900[1:0] = 0x00000003U
8555 // .. ==> MASK : 0x00000003U VAL : 0x00000003U
8556 // .. USER_INP_ICT_EN_1 = 3
8557 // .. ==> 0XF8000900[3:2] = 0x00000003U
8558 // .. ==> MASK : 0x0000000CU VAL : 0x0000000CU
8559 // ..
8560 EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
8561 // .. FINISH: ENABLING LEVEL SHIFTER
8562 // .. START: FPGA RESETS TO 0
8563 // .. reserved_3 = 0
8564 // .. ==> 0XF8000240[31:25] = 0x00000000U
8565 // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
8566 // .. FPGA_ACP_RST = 0
8567 // .. ==> 0XF8000240[24:24] = 0x00000000U
8568 // .. ==> MASK : 0x01000000U VAL : 0x00000000U
8569 // .. FPGA_AXDS3_RST = 0
8570 // .. ==> 0XF8000240[23:23] = 0x00000000U
8571 // .. ==> MASK : 0x00800000U VAL : 0x00000000U
8572 // .. FPGA_AXDS2_RST = 0
8573 // .. ==> 0XF8000240[22:22] = 0x00000000U
8574 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
8575 // .. FPGA_AXDS1_RST = 0
8576 // .. ==> 0XF8000240[21:21] = 0x00000000U
8577 // .. ==> MASK : 0x00200000U VAL : 0x00000000U
8578 // .. FPGA_AXDS0_RST = 0
8579 // .. ==> 0XF8000240[20:20] = 0x00000000U
8580 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
8581 // .. reserved_2 = 0
8582 // .. ==> 0XF8000240[19:18] = 0x00000000U
8583 // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
8584 // .. FSSW1_FPGA_RST = 0
8585 // .. ==> 0XF8000240[17:17] = 0x00000000U
8586 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
8587 // .. FSSW0_FPGA_RST = 0
8588 // .. ==> 0XF8000240[16:16] = 0x00000000U
8589 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
8590 // .. reserved_1 = 0
8591 // .. ==> 0XF8000240[15:14] = 0x00000000U
8592 // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
8593 // .. FPGA_FMSW1_RST = 0
8594 // .. ==> 0XF8000240[13:13] = 0x00000000U
8595 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
8596 // .. FPGA_FMSW0_RST = 0
8597 // .. ==> 0XF8000240[12:12] = 0x00000000U
8598 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
8599 // .. FPGA_DMA3_RST = 0
8600 // .. ==> 0XF8000240[11:11] = 0x00000000U
8601 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
8602 // .. FPGA_DMA2_RST = 0
8603 // .. ==> 0XF8000240[10:10] = 0x00000000U
8604 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
8605 // .. FPGA_DMA1_RST = 0
8606 // .. ==> 0XF8000240[9:9] = 0x00000000U
8607 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
8608 // .. FPGA_DMA0_RST = 0
8609 // .. ==> 0XF8000240[8:8] = 0x00000000U
8610 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
8611 // .. reserved = 0
8612 // .. ==> 0XF8000240[7:4] = 0x00000000U
8613 // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
8614 // .. FPGA3_OUT_RST = 0
8615 // .. ==> 0XF8000240[3:3] = 0x00000000U
8616 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
8617 // .. FPGA2_OUT_RST = 0
8618 // .. ==> 0XF8000240[2:2] = 0x00000000U
8619 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
8620 // .. FPGA1_OUT_RST = 0
8621 // .. ==> 0XF8000240[1:1] = 0x00000000U
8622 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
8623 // .. FPGA0_OUT_RST = 0
8624 // .. ==> 0XF8000240[0:0] = 0x00000000U
8625 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
8626 // ..
8627 EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
8628 // .. FINISH: FPGA RESETS TO 0
8629 // .. START: AFI REGISTERS
8630 // .. .. START: AFI0 REGISTERS
8631 // .. .. FINISH: AFI0 REGISTERS
8632 // .. .. START: AFI1 REGISTERS
8633 // .. .. FINISH: AFI1 REGISTERS
8634 // .. .. START: AFI2 REGISTERS
8635 // .. .. FINISH: AFI2 REGISTERS
8636 // .. .. START: AFI3 REGISTERS
8637 // .. .. FINISH: AFI3 REGISTERS
8638 // .. FINISH: AFI REGISTERS
8639 // .. START: LOCK IT BACK
8640 // .. LOCK_KEY = 0X767B
8641 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8642 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8643 // ..
8644 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8645 // .. FINISH: LOCK IT BACK
8646 // FINISH: top
8647 //
8648 EMIT_EXIT(),
8649
8650 //
8651};
8652
8653unsigned long ps7_debug_2_0[] = {
8654 // START: top
8655 // .. START: CROSS TRIGGER CONFIGURATIONS
8656 // .. .. START: UNLOCKING CTI REGISTERS
8657 // .. .. KEY = 0XC5ACCE55
8658 // .. .. ==> 0XF8898FB0[31:0] = 0xC5ACCE55U
8659 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
8660 // .. ..
8661 EMIT_MASKWRITE(0XF8898FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
8662 // .. .. KEY = 0XC5ACCE55
8663 // .. .. ==> 0XF8899FB0[31:0] = 0xC5ACCE55U
8664 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
8665 // .. ..
8666 EMIT_MASKWRITE(0XF8899FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
8667 // .. .. KEY = 0XC5ACCE55
8668 // .. .. ==> 0XF8809FB0[31:0] = 0xC5ACCE55U
8669 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
8670 // .. ..
8671 EMIT_MASKWRITE(0XF8809FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
8672 // .. .. FINISH: UNLOCKING CTI REGISTERS
8673 // .. .. START: ENABLING CTI MODULES AND CHANNELS
8674 // .. .. FINISH: ENABLING CTI MODULES AND CHANNELS
8675 // .. .. START: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
8676 // .. .. FINISH: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
8677 // .. FINISH: CROSS TRIGGER CONFIGURATIONS
8678 // FINISH: top
8679 //
8680 EMIT_EXIT(),
8681
8682 //
8683};
8684
8685unsigned long ps7_pll_init_data_1_0[] = {
8686 // START: top
8687 // .. START: SLCR SETTINGS
8688 // .. UNLOCK_KEY = 0XDF0D
8689 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8690 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8691 // ..
8692 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8693 // .. FINISH: SLCR SETTINGS
8694 // .. START: PLL SLCR REGISTERS
8695 // .. .. START: ARM PLL INIT
8696 // .. .. PLL_RES = 0x2
8697 // .. .. ==> 0XF8000110[7:4] = 0x00000002U
8698 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
8699 // .. .. PLL_CP = 0x2
8700 // .. .. ==> 0XF8000110[11:8] = 0x00000002U
8701 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8702 // .. .. LOCK_CNT = 0xfa
8703 // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
8704 // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
8705 // .. ..
8706 EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
8707 // .. .. .. START: UPDATE FB_DIV
8708 // .. .. .. PLL_FDIV = 0x28
8709 // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
8710 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
8711 // .. .. ..
8712 EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
8713 // .. .. .. FINISH: UPDATE FB_DIV
8714 // .. .. .. START: BY PASS PLL
8715 // .. .. .. PLL_BYPASS_FORCE = 1
8716 // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
8717 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
8718 // .. .. ..
8719 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
8720 // .. .. .. FINISH: BY PASS PLL
8721 // .. .. .. START: ASSERT RESET
8722 // .. .. .. PLL_RESET = 1
8723 // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
8724 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8725 // .. .. ..
8726 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
8727 // .. .. .. FINISH: ASSERT RESET
8728 // .. .. .. START: DEASSERT RESET
8729 // .. .. .. PLL_RESET = 0
8730 // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
8731 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8732 // .. .. ..
8733 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
8734 // .. .. .. FINISH: DEASSERT RESET
8735 // .. .. .. START: CHECK PLL STATUS
8736 // .. .. .. ARM_PLL_LOCK = 1
8737 // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
8738 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8739 // .. .. ..
8740 EMIT_MASKPOLL(0XF800010C, 0x00000001U),
8741 // .. .. .. FINISH: CHECK PLL STATUS
8742 // .. .. .. START: REMOVE PLL BY PASS
8743 // .. .. .. PLL_BYPASS_FORCE = 0
8744 // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
8745 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
8746 // .. .. ..
8747 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
8748 // .. .. .. FINISH: REMOVE PLL BY PASS
8749 // .. .. .. SRCSEL = 0x0
8750 // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
8751 // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
8752 // .. .. .. DIVISOR = 0x2
8753 // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
8754 // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
8755 // .. .. .. CPU_6OR4XCLKACT = 0x1
8756 // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
8757 // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
8758 // .. .. .. CPU_3OR2XCLKACT = 0x1
8759 // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
8760 // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
8761 // .. .. .. CPU_2XCLKACT = 0x1
8762 // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
8763 // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
8764 // .. .. .. CPU_1XCLKACT = 0x1
8765 // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
8766 // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
8767 // .. .. .. CPU_PERI_CLKACT = 0x1
8768 // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
8769 // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
8770 // .. .. ..
8771 EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
8772 // .. .. FINISH: ARM PLL INIT
8773 // .. .. START: DDR PLL INIT
8774 // .. .. PLL_RES = 0x2
8775 // .. .. ==> 0XF8000114[7:4] = 0x00000002U
8776 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
8777 // .. .. PLL_CP = 0x2
8778 // .. .. ==> 0XF8000114[11:8] = 0x00000002U
8779 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8780 // .. .. LOCK_CNT = 0x12c
8781 // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
8782 // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
8783 // .. ..
8784 EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
8785 // .. .. .. START: UPDATE FB_DIV
8786 // .. .. .. PLL_FDIV = 0x20
8787 // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
8788 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
8789 // .. .. ..
8790 EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
8791 // .. .. .. FINISH: UPDATE FB_DIV
8792 // .. .. .. START: BY PASS PLL
8793 // .. .. .. PLL_BYPASS_FORCE = 1
8794 // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
8795 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
8796 // .. .. ..
8797 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
8798 // .. .. .. FINISH: BY PASS PLL
8799 // .. .. .. START: ASSERT RESET
8800 // .. .. .. PLL_RESET = 1
8801 // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
8802 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8803 // .. .. ..
8804 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
8805 // .. .. .. FINISH: ASSERT RESET
8806 // .. .. .. START: DEASSERT RESET
8807 // .. .. .. PLL_RESET = 0
8808 // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
8809 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8810 // .. .. ..
8811 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
8812 // .. .. .. FINISH: DEASSERT RESET
8813 // .. .. .. START: CHECK PLL STATUS
8814 // .. .. .. DDR_PLL_LOCK = 1
8815 // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
8816 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
8817 // .. .. ..
8818 EMIT_MASKPOLL(0XF800010C, 0x00000002U),
8819 // .. .. .. FINISH: CHECK PLL STATUS
8820 // .. .. .. START: REMOVE PLL BY PASS
8821 // .. .. .. PLL_BYPASS_FORCE = 0
8822 // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
8823 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
8824 // .. .. ..
8825 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
8826 // .. .. .. FINISH: REMOVE PLL BY PASS
8827 // .. .. .. DDR_3XCLKACT = 0x1
8828 // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
8829 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8830 // .. .. .. DDR_2XCLKACT = 0x1
8831 // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
8832 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
8833 // .. .. .. DDR_3XCLK_DIVISOR = 0x2
8834 // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
8835 // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
8836 // .. .. .. DDR_2XCLK_DIVISOR = 0x3
8837 // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
8838 // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
8839 // .. .. ..
8840 EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
8841 // .. .. FINISH: DDR PLL INIT
8842 // .. .. START: IO PLL INIT
8843 // .. .. PLL_RES = 0xc
8844 // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
8845 // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
8846 // .. .. PLL_CP = 0x2
8847 // .. .. ==> 0XF8000118[11:8] = 0x00000002U
8848 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8849 // .. .. LOCK_CNT = 0x145
8850 // .. .. ==> 0XF8000118[21:12] = 0x00000145U
8851 // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
8852 // .. ..
8853 EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
8854 // .. .. .. START: UPDATE FB_DIV
8855 // .. .. .. PLL_FDIV = 0x1e
8856 // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
8857 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
8858 // .. .. ..
8859 EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
8860 // .. .. .. FINISH: UPDATE FB_DIV
8861 // .. .. .. START: BY PASS PLL
8862 // .. .. .. PLL_BYPASS_FORCE = 1
8863 // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
8864 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
8865 // .. .. ..
8866 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
8867 // .. .. .. FINISH: BY PASS PLL
8868 // .. .. .. START: ASSERT RESET
8869 // .. .. .. PLL_RESET = 1
8870 // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
8871 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8872 // .. .. ..
8873 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
8874 // .. .. .. FINISH: ASSERT RESET
8875 // .. .. .. START: DEASSERT RESET
8876 // .. .. .. PLL_RESET = 0
8877 // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
8878 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8879 // .. .. ..
8880 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
8881 // .. .. .. FINISH: DEASSERT RESET
8882 // .. .. .. START: CHECK PLL STATUS
8883 // .. .. .. IO_PLL_LOCK = 1
8884 // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
8885 // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
8886 // .. .. ..
8887 EMIT_MASKPOLL(0XF800010C, 0x00000004U),
8888 // .. .. .. FINISH: CHECK PLL STATUS
8889 // .. .. .. START: REMOVE PLL BY PASS
8890 // .. .. .. PLL_BYPASS_FORCE = 0
8891 // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
8892 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
8893 // .. .. ..
8894 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
8895 // .. .. .. FINISH: REMOVE PLL BY PASS
8896 // .. .. FINISH: IO PLL INIT
8897 // .. FINISH: PLL SLCR REGISTERS
8898 // .. START: LOCK IT BACK
8899 // .. LOCK_KEY = 0X767B
8900 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8901 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8902 // ..
8903 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8904 // .. FINISH: LOCK IT BACK
8905 // FINISH: top
8906 //
8907 EMIT_EXIT(),
8908
8909 //
8910};
8911
8912unsigned long ps7_clock_init_data_1_0[] = {
8913 // START: top
8914 // .. START: SLCR SETTINGS
8915 // .. UNLOCK_KEY = 0XDF0D
8916 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8917 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8918 // ..
8919 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8920 // .. FINISH: SLCR SETTINGS
8921 // .. START: CLOCK CONTROL SLCR REGISTERS
8922 // .. CLKACT = 0x1
8923 // .. ==> 0XF8000128[0:0] = 0x00000001U
8924 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8925 // .. DIVISOR0 = 0x23
8926 // .. ==> 0XF8000128[13:8] = 0x00000023U
8927 // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
8928 // .. DIVISOR1 = 0x3
8929 // .. ==> 0XF8000128[25:20] = 0x00000003U
8930 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
8931 // ..
8932 EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
8933 // .. CLKACT = 0x1
8934 // .. ==> 0XF8000138[0:0] = 0x00000001U
8935 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8936 // .. SRCSEL = 0x0
8937 // .. ==> 0XF8000138[4:4] = 0x00000000U
8938 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
8939 // ..
8940 EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
8941 // .. CLKACT = 0x1
8942 // .. ==> 0XF8000140[0:0] = 0x00000001U
8943 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8944 // .. SRCSEL = 0x0
8945 // .. ==> 0XF8000140[6:4] = 0x00000000U
8946 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
8947 // .. DIVISOR = 0x8
8948 // .. ==> 0XF8000140[13:8] = 0x00000008U
8949 // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
8950 // .. DIVISOR1 = 0x5
8951 // .. ==> 0XF8000140[25:20] = 0x00000005U
8952 // .. ==> MASK : 0x03F00000U VAL : 0x00500000U
8953 // ..
8954 EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00500801U),
8955 // .. CLKACT = 0x1
8956 // .. ==> 0XF800014C[0:0] = 0x00000001U
8957 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8958 // .. SRCSEL = 0x0
8959 // .. ==> 0XF800014C[5:4] = 0x00000000U
8960 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8961 // .. DIVISOR = 0x5
8962 // .. ==> 0XF800014C[13:8] = 0x00000005U
8963 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
8964 // ..
8965 EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
8966 // .. CLKACT0 = 0x1
8967 // .. ==> 0XF8000150[0:0] = 0x00000001U
8968 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8969 // .. CLKACT1 = 0x0
8970 // .. ==> 0XF8000150[1:1] = 0x00000000U
8971 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
8972 // .. SRCSEL = 0x0
8973 // .. ==> 0XF8000150[5:4] = 0x00000000U
8974 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8975 // .. DIVISOR = 0x14
8976 // .. ==> 0XF8000150[13:8] = 0x00000014U
8977 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8978 // ..
8979 EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
8980 // .. CLKACT0 = 0x0
8981 // .. ==> 0XF8000154[0:0] = 0x00000000U
8982 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
8983 // .. CLKACT1 = 0x1
8984 // .. ==> 0XF8000154[1:1] = 0x00000001U
8985 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
8986 // .. SRCSEL = 0x0
8987 // .. ==> 0XF8000154[5:4] = 0x00000000U
8988 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8989 // .. DIVISOR = 0x14
8990 // .. ==> 0XF8000154[13:8] = 0x00000014U
8991 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8992 // ..
8993 EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
8994 // .. CLKACT0 = 0x1
8995 // .. ==> 0XF800015C[0:0] = 0x00000001U
8996 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8997 // .. CLKACT1 = 0x0
8998 // .. ==> 0XF800015C[1:1] = 0x00000000U
8999 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
9000 // .. SRCSEL = 0x0
9001 // .. ==> 0XF800015C[5:4] = 0x00000000U
9002 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
9003 // .. DIVISOR0 = 0xe
9004 // .. ==> 0XF800015C[13:8] = 0x0000000EU
9005 // .. ==> MASK : 0x00003F00U VAL : 0x00000E00U
9006 // .. DIVISOR1 = 0x3
9007 // .. ==> 0XF800015C[25:20] = 0x00000003U
9008 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
9009 // ..
9010 EMIT_MASKWRITE(0XF800015C, 0x03F03F33U ,0x00300E01U),
9011 // .. CAN0_MUX = 0x0
9012 // .. ==> 0XF8000160[5:0] = 0x00000000U
9013 // .. ==> MASK : 0x0000003FU VAL : 0x00000000U
9014 // .. CAN0_REF_SEL = 0x0
9015 // .. ==> 0XF8000160[6:6] = 0x00000000U
9016 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
9017 // .. CAN1_MUX = 0x0
9018 // .. ==> 0XF8000160[21:16] = 0x00000000U
9019 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
9020 // .. CAN1_REF_SEL = 0x0
9021 // .. ==> 0XF8000160[22:22] = 0x00000000U
9022 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
9023 // ..
9024 EMIT_MASKWRITE(0XF8000160, 0x007F007FU ,0x00000000U),
9025 // .. CLKACT = 0x1
9026 // .. ==> 0XF8000168[0:0] = 0x00000001U
9027 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
9028 // .. SRCSEL = 0x0
9029 // .. ==> 0XF8000168[5:4] = 0x00000000U
9030 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
9031 // .. DIVISOR = 0x5
9032 // .. ==> 0XF8000168[13:8] = 0x00000005U
9033 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
9034 // ..
9035 EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
9036 // .. SRCSEL = 0x0
9037 // .. ==> 0XF8000170[5:4] = 0x00000000U
9038 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
9039 // .. DIVISOR0 = 0x14
9040 // .. ==> 0XF8000170[13:8] = 0x00000014U
9041 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
9042 // .. DIVISOR1 = 0x1
9043 // .. ==> 0XF8000170[25:20] = 0x00000001U
9044 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
9045 // ..
9046 EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00101400U),
9047 // .. SRCSEL = 0x0
9048 // .. ==> 0XF8000180[5:4] = 0x00000000U
9049 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
9050 // .. DIVISOR0 = 0x14
9051 // .. ==> 0XF8000180[13:8] = 0x00000014U
9052 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
9053 // .. DIVISOR1 = 0x1
9054 // .. ==> 0XF8000180[25:20] = 0x00000001U
9055 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
9056 // ..
9057 EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00101400U),
9058 // .. SRCSEL = 0x0
9059 // .. ==> 0XF8000190[5:4] = 0x00000000U
9060 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
9061 // .. DIVISOR0 = 0x14
9062 // .. ==> 0XF8000190[13:8] = 0x00000014U
9063 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
9064 // .. DIVISOR1 = 0x1
9065 // .. ==> 0XF8000190[25:20] = 0x00000001U
9066 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
9067 // ..
9068 EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
9069 // .. SRCSEL = 0x0
9070 // .. ==> 0XF80001A0[5:4] = 0x00000000U
9071 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
9072 // .. DIVISOR0 = 0x14
9073 // .. ==> 0XF80001A0[13:8] = 0x00000014U
9074 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
9075 // .. DIVISOR1 = 0x1
9076 // .. ==> 0XF80001A0[25:20] = 0x00000001U
9077 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
9078 // ..
9079 EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
9080 // .. CLK_621_TRUE = 0x1
9081 // .. ==> 0XF80001C4[0:0] = 0x00000001U
9082 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
9083 // ..
9084 EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
9085 // .. DMA_CPU_2XCLKACT = 0x1
9086 // .. ==> 0XF800012C[0:0] = 0x00000001U
9087 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
9088 // .. USB0_CPU_1XCLKACT = 0x1
9089 // .. ==> 0XF800012C[2:2] = 0x00000001U
9090 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
9091 // .. USB1_CPU_1XCLKACT = 0x1
9092 // .. ==> 0XF800012C[3:3] = 0x00000001U
9093 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
9094 // .. GEM0_CPU_1XCLKACT = 0x1
9095 // .. ==> 0XF800012C[6:6] = 0x00000001U
9096 // .. ==> MASK : 0x00000040U VAL : 0x00000040U
9097 // .. GEM1_CPU_1XCLKACT = 0x0
9098 // .. ==> 0XF800012C[7:7] = 0x00000000U
9099 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
9100 // .. SDI0_CPU_1XCLKACT = 0x1
9101 // .. ==> 0XF800012C[10:10] = 0x00000001U
9102 // .. ==> MASK : 0x00000400U VAL : 0x00000400U
9103 // .. SDI1_CPU_1XCLKACT = 0x0
9104 // .. ==> 0XF800012C[11:11] = 0x00000000U
9105 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
9106 // .. SPI0_CPU_1XCLKACT = 0x0
9107 // .. ==> 0XF800012C[14:14] = 0x00000000U
9108 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
9109 // .. SPI1_CPU_1XCLKACT = 0x0
9110 // .. ==> 0XF800012C[15:15] = 0x00000000U
9111 // .. ==> MASK : 0x00008000U VAL : 0x00000000U
9112 // .. CAN0_CPU_1XCLKACT = 0x1
9113 // .. ==> 0XF800012C[16:16] = 0x00000001U
9114 // .. ==> MASK : 0x00010000U VAL : 0x00010000U
9115 // .. CAN1_CPU_1XCLKACT = 0x0
9116 // .. ==> 0XF800012C[17:17] = 0x00000000U
9117 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
9118 // .. I2C0_CPU_1XCLKACT = 0x1
9119 // .. ==> 0XF800012C[18:18] = 0x00000001U
9120 // .. ==> MASK : 0x00040000U VAL : 0x00040000U
9121 // .. I2C1_CPU_1XCLKACT = 0x1
9122 // .. ==> 0XF800012C[19:19] = 0x00000001U
9123 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
9124 // .. UART0_CPU_1XCLKACT = 0x0
9125 // .. ==> 0XF800012C[20:20] = 0x00000000U
9126 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
9127 // .. UART1_CPU_1XCLKACT = 0x1
9128 // .. ==> 0XF800012C[21:21] = 0x00000001U
9129 // .. ==> MASK : 0x00200000U VAL : 0x00200000U
9130 // .. GPIO_CPU_1XCLKACT = 0x1
9131 // .. ==> 0XF800012C[22:22] = 0x00000001U
9132 // .. ==> MASK : 0x00400000U VAL : 0x00400000U
9133 // .. LQSPI_CPU_1XCLKACT = 0x1
9134 // .. ==> 0XF800012C[23:23] = 0x00000001U
9135 // .. ==> MASK : 0x00800000U VAL : 0x00800000U
9136 // .. SMC_CPU_1XCLKACT = 0x1
9137 // .. ==> 0XF800012C[24:24] = 0x00000001U
9138 // .. ==> MASK : 0x01000000U VAL : 0x01000000U
9139 // ..
9140 EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01ED044DU),
9141 // .. FINISH: CLOCK CONTROL SLCR REGISTERS
9142 // .. START: THIS SHOULD BE BLANK
9143 // .. FINISH: THIS SHOULD BE BLANK
9144 // .. START: LOCK IT BACK
9145 // .. LOCK_KEY = 0X767B
9146 // .. ==> 0XF8000004[15:0] = 0x0000767BU
9147 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
9148 // ..
9149 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
9150 // .. FINISH: LOCK IT BACK
9151 // FINISH: top
9152 //
9153 EMIT_EXIT(),
9154
9155 //
9156};
9157
9158unsigned long ps7_ddr_init_data_1_0[] = {
9159 // START: top
9160 // .. START: DDR INITIALIZATION
9161 // .. .. START: LOCK DDR
9162 // .. .. reg_ddrc_soft_rstb = 0
9163 // .. .. ==> 0XF8006000[0:0] = 0x00000000U
9164 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9165 // .. .. reg_ddrc_powerdown_en = 0x0
9166 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
9167 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9168 // .. .. reg_ddrc_data_bus_width = 0x0
9169 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
9170 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
9171 // .. .. reg_ddrc_burst8_refresh = 0x0
9172 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
9173 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
9174 // .. .. reg_ddrc_rdwr_idle_gap = 0x1
9175 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
9176 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
9177 // .. .. reg_ddrc_dis_rd_bypass = 0x0
9178 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
9179 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
9180 // .. .. reg_ddrc_dis_act_bypass = 0x0
9181 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
9182 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
9183 // .. .. reg_ddrc_dis_auto_refresh = 0x0
9184 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
9185 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9186 // .. ..
9187 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
9188 // .. .. FINISH: LOCK DDR
9189 // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
9190 // .. .. ==> 0XF8006004[11:0] = 0x00000081U
9191 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
9192 // .. .. reg_ddrc_active_ranks = 0x1
9193 // .. .. ==> 0XF8006004[13:12] = 0x00000001U
9194 // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
9195 // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
9196 // .. .. ==> 0XF8006004[18:14] = 0x00000000U
9197 // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
9198 // .. .. reg_ddrc_wr_odt_block = 0x1
9199 // .. .. ==> 0XF8006004[20:19] = 0x00000001U
9200 // .. .. ==> MASK : 0x00180000U VAL : 0x00080000U
9201 // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
9202 // .. .. ==> 0XF8006004[21:21] = 0x00000000U
9203 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
9204 // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
9205 // .. .. ==> 0XF8006004[26:22] = 0x00000000U
9206 // .. .. ==> MASK : 0x07C00000U VAL : 0x00000000U
9207 // .. .. reg_ddrc_addrmap_open_bank = 0x0
9208 // .. .. ==> 0XF8006004[27:27] = 0x00000000U
9209 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
9210 // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
9211 // .. .. ==> 0XF8006004[28:28] = 0x00000000U
9212 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
9213 // .. ..
9214 EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
9215 // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
9216 // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
9217 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
9218 // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
9219 // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
9220 // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
9221 // .. .. reg_ddrc_hpr_xact_run_length = 0xf
9222 // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
9223 // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
9224 // .. ..
9225 EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
9226 // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
9227 // .. .. ==> 0XF800600C[10:0] = 0x00000001U
9228 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
9229 // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
9230 // .. .. ==> 0XF800600C[21:11] = 0x00000002U
9231 // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
9232 // .. .. reg_ddrc_lpr_xact_run_length = 0x8
9233 // .. .. ==> 0XF800600C[25:22] = 0x00000008U
9234 // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
9235 // .. ..
9236 EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
9237 // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
9238 // .. .. ==> 0XF8006010[10:0] = 0x00000001U
9239 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
9240 // .. .. reg_ddrc_w_xact_run_length = 0x8
9241 // .. .. ==> 0XF8006010[14:11] = 0x00000008U
9242 // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
9243 // .. .. reg_ddrc_w_max_starve_x32 = 0x2
9244 // .. .. ==> 0XF8006010[25:15] = 0x00000002U
9245 // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
9246 // .. ..
9247 EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
9248 // .. .. reg_ddrc_t_rc = 0x1b
9249 // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
9250 // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001BU
9251 // .. .. reg_ddrc_t_rfc_min = 0x56
9252 // .. .. ==> 0XF8006014[13:6] = 0x00000056U
9253 // .. .. ==> MASK : 0x00003FC0U VAL : 0x00001580U
9254 // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
9255 // .. .. ==> 0XF8006014[20:14] = 0x00000010U
9256 // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
9257 // .. ..
9258 EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
9259 // .. .. reg_ddrc_wr2pre = 0x12
9260 // .. .. ==> 0XF8006018[4:0] = 0x00000012U
9261 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
9262 // .. .. reg_ddrc_powerdown_to_x32 = 0x6
9263 // .. .. ==> 0XF8006018[9:5] = 0x00000006U
9264 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
9265 // .. .. reg_ddrc_t_faw = 0x10
9266 // .. .. ==> 0XF8006018[15:10] = 0x00000010U
9267 // .. .. ==> MASK : 0x0000FC00U VAL : 0x00004000U
9268 // .. .. reg_ddrc_t_ras_max = 0x24
9269 // .. .. ==> 0XF8006018[21:16] = 0x00000024U
9270 // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
9271 // .. .. reg_ddrc_t_ras_min = 0x14
9272 // .. .. ==> 0XF8006018[26:22] = 0x00000014U
9273 // .. .. ==> MASK : 0x07C00000U VAL : 0x05000000U
9274 // .. .. reg_ddrc_t_cke = 0x4
9275 // .. .. ==> 0XF8006018[31:28] = 0x00000004U
9276 // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
9277 // .. ..
9278 EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452440D2U),
9279 // .. .. reg_ddrc_write_latency = 0x5
9280 // .. .. ==> 0XF800601C[4:0] = 0x00000005U
9281 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
9282 // .. .. reg_ddrc_rd2wr = 0x7
9283 // .. .. ==> 0XF800601C[9:5] = 0x00000007U
9284 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
9285 // .. .. reg_ddrc_wr2rd = 0xe
9286 // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
9287 // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
9288 // .. .. reg_ddrc_t_xp = 0x4
9289 // .. .. ==> 0XF800601C[19:15] = 0x00000004U
9290 // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
9291 // .. .. reg_ddrc_pad_pd = 0x0
9292 // .. .. ==> 0XF800601C[22:20] = 0x00000000U
9293 // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
9294 // .. .. reg_ddrc_rd2pre = 0x4
9295 // .. .. ==> 0XF800601C[27:23] = 0x00000004U
9296 // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
9297 // .. .. reg_ddrc_t_rcd = 0x7
9298 // .. .. ==> 0XF800601C[31:28] = 0x00000007U
9299 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
9300 // .. ..
9301 EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
9302 // .. .. reg_ddrc_t_ccd = 0x4
9303 // .. .. ==> 0XF8006020[4:2] = 0x00000004U
9304 // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
9305 // .. .. reg_ddrc_t_rrd = 0x4
9306 // .. .. ==> 0XF8006020[7:5] = 0x00000004U
9307 // .. .. ==> MASK : 0x000000E0U VAL : 0x00000080U
9308 // .. .. reg_ddrc_refresh_margin = 0x2
9309 // .. .. ==> 0XF8006020[11:8] = 0x00000002U
9310 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
9311 // .. .. reg_ddrc_t_rp = 0x7
9312 // .. .. ==> 0XF8006020[15:12] = 0x00000007U
9313 // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
9314 // .. .. reg_ddrc_refresh_to_x32 = 0x8
9315 // .. .. ==> 0XF8006020[20:16] = 0x00000008U
9316 // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
9317 // .. .. reg_ddrc_sdram = 0x1
9318 // .. .. ==> 0XF8006020[21:21] = 0x00000001U
9319 // .. .. ==> MASK : 0x00200000U VAL : 0x00200000U
9320 // .. .. reg_ddrc_mobile = 0x0
9321 // .. .. ==> 0XF8006020[22:22] = 0x00000000U
9322 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
9323 // .. .. reg_ddrc_clock_stop_en = 0x0
9324 // .. .. ==> 0XF8006020[23:23] = 0x00000000U
9325 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
9326 // .. .. reg_ddrc_read_latency = 0x7
9327 // .. .. ==> 0XF8006020[28:24] = 0x00000007U
9328 // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
9329 // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
9330 // .. .. ==> 0XF8006020[29:29] = 0x00000001U
9331 // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
9332 // .. .. reg_ddrc_dis_pad_pd = 0x0
9333 // .. .. ==> 0XF8006020[30:30] = 0x00000000U
9334 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
9335 // .. .. reg_ddrc_loopback = 0x0
9336 // .. .. ==> 0XF8006020[31:31] = 0x00000000U
9337 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
9338 // .. ..
9339 EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x27287290U),
9340 // .. .. reg_ddrc_en_2t_timing_mode = 0x0
9341 // .. .. ==> 0XF8006024[0:0] = 0x00000000U
9342 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9343 // .. .. reg_ddrc_prefer_write = 0x0
9344 // .. .. ==> 0XF8006024[1:1] = 0x00000000U
9345 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9346 // .. .. reg_ddrc_max_rank_rd = 0xf
9347 // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
9348 // .. .. ==> MASK : 0x0000003CU VAL : 0x0000003CU
9349 // .. .. reg_ddrc_mr_wr = 0x0
9350 // .. .. ==> 0XF8006024[6:6] = 0x00000000U
9351 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
9352 // .. .. reg_ddrc_mr_addr = 0x0
9353 // .. .. ==> 0XF8006024[8:7] = 0x00000000U
9354 // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
9355 // .. .. reg_ddrc_mr_data = 0x0
9356 // .. .. ==> 0XF8006024[24:9] = 0x00000000U
9357 // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
9358 // .. .. ddrc_reg_mr_wr_busy = 0x0
9359 // .. .. ==> 0XF8006024[25:25] = 0x00000000U
9360 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
9361 // .. .. reg_ddrc_mr_type = 0x0
9362 // .. .. ==> 0XF8006024[26:26] = 0x00000000U
9363 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
9364 // .. .. reg_ddrc_mr_rdata_valid = 0x0
9365 // .. .. ==> 0XF8006024[27:27] = 0x00000000U
9366 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
9367 // .. ..
9368 EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
9369 // .. .. reg_ddrc_final_wait_x32 = 0x7
9370 // .. .. ==> 0XF8006028[6:0] = 0x00000007U
9371 // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
9372 // .. .. reg_ddrc_pre_ocd_x32 = 0x0
9373 // .. .. ==> 0XF8006028[10:7] = 0x00000000U
9374 // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
9375 // .. .. reg_ddrc_t_mrd = 0x4
9376 // .. .. ==> 0XF8006028[13:11] = 0x00000004U
9377 // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
9378 // .. ..
9379 EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
9380 // .. .. reg_ddrc_emr2 = 0x8
9381 // .. .. ==> 0XF800602C[15:0] = 0x00000008U
9382 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
9383 // .. .. reg_ddrc_emr3 = 0x0
9384 // .. .. ==> 0XF800602C[31:16] = 0x00000000U
9385 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
9386 // .. ..
9387 EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
9388 // .. .. reg_ddrc_mr = 0x930
9389 // .. .. ==> 0XF8006030[15:0] = 0x00000930U
9390 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
9391 // .. .. reg_ddrc_emr = 0x4
9392 // .. .. ==> 0XF8006030[31:16] = 0x00000004U
9393 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
9394 // .. ..
9395 EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
9396 // .. .. reg_ddrc_burst_rdwr = 0x4
9397 // .. .. ==> 0XF8006034[3:0] = 0x00000004U
9398 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
9399 // .. .. reg_ddrc_pre_cke_x1024 = 0x105
9400 // .. .. ==> 0XF8006034[13:4] = 0x00000105U
9401 // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
9402 // .. .. reg_ddrc_post_cke_x1024 = 0x1
9403 // .. .. ==> 0XF8006034[25:16] = 0x00000001U
9404 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
9405 // .. .. reg_ddrc_burstchop = 0x0
9406 // .. .. ==> 0XF8006034[28:28] = 0x00000000U
9407 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
9408 // .. ..
9409 EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
9410 // .. .. reg_ddrc_force_low_pri_n = 0x0
9411 // .. .. ==> 0XF8006038[0:0] = 0x00000000U
9412 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9413 // .. .. reg_ddrc_dis_dq = 0x0
9414 // .. .. ==> 0XF8006038[1:1] = 0x00000000U
9415 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9416 // .. .. reg_phy_debug_mode = 0x0
9417 // .. .. ==> 0XF8006038[6:6] = 0x00000000U
9418 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
9419 // .. .. reg_phy_wr_level_start = 0x0
9420 // .. .. ==> 0XF8006038[7:7] = 0x00000000U
9421 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
9422 // .. .. reg_phy_rd_level_start = 0x0
9423 // .. .. ==> 0XF8006038[8:8] = 0x00000000U
9424 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
9425 // .. .. reg_phy_dq0_wait_t = 0x0
9426 // .. .. ==> 0XF8006038[12:9] = 0x00000000U
9427 // .. .. ==> MASK : 0x00001E00U VAL : 0x00000000U
9428 // .. ..
9429 EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
9430 // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
9431 // .. .. ==> 0XF800603C[3:0] = 0x00000007U
9432 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
9433 // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
9434 // .. .. ==> 0XF800603C[7:4] = 0x00000007U
9435 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
9436 // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
9437 // .. .. ==> 0XF800603C[11:8] = 0x00000007U
9438 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
9439 // .. .. reg_ddrc_addrmap_col_b5 = 0x0
9440 // .. .. ==> 0XF800603C[15:12] = 0x00000000U
9441 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
9442 // .. .. reg_ddrc_addrmap_col_b6 = 0x0
9443 // .. .. ==> 0XF800603C[19:16] = 0x00000000U
9444 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
9445 // .. ..
9446 EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
9447 // .. .. reg_ddrc_addrmap_col_b2 = 0x0
9448 // .. .. ==> 0XF8006040[3:0] = 0x00000000U
9449 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
9450 // .. .. reg_ddrc_addrmap_col_b3 = 0x0
9451 // .. .. ==> 0XF8006040[7:4] = 0x00000000U
9452 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9453 // .. .. reg_ddrc_addrmap_col_b4 = 0x0
9454 // .. .. ==> 0XF8006040[11:8] = 0x00000000U
9455 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
9456 // .. .. reg_ddrc_addrmap_col_b7 = 0x0
9457 // .. .. ==> 0XF8006040[15:12] = 0x00000000U
9458 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
9459 // .. .. reg_ddrc_addrmap_col_b8 = 0x0
9460 // .. .. ==> 0XF8006040[19:16] = 0x00000000U
9461 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
9462 // .. .. reg_ddrc_addrmap_col_b9 = 0xf
9463 // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
9464 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
9465 // .. .. reg_ddrc_addrmap_col_b10 = 0xf
9466 // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
9467 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
9468 // .. .. reg_ddrc_addrmap_col_b11 = 0xf
9469 // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
9470 // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
9471 // .. ..
9472 EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
9473 // .. .. reg_ddrc_addrmap_row_b0 = 0x6
9474 // .. .. ==> 0XF8006044[3:0] = 0x00000006U
9475 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
9476 // .. .. reg_ddrc_addrmap_row_b1 = 0x6
9477 // .. .. ==> 0XF8006044[7:4] = 0x00000006U
9478 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
9479 // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
9480 // .. .. ==> 0XF8006044[11:8] = 0x00000006U
9481 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
9482 // .. .. reg_ddrc_addrmap_row_b12 = 0x6
9483 // .. .. ==> 0XF8006044[15:12] = 0x00000006U
9484 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
9485 // .. .. reg_ddrc_addrmap_row_b13 = 0x6
9486 // .. .. ==> 0XF8006044[19:16] = 0x00000006U
9487 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
9488 // .. .. reg_ddrc_addrmap_row_b14 = 0x6
9489 // .. .. ==> 0XF8006044[23:20] = 0x00000006U
9490 // .. .. ==> MASK : 0x00F00000U VAL : 0x00600000U
9491 // .. .. reg_ddrc_addrmap_row_b15 = 0xf
9492 // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
9493 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
9494 // .. ..
9495 EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
9496 // .. .. reg_ddrc_rank0_rd_odt = 0x0
9497 // .. .. ==> 0XF8006048[2:0] = 0x00000000U
9498 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
9499 // .. .. reg_ddrc_rank0_wr_odt = 0x1
9500 // .. .. ==> 0XF8006048[5:3] = 0x00000001U
9501 // .. .. ==> MASK : 0x00000038U VAL : 0x00000008U
9502 // .. .. reg_ddrc_rank1_rd_odt = 0x1
9503 // .. .. ==> 0XF8006048[8:6] = 0x00000001U
9504 // .. .. ==> MASK : 0x000001C0U VAL : 0x00000040U
9505 // .. .. reg_ddrc_rank1_wr_odt = 0x1
9506 // .. .. ==> 0XF8006048[11:9] = 0x00000001U
9507 // .. .. ==> MASK : 0x00000E00U VAL : 0x00000200U
9508 // .. .. reg_phy_rd_local_odt = 0x0
9509 // .. .. ==> 0XF8006048[13:12] = 0x00000000U
9510 // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
9511 // .. .. reg_phy_wr_local_odt = 0x3
9512 // .. .. ==> 0XF8006048[15:14] = 0x00000003U
9513 // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
9514 // .. .. reg_phy_idle_local_odt = 0x3
9515 // .. .. ==> 0XF8006048[17:16] = 0x00000003U
9516 // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
9517 // .. .. reg_ddrc_rank2_rd_odt = 0x0
9518 // .. .. ==> 0XF8006048[20:18] = 0x00000000U
9519 // .. .. ==> MASK : 0x001C0000U VAL : 0x00000000U
9520 // .. .. reg_ddrc_rank2_wr_odt = 0x0
9521 // .. .. ==> 0XF8006048[23:21] = 0x00000000U
9522 // .. .. ==> MASK : 0x00E00000U VAL : 0x00000000U
9523 // .. .. reg_ddrc_rank3_rd_odt = 0x0
9524 // .. .. ==> 0XF8006048[26:24] = 0x00000000U
9525 // .. .. ==> MASK : 0x07000000U VAL : 0x00000000U
9526 // .. .. reg_ddrc_rank3_wr_odt = 0x0
9527 // .. .. ==> 0XF8006048[29:27] = 0x00000000U
9528 // .. .. ==> MASK : 0x38000000U VAL : 0x00000000U
9529 // .. ..
9530 EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
9531 // .. .. reg_phy_rd_cmd_to_data = 0x0
9532 // .. .. ==> 0XF8006050[3:0] = 0x00000000U
9533 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
9534 // .. .. reg_phy_wr_cmd_to_data = 0x0
9535 // .. .. ==> 0XF8006050[7:4] = 0x00000000U
9536 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9537 // .. .. reg_phy_rdc_we_to_re_delay = 0x8
9538 // .. .. ==> 0XF8006050[11:8] = 0x00000008U
9539 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
9540 // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
9541 // .. .. ==> 0XF8006050[15:15] = 0x00000000U
9542 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
9543 // .. .. reg_phy_use_fixed_re = 0x1
9544 // .. .. ==> 0XF8006050[16:16] = 0x00000001U
9545 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
9546 // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
9547 // .. .. ==> 0XF8006050[17:17] = 0x00000000U
9548 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9549 // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
9550 // .. .. ==> 0XF8006050[18:18] = 0x00000000U
9551 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9552 // .. .. reg_phy_clk_stall_level = 0x0
9553 // .. .. ==> 0XF8006050[19:19] = 0x00000000U
9554 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
9555 // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
9556 // .. .. ==> 0XF8006050[27:24] = 0x00000007U
9557 // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
9558 // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
9559 // .. .. ==> 0XF8006050[31:28] = 0x00000007U
9560 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
9561 // .. ..
9562 EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
9563 // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
9564 // .. .. ==> 0XF8006058[7:0] = 0x00000001U
9565 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000001U
9566 // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
9567 // .. .. ==> 0XF8006058[15:8] = 0x00000001U
9568 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000100U
9569 // .. .. reg_ddrc_dis_dll_calib = 0x0
9570 // .. .. ==> 0XF8006058[16:16] = 0x00000000U
9571 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9572 // .. ..
9573 EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
9574 // .. .. reg_ddrc_rd_odt_delay = 0x3
9575 // .. .. ==> 0XF800605C[3:0] = 0x00000003U
9576 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
9577 // .. .. reg_ddrc_wr_odt_delay = 0x0
9578 // .. .. ==> 0XF800605C[7:4] = 0x00000000U
9579 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9580 // .. .. reg_ddrc_rd_odt_hold = 0x0
9581 // .. .. ==> 0XF800605C[11:8] = 0x00000000U
9582 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
9583 // .. .. reg_ddrc_wr_odt_hold = 0x5
9584 // .. .. ==> 0XF800605C[15:12] = 0x00000005U
9585 // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
9586 // .. ..
9587 EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
9588 // .. .. reg_ddrc_pageclose = 0x0
9589 // .. .. ==> 0XF8006060[0:0] = 0x00000000U
9590 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9591 // .. .. reg_ddrc_lpr_num_entries = 0x1f
9592 // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
9593 // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
9594 // .. .. reg_ddrc_auto_pre_en = 0x0
9595 // .. .. ==> 0XF8006060[7:7] = 0x00000000U
9596 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
9597 // .. .. reg_ddrc_refresh_update_level = 0x0
9598 // .. .. ==> 0XF8006060[8:8] = 0x00000000U
9599 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
9600 // .. .. reg_ddrc_dis_wc = 0x0
9601 // .. .. ==> 0XF8006060[9:9] = 0x00000000U
9602 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
9603 // .. .. reg_ddrc_dis_collision_page_opt = 0x0
9604 // .. .. ==> 0XF8006060[10:10] = 0x00000000U
9605 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9606 // .. .. reg_ddrc_selfref_en = 0x0
9607 // .. .. ==> 0XF8006060[12:12] = 0x00000000U
9608 // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
9609 // .. ..
9610 EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
9611 // .. .. reg_ddrc_go2critical_hysteresis = 0x0
9612 // .. .. ==> 0XF8006064[12:5] = 0x00000000U
9613 // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
9614 // .. .. reg_arb_go2critical_en = 0x1
9615 // .. .. ==> 0XF8006064[17:17] = 0x00000001U
9616 // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
9617 // .. ..
9618 EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
9619 // .. .. reg_ddrc_wrlvl_ww = 0x41
9620 // .. .. ==> 0XF8006068[7:0] = 0x00000041U
9621 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
9622 // .. .. reg_ddrc_rdlvl_rr = 0x41
9623 // .. .. ==> 0XF8006068[15:8] = 0x00000041U
9624 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
9625 // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
9626 // .. .. ==> 0XF8006068[25:16] = 0x00000028U
9627 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
9628 // .. ..
9629 EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
9630 // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
9631 // .. .. ==> 0XF800606C[7:0] = 0x00000010U
9632 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
9633 // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
9634 // .. .. ==> 0XF800606C[15:8] = 0x00000016U
9635 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
9636 // .. ..
9637 EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
9638 // .. .. refresh_timer0_start_value_x32 = 0x0
9639 // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
9640 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000000U
9641 // .. .. refresh_timer1_start_value_x32 = 0x8
9642 // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
9643 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00008000U
9644 // .. ..
9645 EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
9646 // .. .. reg_ddrc_dis_auto_zq = 0x0
9647 // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
9648 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9649 // .. .. reg_ddrc_ddr3 = 0x1
9650 // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
9651 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
9652 // .. .. reg_ddrc_t_mod = 0x200
9653 // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
9654 // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
9655 // .. .. reg_ddrc_t_zq_long_nop = 0x200
9656 // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
9657 // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
9658 // .. .. reg_ddrc_t_zq_short_nop = 0x40
9659 // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
9660 // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
9661 // .. ..
9662 EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
9663 // .. .. t_zq_short_interval_x1024 = 0xcb73
9664 // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
9665 // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
9666 // .. .. dram_rstn_x1024 = 0x69
9667 // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
9668 // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
9669 // .. ..
9670 EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
9671 // .. .. deeppowerdown_en = 0x0
9672 // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
9673 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9674 // .. .. deeppowerdown_to_x1024 = 0xff
9675 // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
9676 // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
9677 // .. ..
9678 EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
9679 // .. .. dfi_wrlvl_max_x1024 = 0xfff
9680 // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
9681 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
9682 // .. .. dfi_rdlvl_max_x1024 = 0xfff
9683 // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
9684 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
9685 // .. .. ddrc_reg_twrlvl_max_error = 0x0
9686 // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
9687 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
9688 // .. .. ddrc_reg_trdlvl_max_error = 0x0
9689 // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
9690 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
9691 // .. .. reg_ddrc_dfi_wr_level_en = 0x1
9692 // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
9693 // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
9694 // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
9695 // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
9696 // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
9697 // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
9698 // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
9699 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
9700 // .. ..
9701 EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
9702 // .. .. reg_ddrc_2t_delay = 0x0
9703 // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
9704 // .. .. ==> MASK : 0x000001FFU VAL : 0x00000000U
9705 // .. .. reg_ddrc_skip_ocd = 0x1
9706 // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
9707 // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
9708 // .. .. reg_ddrc_dis_pre_bypass = 0x0
9709 // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
9710 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9711 // .. ..
9712 EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
9713 // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
9714 // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
9715 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
9716 // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
9717 // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
9718 // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
9719 // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
9720 // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
9721 // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
9722 // .. ..
9723 EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
9724 // .. .. START: RESET ECC ERROR
9725 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
9726 // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
9727 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9728 // .. .. Clear_Correctable_DRAM_ECC_error = 1
9729 // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
9730 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
9731 // .. ..
9732 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
9733 // .. .. FINISH: RESET ECC ERROR
9734 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
9735 // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
9736 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9737 // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
9738 // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
9739 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9740 // .. ..
9741 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
9742 // .. .. CORR_ECC_LOG_VALID = 0x0
9743 // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
9744 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9745 // .. .. ECC_CORRECTED_BIT_NUM = 0x0
9746 // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
9747 // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
9748 // .. ..
9749 EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
9750 // .. .. UNCORR_ECC_LOG_VALID = 0x0
9751 // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
9752 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9753 // .. ..
9754 EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
9755 // .. .. STAT_NUM_CORR_ERR = 0x0
9756 // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
9757 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
9758 // .. .. STAT_NUM_UNCORR_ERR = 0x0
9759 // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
9760 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
9761 // .. ..
9762 EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
9763 // .. .. reg_ddrc_ecc_mode = 0x0
9764 // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
9765 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
9766 // .. .. reg_ddrc_dis_scrub = 0x1
9767 // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
9768 // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
9769 // .. ..
9770 EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
9771 // .. .. reg_phy_dif_on = 0x0
9772 // .. .. ==> 0XF8006114[3:0] = 0x00000000U
9773 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
9774 // .. .. reg_phy_dif_off = 0x0
9775 // .. .. ==> 0XF8006114[7:4] = 0x00000000U
9776 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9777 // .. ..
9778 EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
9779 // .. .. reg_phy_data_slice_in_use = 0x1
9780 // .. .. ==> 0XF8006118[0:0] = 0x00000001U
9781 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9782 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9783 // .. .. ==> 0XF8006118[1:1] = 0x00000000U
9784 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9785 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9786 // .. .. ==> 0XF8006118[2:2] = 0x00000000U
9787 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9788 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9789 // .. .. ==> 0XF8006118[3:3] = 0x00000000U
9790 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9791 // .. .. reg_phy_board_lpbk_tx = 0x0
9792 // .. .. ==> 0XF8006118[4:4] = 0x00000000U
9793 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9794 // .. .. reg_phy_board_lpbk_rx = 0x0
9795 // .. .. ==> 0XF8006118[5:5] = 0x00000000U
9796 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9797 // .. .. reg_phy_bist_shift_dq = 0x0
9798 // .. .. ==> 0XF8006118[14:6] = 0x00000000U
9799 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9800 // .. .. reg_phy_bist_err_clr = 0x0
9801 // .. .. ==> 0XF8006118[23:15] = 0x00000000U
9802 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9803 // .. .. reg_phy_dq_offset = 0x40
9804 // .. .. ==> 0XF8006118[30:24] = 0x00000040U
9805 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9806 // .. ..
9807 EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
9808 // .. .. reg_phy_data_slice_in_use = 0x1
9809 // .. .. ==> 0XF800611C[0:0] = 0x00000001U
9810 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9811 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9812 // .. .. ==> 0XF800611C[1:1] = 0x00000000U
9813 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9814 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9815 // .. .. ==> 0XF800611C[2:2] = 0x00000000U
9816 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9817 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9818 // .. .. ==> 0XF800611C[3:3] = 0x00000000U
9819 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9820 // .. .. reg_phy_board_lpbk_tx = 0x0
9821 // .. .. ==> 0XF800611C[4:4] = 0x00000000U
9822 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9823 // .. .. reg_phy_board_lpbk_rx = 0x0
9824 // .. .. ==> 0XF800611C[5:5] = 0x00000000U
9825 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9826 // .. .. reg_phy_bist_shift_dq = 0x0
9827 // .. .. ==> 0XF800611C[14:6] = 0x00000000U
9828 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9829 // .. .. reg_phy_bist_err_clr = 0x0
9830 // .. .. ==> 0XF800611C[23:15] = 0x00000000U
9831 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9832 // .. .. reg_phy_dq_offset = 0x40
9833 // .. .. ==> 0XF800611C[30:24] = 0x00000040U
9834 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9835 // .. ..
9836 EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
9837 // .. .. reg_phy_data_slice_in_use = 0x1
9838 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
9839 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9840 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9841 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
9842 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9843 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9844 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
9845 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9846 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9847 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
9848 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9849 // .. .. reg_phy_board_lpbk_tx = 0x0
9850 // .. .. ==> 0XF8006120[4:4] = 0x00000000U
9851 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9852 // .. .. reg_phy_board_lpbk_rx = 0x0
9853 // .. .. ==> 0XF8006120[5:5] = 0x00000000U
9854 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9855 // .. .. reg_phy_bist_shift_dq = 0x0
9856 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
9857 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9858 // .. .. reg_phy_bist_err_clr = 0x0
9859 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
9860 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9861 // .. .. reg_phy_dq_offset = 0x40
9862 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
9863 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9864 // .. ..
9865 EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
9866 // .. .. reg_phy_data_slice_in_use = 0x1
9867 // .. .. ==> 0XF8006124[0:0] = 0x00000001U
9868 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9869 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9870 // .. .. ==> 0XF8006124[1:1] = 0x00000000U
9871 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9872 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9873 // .. .. ==> 0XF8006124[2:2] = 0x00000000U
9874 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9875 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9876 // .. .. ==> 0XF8006124[3:3] = 0x00000000U
9877 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9878 // .. .. reg_phy_board_lpbk_tx = 0x0
9879 // .. .. ==> 0XF8006124[4:4] = 0x00000000U
9880 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9881 // .. .. reg_phy_board_lpbk_rx = 0x0
9882 // .. .. ==> 0XF8006124[5:5] = 0x00000000U
9883 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9884 // .. .. reg_phy_bist_shift_dq = 0x0
9885 // .. .. ==> 0XF8006124[14:6] = 0x00000000U
9886 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9887 // .. .. reg_phy_bist_err_clr = 0x0
9888 // .. .. ==> 0XF8006124[23:15] = 0x00000000U
9889 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9890 // .. .. reg_phy_dq_offset = 0x40
9891 // .. .. ==> 0XF8006124[30:24] = 0x00000040U
9892 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9893 // .. ..
9894 EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
9895 // .. .. reg_phy_wrlvl_init_ratio = 0x1d
9896 // .. .. ==> 0XF800612C[9:0] = 0x0000001DU
9897 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000001DU
9898 // .. .. reg_phy_gatelvl_init_ratio = 0xf2
9899 // .. .. ==> 0XF800612C[19:10] = 0x000000F2U
9900 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003C800U
9901 // .. ..
9902 EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0003C81DU),
9903 // .. .. reg_phy_wrlvl_init_ratio = 0x12
9904 // .. .. ==> 0XF8006130[9:0] = 0x00000012U
9905 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000012U
9906 // .. .. reg_phy_gatelvl_init_ratio = 0xd8
9907 // .. .. ==> 0XF8006130[19:10] = 0x000000D8U
9908 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00036000U
9909 // .. ..
9910 EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00036012U),
9911 // .. .. reg_phy_wrlvl_init_ratio = 0xc
9912 // .. .. ==> 0XF8006134[9:0] = 0x0000000CU
9913 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000000CU
9914 // .. .. reg_phy_gatelvl_init_ratio = 0xde
9915 // .. .. ==> 0XF8006134[19:10] = 0x000000DEU
9916 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00037800U
9917 // .. ..
9918 EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0003780CU),
9919 // .. .. reg_phy_wrlvl_init_ratio = 0x21
9920 // .. .. ==> 0XF8006138[9:0] = 0x00000021U
9921 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000021U
9922 // .. .. reg_phy_gatelvl_init_ratio = 0xee
9923 // .. .. ==> 0XF8006138[19:10] = 0x000000EEU
9924 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0003B800U
9925 // .. ..
9926 EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0003B821U),
9927 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9928 // .. .. ==> 0XF8006140[9:0] = 0x00000035U
9929 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9930 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9931 // .. .. ==> 0XF8006140[10:10] = 0x00000000U
9932 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9933 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9934 // .. .. ==> 0XF8006140[19:11] = 0x00000000U
9935 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9936 // .. ..
9937 EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
9938 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9939 // .. .. ==> 0XF8006144[9:0] = 0x00000035U
9940 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9941 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9942 // .. .. ==> 0XF8006144[10:10] = 0x00000000U
9943 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9944 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9945 // .. .. ==> 0XF8006144[19:11] = 0x00000000U
9946 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9947 // .. ..
9948 EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
9949 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9950 // .. .. ==> 0XF8006148[9:0] = 0x00000035U
9951 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9952 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9953 // .. .. ==> 0XF8006148[10:10] = 0x00000000U
9954 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9955 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9956 // .. .. ==> 0XF8006148[19:11] = 0x00000000U
9957 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9958 // .. ..
9959 EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
9960 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9961 // .. .. ==> 0XF800614C[9:0] = 0x00000035U
9962 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9963 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9964 // .. .. ==> 0XF800614C[10:10] = 0x00000000U
9965 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9966 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9967 // .. .. ==> 0XF800614C[19:11] = 0x00000000U
9968 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9969 // .. ..
9970 EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
9971 // .. .. reg_phy_wr_dqs_slave_ratio = 0x9d
9972 // .. .. ==> 0XF8006154[9:0] = 0x0000009DU
9973 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000009DU
9974 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9975 // .. .. ==> 0XF8006154[10:10] = 0x00000000U
9976 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9977 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9978 // .. .. ==> 0XF8006154[19:11] = 0x00000000U
9979 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9980 // .. ..
9981 EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x0000009DU),
9982 // .. .. reg_phy_wr_dqs_slave_ratio = 0x92
9983 // .. .. ==> 0XF8006158[9:0] = 0x00000092U
9984 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000092U
9985 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9986 // .. .. ==> 0XF8006158[10:10] = 0x00000000U
9987 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9988 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9989 // .. .. ==> 0XF8006158[19:11] = 0x00000000U
9990 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9991 // .. ..
9992 EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000092U),
9993 // .. .. reg_phy_wr_dqs_slave_ratio = 0x8c
9994 // .. .. ==> 0XF800615C[9:0] = 0x0000008CU
9995 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000008CU
9996 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9997 // .. .. ==> 0XF800615C[10:10] = 0x00000000U
9998 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9999 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
10000 // .. .. ==> 0XF800615C[19:11] = 0x00000000U
10001 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
10002 // .. ..
10003 EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000008CU),
10004 // .. .. reg_phy_wr_dqs_slave_ratio = 0xa1
10005 // .. .. ==> 0XF8006160[9:0] = 0x000000A1U
10006 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000A1U
10007 // .. .. reg_phy_wr_dqs_slave_force = 0x0
10008 // .. .. ==> 0XF8006160[10:10] = 0x00000000U
10009 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
10010 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
10011 // .. .. ==> 0XF8006160[19:11] = 0x00000000U
10012 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
10013 // .. ..
10014 EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x000000A1U),
10015 // .. .. reg_phy_fifo_we_slave_ratio = 0x147
10016 // .. .. ==> 0XF8006168[10:0] = 0x00000147U
10017 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000147U
10018 // .. .. reg_phy_fifo_we_in_force = 0x0
10019 // .. .. ==> 0XF8006168[11:11] = 0x00000000U
10020 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
10021 // .. .. reg_phy_fifo_we_in_delay = 0x0
10022 // .. .. ==> 0XF8006168[20:12] = 0x00000000U
10023 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
10024 // .. ..
10025 EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000147U),
10026 // .. .. reg_phy_fifo_we_slave_ratio = 0x12d
10027 // .. .. ==> 0XF800616C[10:0] = 0x0000012DU
10028 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000012DU
10029 // .. .. reg_phy_fifo_we_in_force = 0x0
10030 // .. .. ==> 0XF800616C[11:11] = 0x00000000U
10031 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
10032 // .. .. reg_phy_fifo_we_in_delay = 0x0
10033 // .. .. ==> 0XF800616C[20:12] = 0x00000000U
10034 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
10035 // .. ..
10036 EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x0000012DU),
10037 // .. .. reg_phy_fifo_we_slave_ratio = 0x133
10038 // .. .. ==> 0XF8006170[10:0] = 0x00000133U
10039 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000133U
10040 // .. .. reg_phy_fifo_we_in_force = 0x0
10041 // .. .. ==> 0XF8006170[11:11] = 0x00000000U
10042 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
10043 // .. .. reg_phy_fifo_we_in_delay = 0x0
10044 // .. .. ==> 0XF8006170[20:12] = 0x00000000U
10045 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
10046 // .. ..
10047 EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000133U),
10048 // .. .. reg_phy_fifo_we_slave_ratio = 0x143
10049 // .. .. ==> 0XF8006174[10:0] = 0x00000143U
10050 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000143U
10051 // .. .. reg_phy_fifo_we_in_force = 0x0
10052 // .. .. ==> 0XF8006174[11:11] = 0x00000000U
10053 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
10054 // .. .. reg_phy_fifo_we_in_delay = 0x0
10055 // .. .. ==> 0XF8006174[20:12] = 0x00000000U
10056 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
10057 // .. ..
10058 EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000143U),
10059 // .. .. reg_phy_wr_data_slave_ratio = 0xdd
10060 // .. .. ==> 0XF800617C[9:0] = 0x000000DDU
10061 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000DDU
10062 // .. .. reg_phy_wr_data_slave_force = 0x0
10063 // .. .. ==> 0XF800617C[10:10] = 0x00000000U
10064 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
10065 // .. .. reg_phy_wr_data_slave_delay = 0x0
10066 // .. .. ==> 0XF800617C[19:11] = 0x00000000U
10067 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
10068 // .. ..
10069 EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000DDU),
10070 // .. .. reg_phy_wr_data_slave_ratio = 0xd2
10071 // .. .. ==> 0XF8006180[9:0] = 0x000000D2U
10072 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000D2U
10073 // .. .. reg_phy_wr_data_slave_force = 0x0
10074 // .. .. ==> 0XF8006180[10:10] = 0x00000000U
10075 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
10076 // .. .. reg_phy_wr_data_slave_delay = 0x0
10077 // .. .. ==> 0XF8006180[19:11] = 0x00000000U
10078 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
10079 // .. ..
10080 EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000D2U),
10081 // .. .. reg_phy_wr_data_slave_ratio = 0xcc
10082 // .. .. ==> 0XF8006184[9:0] = 0x000000CCU
10083 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000CCU
10084 // .. .. reg_phy_wr_data_slave_force = 0x0
10085 // .. .. ==> 0XF8006184[10:10] = 0x00000000U
10086 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
10087 // .. .. reg_phy_wr_data_slave_delay = 0x0
10088 // .. .. ==> 0XF8006184[19:11] = 0x00000000U
10089 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
10090 // .. ..
10091 EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000CCU),
10092 // .. .. reg_phy_wr_data_slave_ratio = 0xe1
10093 // .. .. ==> 0XF8006188[9:0] = 0x000000E1U
10094 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000E1U
10095 // .. .. reg_phy_wr_data_slave_force = 0x0
10096 // .. .. ==> 0XF8006188[10:10] = 0x00000000U
10097 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
10098 // .. .. reg_phy_wr_data_slave_delay = 0x0
10099 // .. .. ==> 0XF8006188[19:11] = 0x00000000U
10100 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
10101 // .. ..
10102 EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000E1U),
10103 // .. .. reg_phy_loopback = 0x0
10104 // .. .. ==> 0XF8006190[0:0] = 0x00000000U
10105 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
10106 // .. .. reg_phy_bl2 = 0x0
10107 // .. .. ==> 0XF8006190[1:1] = 0x00000000U
10108 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
10109 // .. .. reg_phy_at_spd_atpg = 0x0
10110 // .. .. ==> 0XF8006190[2:2] = 0x00000000U
10111 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
10112 // .. .. reg_phy_bist_enable = 0x0
10113 // .. .. ==> 0XF8006190[3:3] = 0x00000000U
10114 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
10115 // .. .. reg_phy_bist_force_err = 0x0
10116 // .. .. ==> 0XF8006190[4:4] = 0x00000000U
10117 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
10118 // .. .. reg_phy_bist_mode = 0x0
10119 // .. .. ==> 0XF8006190[6:5] = 0x00000000U
10120 // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
10121 // .. .. reg_phy_invert_clkout = 0x1
10122 // .. .. ==> 0XF8006190[7:7] = 0x00000001U
10123 // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
10124 // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
10125 // .. .. ==> 0XF8006190[8:8] = 0x00000000U
10126 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
10127 // .. .. reg_phy_sel_logic = 0x0
10128 // .. .. ==> 0XF8006190[9:9] = 0x00000000U
10129 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
10130 // .. .. reg_phy_ctrl_slave_ratio = 0x100
10131 // .. .. ==> 0XF8006190[19:10] = 0x00000100U
10132 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
10133 // .. .. reg_phy_ctrl_slave_force = 0x0
10134 // .. .. ==> 0XF8006190[20:20] = 0x00000000U
10135 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
10136 // .. .. reg_phy_ctrl_slave_delay = 0x0
10137 // .. .. ==> 0XF8006190[27:21] = 0x00000000U
10138 // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
10139 // .. .. reg_phy_use_rank0_delays = 0x1
10140 // .. .. ==> 0XF8006190[28:28] = 0x00000001U
10141 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
10142 // .. .. reg_phy_lpddr = 0x0
10143 // .. .. ==> 0XF8006190[29:29] = 0x00000000U
10144 // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
10145 // .. .. reg_phy_cmd_latency = 0x0
10146 // .. .. ==> 0XF8006190[30:30] = 0x00000000U
10147 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
10148 // .. .. reg_phy_int_lpbk = 0x0
10149 // .. .. ==> 0XF8006190[31:31] = 0x00000000U
10150 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
10151 // .. ..
10152 EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
10153 // .. .. reg_phy_wr_rl_delay = 0x2
10154 // .. .. ==> 0XF8006194[4:0] = 0x00000002U
10155 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
10156 // .. .. reg_phy_rd_rl_delay = 0x4
10157 // .. .. ==> 0XF8006194[9:5] = 0x00000004U
10158 // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
10159 // .. .. reg_phy_dll_lock_diff = 0xf
10160 // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
10161 // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
10162 // .. .. reg_phy_use_wr_level = 0x1
10163 // .. .. ==> 0XF8006194[14:14] = 0x00000001U
10164 // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
10165 // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
10166 // .. .. ==> 0XF8006194[15:15] = 0x00000001U
10167 // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
10168 // .. .. reg_phy_use_rd_data_eye_level = 0x1
10169 // .. .. ==> 0XF8006194[16:16] = 0x00000001U
10170 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
10171 // .. .. reg_phy_dis_calib_rst = 0x0
10172 // .. .. ==> 0XF8006194[17:17] = 0x00000000U
10173 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10174 // .. .. reg_phy_ctrl_slave_delay = 0x0
10175 // .. .. ==> 0XF8006194[19:18] = 0x00000000U
10176 // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
10177 // .. ..
10178 EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
10179 // .. .. reg_arb_page_addr_mask = 0x0
10180 // .. .. ==> 0XF8006204[31:0] = 0x00000000U
10181 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
10182 // .. ..
10183 EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
10184 // .. .. reg_arb_pri_wr_portn = 0x3ff
10185 // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
10186 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10187 // .. .. reg_arb_disable_aging_wr_portn = 0x0
10188 // .. .. ==> 0XF8006208[16:16] = 0x00000000U
10189 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10190 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10191 // .. .. ==> 0XF8006208[17:17] = 0x00000000U
10192 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10193 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10194 // .. .. ==> 0XF8006208[18:18] = 0x00000000U
10195 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10196 // .. .. reg_arb_dis_rmw_portn = 0x1
10197 // .. .. ==> 0XF8006208[19:19] = 0x00000001U
10198 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
10199 // .. ..
10200 EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
10201 // .. .. reg_arb_pri_wr_portn = 0x3ff
10202 // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
10203 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10204 // .. .. reg_arb_disable_aging_wr_portn = 0x0
10205 // .. .. ==> 0XF800620C[16:16] = 0x00000000U
10206 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10207 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10208 // .. .. ==> 0XF800620C[17:17] = 0x00000000U
10209 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10210 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10211 // .. .. ==> 0XF800620C[18:18] = 0x00000000U
10212 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10213 // .. .. reg_arb_dis_rmw_portn = 0x1
10214 // .. .. ==> 0XF800620C[19:19] = 0x00000001U
10215 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
10216 // .. ..
10217 EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
10218 // .. .. reg_arb_pri_wr_portn = 0x3ff
10219 // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
10220 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10221 // .. .. reg_arb_disable_aging_wr_portn = 0x0
10222 // .. .. ==> 0XF8006210[16:16] = 0x00000000U
10223 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10224 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10225 // .. .. ==> 0XF8006210[17:17] = 0x00000000U
10226 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10227 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10228 // .. .. ==> 0XF8006210[18:18] = 0x00000000U
10229 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10230 // .. .. reg_arb_dis_rmw_portn = 0x1
10231 // .. .. ==> 0XF8006210[19:19] = 0x00000001U
10232 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
10233 // .. ..
10234 EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
10235 // .. .. reg_arb_pri_wr_portn = 0x3ff
10236 // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
10237 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10238 // .. .. reg_arb_disable_aging_wr_portn = 0x0
10239 // .. .. ==> 0XF8006214[16:16] = 0x00000000U
10240 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10241 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10242 // .. .. ==> 0XF8006214[17:17] = 0x00000000U
10243 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10244 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10245 // .. .. ==> 0XF8006214[18:18] = 0x00000000U
10246 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10247 // .. .. reg_arb_dis_rmw_portn = 0x1
10248 // .. .. ==> 0XF8006214[19:19] = 0x00000001U
10249 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
10250 // .. ..
10251 EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
10252 // .. .. reg_arb_pri_rd_portn = 0x3ff
10253 // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
10254 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10255 // .. .. reg_arb_disable_aging_rd_portn = 0x0
10256 // .. .. ==> 0XF8006218[16:16] = 0x00000000U
10257 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10258 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10259 // .. .. ==> 0XF8006218[17:17] = 0x00000000U
10260 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10261 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10262 // .. .. ==> 0XF8006218[18:18] = 0x00000000U
10263 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10264 // .. .. reg_arb_set_hpr_rd_portn = 0x0
10265 // .. .. ==> 0XF8006218[19:19] = 0x00000000U
10266 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
10267 // .. ..
10268 EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
10269 // .. .. reg_arb_pri_rd_portn = 0x3ff
10270 // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
10271 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10272 // .. .. reg_arb_disable_aging_rd_portn = 0x0
10273 // .. .. ==> 0XF800621C[16:16] = 0x00000000U
10274 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10275 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10276 // .. .. ==> 0XF800621C[17:17] = 0x00000000U
10277 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10278 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10279 // .. .. ==> 0XF800621C[18:18] = 0x00000000U
10280 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10281 // .. .. reg_arb_set_hpr_rd_portn = 0x0
10282 // .. .. ==> 0XF800621C[19:19] = 0x00000000U
10283 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
10284 // .. ..
10285 EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
10286 // .. .. reg_arb_pri_rd_portn = 0x3ff
10287 // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
10288 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10289 // .. .. reg_arb_disable_aging_rd_portn = 0x0
10290 // .. .. ==> 0XF8006220[16:16] = 0x00000000U
10291 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10292 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10293 // .. .. ==> 0XF8006220[17:17] = 0x00000000U
10294 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10295 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10296 // .. .. ==> 0XF8006220[18:18] = 0x00000000U
10297 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10298 // .. .. reg_arb_set_hpr_rd_portn = 0x0
10299 // .. .. ==> 0XF8006220[19:19] = 0x00000000U
10300 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
10301 // .. ..
10302 EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
10303 // .. .. reg_arb_pri_rd_portn = 0x3ff
10304 // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
10305 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
10306 // .. .. reg_arb_disable_aging_rd_portn = 0x0
10307 // .. .. ==> 0XF8006224[16:16] = 0x00000000U
10308 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10309 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10310 // .. .. ==> 0XF8006224[17:17] = 0x00000000U
10311 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
10312 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10313 // .. .. ==> 0XF8006224[18:18] = 0x00000000U
10314 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
10315 // .. .. reg_arb_set_hpr_rd_portn = 0x0
10316 // .. .. ==> 0XF8006224[19:19] = 0x00000000U
10317 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
10318 // .. ..
10319 EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
10320 // .. .. reg_ddrc_lpddr2 = 0x0
10321 // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
10322 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
10323 // .. .. reg_ddrc_per_bank_refresh = 0x0
10324 // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
10325 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
10326 // .. .. reg_ddrc_derate_enable = 0x0
10327 // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
10328 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
10329 // .. .. reg_ddrc_mr4_margin = 0x0
10330 // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
10331 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
10332 // .. ..
10333 EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
10334 // .. .. reg_ddrc_mr4_read_interval = 0x0
10335 // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
10336 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
10337 // .. ..
10338 EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
10339 // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
10340 // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
10341 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
10342 // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
10343 // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
10344 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
10345 // .. .. reg_ddrc_t_mrw = 0x5
10346 // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
10347 // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
10348 // .. ..
10349 EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
10350 // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
10351 // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
10352 // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
10353 // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
10354 // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
10355 // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
10356 // .. ..
10357 EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
10358 // .. .. START: POLL ON DCI STATUS
10359 // .. .. DONE = 1
10360 // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
10361 // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
10362 // .. ..
10363 EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
10364 // .. .. FINISH: POLL ON DCI STATUS
10365 // .. .. START: UNLOCK DDR
10366 // .. .. reg_ddrc_soft_rstb = 0x1
10367 // .. .. ==> 0XF8006000[0:0] = 0x00000001U
10368 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
10369 // .. .. reg_ddrc_powerdown_en = 0x0
10370 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
10371 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
10372 // .. .. reg_ddrc_data_bus_width = 0x0
10373 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
10374 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
10375 // .. .. reg_ddrc_burst8_refresh = 0x0
10376 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
10377 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
10378 // .. .. reg_ddrc_rdwr_idle_gap = 1
10379 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
10380 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
10381 // .. .. reg_ddrc_dis_rd_bypass = 0x0
10382 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
10383 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
10384 // .. .. reg_ddrc_dis_act_bypass = 0x0
10385 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
10386 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
10387 // .. .. reg_ddrc_dis_auto_refresh = 0x0
10388 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
10389 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10390 // .. ..
10391 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
10392 // .. .. FINISH: UNLOCK DDR
10393 // .. .. START: CHECK DDR STATUS
10394 // .. .. ddrc_reg_operating_mode = 1
10395 // .. .. ==> 0XF8006054[2:0] = 0x00000001U
10396 // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
10397 // .. ..
10398 EMIT_MASKPOLL(0XF8006054, 0x00000007U),
10399 // .. .. FINISH: CHECK DDR STATUS
10400 // .. FINISH: DDR INITIALIZATION
10401 // FINISH: top
10402 //
10403 EMIT_EXIT(),
10404
10405 //
10406};
10407
10408unsigned long ps7_mio_init_data_1_0[] = {
10409 // START: top
10410 // .. START: SLCR SETTINGS
10411 // .. UNLOCK_KEY = 0XDF0D
10412 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
10413 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
10414 // ..
10415 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
10416 // .. FINISH: SLCR SETTINGS
10417 // .. START: OCM REMAPPING
10418 // .. VREF_EN = 0x1
10419 // .. ==> 0XF8000B00[0:0] = 0x00000001U
10420 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
10421 // .. VREF_PULLUP_EN = 0x0
10422 // .. ==> 0XF8000B00[1:1] = 0x00000000U
10423 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10424 // .. CLK_PULLUP_EN = 0x0
10425 // .. ==> 0XF8000B00[8:8] = 0x00000000U
10426 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10427 // .. SRSTN_PULLUP_EN = 0x0
10428 // .. ==> 0XF8000B00[9:9] = 0x00000000U
10429 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
10430 // ..
10431 EMIT_MASKWRITE(0XF8000B00, 0x00000303U ,0x00000001U),
10432 // .. FINISH: OCM REMAPPING
10433 // .. START: DDRIOB SETTINGS
10434 // .. INP_POWER = 0x0
10435 // .. ==> 0XF8000B40[0:0] = 0x00000000U
10436 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10437 // .. INP_TYPE = 0x0
10438 // .. ==> 0XF8000B40[2:1] = 0x00000000U
10439 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
10440 // .. DCI_UPDATE = 0x0
10441 // .. ==> 0XF8000B40[3:3] = 0x00000000U
10442 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10443 // .. TERM_EN = 0x0
10444 // .. ==> 0XF8000B40[4:4] = 0x00000000U
10445 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
10446 // .. DCR_TYPE = 0x0
10447 // .. ==> 0XF8000B40[6:5] = 0x00000000U
10448 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10449 // .. IBUF_DISABLE_MODE = 0x0
10450 // .. ==> 0XF8000B40[7:7] = 0x00000000U
10451 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10452 // .. TERM_DISABLE_MODE = 0x0
10453 // .. ==> 0XF8000B40[8:8] = 0x00000000U
10454 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10455 // .. OUTPUT_EN = 0x3
10456 // .. ==> 0XF8000B40[10:9] = 0x00000003U
10457 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10458 // .. PULLUP_EN = 0x0
10459 // .. ==> 0XF8000B40[11:11] = 0x00000000U
10460 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10461 // ..
10462 EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
10463 // .. INP_POWER = 0x0
10464 // .. ==> 0XF8000B44[0:0] = 0x00000000U
10465 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10466 // .. INP_TYPE = 0x0
10467 // .. ==> 0XF8000B44[2:1] = 0x00000000U
10468 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
10469 // .. DCI_UPDATE = 0x0
10470 // .. ==> 0XF8000B44[3:3] = 0x00000000U
10471 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10472 // .. TERM_EN = 0x0
10473 // .. ==> 0XF8000B44[4:4] = 0x00000000U
10474 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
10475 // .. DCR_TYPE = 0x0
10476 // .. ==> 0XF8000B44[6:5] = 0x00000000U
10477 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10478 // .. IBUF_DISABLE_MODE = 0x0
10479 // .. ==> 0XF8000B44[7:7] = 0x00000000U
10480 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10481 // .. TERM_DISABLE_MODE = 0x0
10482 // .. ==> 0XF8000B44[8:8] = 0x00000000U
10483 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10484 // .. OUTPUT_EN = 0x3
10485 // .. ==> 0XF8000B44[10:9] = 0x00000003U
10486 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10487 // .. PULLUP_EN = 0x0
10488 // .. ==> 0XF8000B44[11:11] = 0x00000000U
10489 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10490 // ..
10491 EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
10492 // .. INP_POWER = 0x0
10493 // .. ==> 0XF8000B48[0:0] = 0x00000000U
10494 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10495 // .. INP_TYPE = 0x1
10496 // .. ==> 0XF8000B48[2:1] = 0x00000001U
10497 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
10498 // .. DCI_UPDATE = 0x0
10499 // .. ==> 0XF8000B48[3:3] = 0x00000000U
10500 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10501 // .. TERM_EN = 0x1
10502 // .. ==> 0XF8000B48[4:4] = 0x00000001U
10503 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10504 // .. DCR_TYPE = 0x3
10505 // .. ==> 0XF8000B48[6:5] = 0x00000003U
10506 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10507 // .. IBUF_DISABLE_MODE = 0
10508 // .. ==> 0XF8000B48[7:7] = 0x00000000U
10509 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10510 // .. TERM_DISABLE_MODE = 0
10511 // .. ==> 0XF8000B48[8:8] = 0x00000000U
10512 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10513 // .. OUTPUT_EN = 0x3
10514 // .. ==> 0XF8000B48[10:9] = 0x00000003U
10515 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10516 // .. PULLUP_EN = 0x0
10517 // .. ==> 0XF8000B48[11:11] = 0x00000000U
10518 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10519 // ..
10520 EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
10521 // .. INP_POWER = 0x0
10522 // .. ==> 0XF8000B4C[0:0] = 0x00000000U
10523 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10524 // .. INP_TYPE = 0x1
10525 // .. ==> 0XF8000B4C[2:1] = 0x00000001U
10526 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
10527 // .. DCI_UPDATE = 0x0
10528 // .. ==> 0XF8000B4C[3:3] = 0x00000000U
10529 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10530 // .. TERM_EN = 0x1
10531 // .. ==> 0XF8000B4C[4:4] = 0x00000001U
10532 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10533 // .. DCR_TYPE = 0x3
10534 // .. ==> 0XF8000B4C[6:5] = 0x00000003U
10535 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10536 // .. IBUF_DISABLE_MODE = 0
10537 // .. ==> 0XF8000B4C[7:7] = 0x00000000U
10538 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10539 // .. TERM_DISABLE_MODE = 0
10540 // .. ==> 0XF8000B4C[8:8] = 0x00000000U
10541 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10542 // .. OUTPUT_EN = 0x3
10543 // .. ==> 0XF8000B4C[10:9] = 0x00000003U
10544 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10545 // .. PULLUP_EN = 0x0
10546 // .. ==> 0XF8000B4C[11:11] = 0x00000000U
10547 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10548 // ..
10549 EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
10550 // .. INP_POWER = 0x0
10551 // .. ==> 0XF8000B50[0:0] = 0x00000000U
10552 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10553 // .. INP_TYPE = 0x2
10554 // .. ==> 0XF8000B50[2:1] = 0x00000002U
10555 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
10556 // .. DCI_UPDATE = 0x0
10557 // .. ==> 0XF8000B50[3:3] = 0x00000000U
10558 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10559 // .. TERM_EN = 0x1
10560 // .. ==> 0XF8000B50[4:4] = 0x00000001U
10561 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10562 // .. DCR_TYPE = 0x3
10563 // .. ==> 0XF8000B50[6:5] = 0x00000003U
10564 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10565 // .. IBUF_DISABLE_MODE = 0
10566 // .. ==> 0XF8000B50[7:7] = 0x00000000U
10567 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10568 // .. TERM_DISABLE_MODE = 0
10569 // .. ==> 0XF8000B50[8:8] = 0x00000000U
10570 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10571 // .. OUTPUT_EN = 0x3
10572 // .. ==> 0XF8000B50[10:9] = 0x00000003U
10573 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10574 // .. PULLUP_EN = 0x0
10575 // .. ==> 0XF8000B50[11:11] = 0x00000000U
10576 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10577 // ..
10578 EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
10579 // .. INP_POWER = 0x0
10580 // .. ==> 0XF8000B54[0:0] = 0x00000000U
10581 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10582 // .. INP_TYPE = 0x2
10583 // .. ==> 0XF8000B54[2:1] = 0x00000002U
10584 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
10585 // .. DCI_UPDATE = 0x0
10586 // .. ==> 0XF8000B54[3:3] = 0x00000000U
10587 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10588 // .. TERM_EN = 0x1
10589 // .. ==> 0XF8000B54[4:4] = 0x00000001U
10590 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10591 // .. DCR_TYPE = 0x3
10592 // .. ==> 0XF8000B54[6:5] = 0x00000003U
10593 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10594 // .. IBUF_DISABLE_MODE = 0
10595 // .. ==> 0XF8000B54[7:7] = 0x00000000U
10596 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10597 // .. TERM_DISABLE_MODE = 0
10598 // .. ==> 0XF8000B54[8:8] = 0x00000000U
10599 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10600 // .. OUTPUT_EN = 0x3
10601 // .. ==> 0XF8000B54[10:9] = 0x00000003U
10602 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10603 // .. PULLUP_EN = 0x0
10604 // .. ==> 0XF8000B54[11:11] = 0x00000000U
10605 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10606 // ..
10607 EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
10608 // .. INP_POWER = 0x0
10609 // .. ==> 0XF8000B58[0:0] = 0x00000000U
10610 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10611 // .. INP_TYPE = 0x0
10612 // .. ==> 0XF8000B58[2:1] = 0x00000000U
10613 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
10614 // .. DCI_UPDATE = 0x0
10615 // .. ==> 0XF8000B58[3:3] = 0x00000000U
10616 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10617 // .. TERM_EN = 0x0
10618 // .. ==> 0XF8000B58[4:4] = 0x00000000U
10619 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
10620 // .. DCR_TYPE = 0x0
10621 // .. ==> 0XF8000B58[6:5] = 0x00000000U
10622 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10623 // .. IBUF_DISABLE_MODE = 0x0
10624 // .. ==> 0XF8000B58[7:7] = 0x00000000U
10625 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10626 // .. TERM_DISABLE_MODE = 0x0
10627 // .. ==> 0XF8000B58[8:8] = 0x00000000U
10628 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10629 // .. OUTPUT_EN = 0x3
10630 // .. ==> 0XF8000B58[10:9] = 0x00000003U
10631 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10632 // .. PULLUP_EN = 0x0
10633 // .. ==> 0XF8000B58[11:11] = 0x00000000U
10634 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10635 // ..
10636 EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
10637 // .. DRIVE_P = 0x1c
10638 // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
10639 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10640 // .. DRIVE_N = 0xc
10641 // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
10642 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10643 // .. SLEW_P = 0x3
10644 // .. ==> 0XF8000B5C[18:14] = 0x00000003U
10645 // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
10646 // .. SLEW_N = 0x3
10647 // .. ==> 0XF8000B5C[23:19] = 0x00000003U
10648 // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
10649 // .. GTL = 0x0
10650 // .. ==> 0XF8000B5C[26:24] = 0x00000000U
10651 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10652 // .. RTERM = 0x0
10653 // .. ==> 0XF8000B5C[31:27] = 0x00000000U
10654 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10655 // ..
10656 EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
10657 // .. DRIVE_P = 0x1c
10658 // .. ==> 0XF8000B60[6:0] = 0x0000001CU
10659 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10660 // .. DRIVE_N = 0xc
10661 // .. ==> 0XF8000B60[13:7] = 0x0000000CU
10662 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10663 // .. SLEW_P = 0x6
10664 // .. ==> 0XF8000B60[18:14] = 0x00000006U
10665 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
10666 // .. SLEW_N = 0x1f
10667 // .. ==> 0XF8000B60[23:19] = 0x0000001FU
10668 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
10669 // .. GTL = 0x0
10670 // .. ==> 0XF8000B60[26:24] = 0x00000000U
10671 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10672 // .. RTERM = 0x0
10673 // .. ==> 0XF8000B60[31:27] = 0x00000000U
10674 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10675 // ..
10676 EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
10677 // .. DRIVE_P = 0x1c
10678 // .. ==> 0XF8000B64[6:0] = 0x0000001CU
10679 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10680 // .. DRIVE_N = 0xc
10681 // .. ==> 0XF8000B64[13:7] = 0x0000000CU
10682 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10683 // .. SLEW_P = 0x6
10684 // .. ==> 0XF8000B64[18:14] = 0x00000006U
10685 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
10686 // .. SLEW_N = 0x1f
10687 // .. ==> 0XF8000B64[23:19] = 0x0000001FU
10688 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
10689 // .. GTL = 0x0
10690 // .. ==> 0XF8000B64[26:24] = 0x00000000U
10691 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10692 // .. RTERM = 0x0
10693 // .. ==> 0XF8000B64[31:27] = 0x00000000U
10694 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10695 // ..
10696 EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
10697 // .. DRIVE_P = 0x1c
10698 // .. ==> 0XF8000B68[6:0] = 0x0000001CU
10699 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10700 // .. DRIVE_N = 0xc
10701 // .. ==> 0XF8000B68[13:7] = 0x0000000CU
10702 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10703 // .. SLEW_P = 0x6
10704 // .. ==> 0XF8000B68[18:14] = 0x00000006U
10705 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
10706 // .. SLEW_N = 0x1f
10707 // .. ==> 0XF8000B68[23:19] = 0x0000001FU
10708 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
10709 // .. GTL = 0x0
10710 // .. ==> 0XF8000B68[26:24] = 0x00000000U
10711 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10712 // .. RTERM = 0x0
10713 // .. ==> 0XF8000B68[31:27] = 0x00000000U
10714 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10715 // ..
10716 EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
10717 // .. VREF_INT_EN = 0x1
10718 // .. ==> 0XF8000B6C[0:0] = 0x00000001U
10719 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
10720 // .. VREF_SEL = 0x4
10721 // .. ==> 0XF8000B6C[4:1] = 0x00000004U
10722 // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
10723 // .. VREF_EXT_EN = 0x0
10724 // .. ==> 0XF8000B6C[6:5] = 0x00000000U
10725 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10726 // .. VREF_PULLUP_EN = 0x0
10727 // .. ==> 0XF8000B6C[8:7] = 0x00000000U
10728 // .. ==> MASK : 0x00000180U VAL : 0x00000000U
10729 // .. REFIO_EN = 0x1
10730 // .. ==> 0XF8000B6C[9:9] = 0x00000001U
10731 // .. ==> MASK : 0x00000200U VAL : 0x00000200U
10732 // .. REFIO_PULLUP_EN = 0x0
10733 // .. ==> 0XF8000B6C[12:12] = 0x00000000U
10734 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10735 // .. DRST_B_PULLUP_EN = 0x0
10736 // .. ==> 0XF8000B6C[13:13] = 0x00000000U
10737 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10738 // .. CKE_PULLUP_EN = 0x0
10739 // .. ==> 0XF8000B6C[14:14] = 0x00000000U
10740 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
10741 // ..
10742 EMIT_MASKWRITE(0XF8000B6C, 0x000073FFU ,0x00000209U),
10743 // .. .. START: ASSERT RESET
10744 // .. .. RESET = 1
10745 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
10746 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
10747 // .. .. VRN_OUT = 0x1
10748 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10749 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
10750 // .. ..
10751 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
10752 // .. .. FINISH: ASSERT RESET
10753 // .. .. START: DEASSERT RESET
10754 // .. .. RESET = 0
10755 // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
10756 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
10757 // .. .. VRN_OUT = 0x1
10758 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10759 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
10760 // .. ..
10761 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
10762 // .. .. FINISH: DEASSERT RESET
10763 // .. .. RESET = 0x1
10764 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
10765 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
10766 // .. .. ENABLE = 0x1
10767 // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
10768 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
10769 // .. .. VRP_TRI = 0x0
10770 // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
10771 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
10772 // .. .. VRN_TRI = 0x0
10773 // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
10774 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
10775 // .. .. VRP_OUT = 0x0
10776 // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
10777 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
10778 // .. .. VRN_OUT = 0x1
10779 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10780 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
10781 // .. .. NREF_OPT1 = 0x0
10782 // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
10783 // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
10784 // .. .. NREF_OPT2 = 0x0
10785 // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
10786 // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
10787 // .. .. NREF_OPT4 = 0x1
10788 // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
10789 // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
10790 // .. .. PREF_OPT1 = 0x0
10791 // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
10792 // .. .. ==> MASK : 0x0001C000U VAL : 0x00000000U
10793 // .. .. PREF_OPT2 = 0x0
10794 // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
10795 // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
10796 // .. .. UPDATE_CONTROL = 0x0
10797 // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
10798 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
10799 // .. .. INIT_COMPLETE = 0x0
10800 // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
10801 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
10802 // .. .. TST_CLK = 0x0
10803 // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
10804 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
10805 // .. .. TST_HLN = 0x0
10806 // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
10807 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
10808 // .. .. TST_HLP = 0x0
10809 // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
10810 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
10811 // .. .. TST_RST = 0x0
10812 // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
10813 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
10814 // .. .. INT_DCI_EN = 0x0
10815 // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
10816 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
10817 // .. ..
10818 EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
10819 // .. FINISH: DDRIOB SETTINGS
10820 // .. START: MIO PROGRAMMING
10821 // .. TRI_ENABLE = 1
10822 // .. ==> 0XF8000700[0:0] = 0x00000001U
10823 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
10824 // .. Speed = 0
10825 // .. ==> 0XF8000700[8:8] = 0x00000000U
10826 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10827 // .. IO_Type = 1
10828 // .. ==> 0XF8000700[11:9] = 0x00000001U
10829 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10830 // .. PULLUP = 1
10831 // .. ==> 0XF8000700[12:12] = 0x00000001U
10832 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
10833 // .. DisableRcvr = 0
10834 // .. ==> 0XF8000700[13:13] = 0x00000000U
10835 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10836 // ..
10837 EMIT_MASKWRITE(0XF8000700, 0x00003F01U ,0x00001201U),
10838 // .. TRI_ENABLE = 0
10839 // .. ==> 0XF8000704[0:0] = 0x00000000U
10840 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10841 // .. L0_SEL = 1
10842 // .. ==> 0XF8000704[1:1] = 0x00000001U
10843 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10844 // .. L1_SEL = 0
10845 // .. ==> 0XF8000704[2:2] = 0x00000000U
10846 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10847 // .. L2_SEL = 0
10848 // .. ==> 0XF8000704[4:3] = 0x00000000U
10849 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10850 // .. L3_SEL = 0
10851 // .. ==> 0XF8000704[7:5] = 0x00000000U
10852 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10853 // .. Speed = 0
10854 // .. ==> 0XF8000704[8:8] = 0x00000000U
10855 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10856 // .. IO_Type = 1
10857 // .. ==> 0XF8000704[11:9] = 0x00000001U
10858 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10859 // .. PULLUP = 1
10860 // .. ==> 0XF8000704[12:12] = 0x00000001U
10861 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
10862 // .. DisableRcvr = 0
10863 // .. ==> 0XF8000704[13:13] = 0x00000000U
10864 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10865 // ..
10866 EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00001202U),
10867 // .. TRI_ENABLE = 0
10868 // .. ==> 0XF8000708[0:0] = 0x00000000U
10869 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10870 // .. L0_SEL = 1
10871 // .. ==> 0XF8000708[1:1] = 0x00000001U
10872 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10873 // .. L1_SEL = 0
10874 // .. ==> 0XF8000708[2:2] = 0x00000000U
10875 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10876 // .. L2_SEL = 0
10877 // .. ==> 0XF8000708[4:3] = 0x00000000U
10878 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10879 // .. L3_SEL = 0
10880 // .. ==> 0XF8000708[7:5] = 0x00000000U
10881 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10882 // .. Speed = 0
10883 // .. ==> 0XF8000708[8:8] = 0x00000000U
10884 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10885 // .. IO_Type = 1
10886 // .. ==> 0XF8000708[11:9] = 0x00000001U
10887 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10888 // .. PULLUP = 0
10889 // .. ==> 0XF8000708[12:12] = 0x00000000U
10890 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10891 // .. DisableRcvr = 0
10892 // .. ==> 0XF8000708[13:13] = 0x00000000U
10893 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10894 // ..
10895 EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000202U),
10896 // .. TRI_ENABLE = 0
10897 // .. ==> 0XF800070C[0:0] = 0x00000000U
10898 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10899 // .. L0_SEL = 1
10900 // .. ==> 0XF800070C[1:1] = 0x00000001U
10901 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10902 // .. L1_SEL = 0
10903 // .. ==> 0XF800070C[2:2] = 0x00000000U
10904 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10905 // .. L2_SEL = 0
10906 // .. ==> 0XF800070C[4:3] = 0x00000000U
10907 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10908 // .. L3_SEL = 0
10909 // .. ==> 0XF800070C[7:5] = 0x00000000U
10910 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10911 // .. Speed = 0
10912 // .. ==> 0XF800070C[8:8] = 0x00000000U
10913 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10914 // .. IO_Type = 1
10915 // .. ==> 0XF800070C[11:9] = 0x00000001U
10916 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10917 // .. PULLUP = 0
10918 // .. ==> 0XF800070C[12:12] = 0x00000000U
10919 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10920 // .. DisableRcvr = 0
10921 // .. ==> 0XF800070C[13:13] = 0x00000000U
10922 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10923 // ..
10924 EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000202U),
10925 // .. TRI_ENABLE = 0
10926 // .. ==> 0XF8000710[0:0] = 0x00000000U
10927 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10928 // .. L0_SEL = 1
10929 // .. ==> 0XF8000710[1:1] = 0x00000001U
10930 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10931 // .. L1_SEL = 0
10932 // .. ==> 0XF8000710[2:2] = 0x00000000U
10933 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10934 // .. L2_SEL = 0
10935 // .. ==> 0XF8000710[4:3] = 0x00000000U
10936 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10937 // .. L3_SEL = 0
10938 // .. ==> 0XF8000710[7:5] = 0x00000000U
10939 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10940 // .. Speed = 0
10941 // .. ==> 0XF8000710[8:8] = 0x00000000U
10942 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10943 // .. IO_Type = 1
10944 // .. ==> 0XF8000710[11:9] = 0x00000001U
10945 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10946 // .. PULLUP = 0
10947 // .. ==> 0XF8000710[12:12] = 0x00000000U
10948 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10949 // .. DisableRcvr = 0
10950 // .. ==> 0XF8000710[13:13] = 0x00000000U
10951 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10952 // ..
10953 EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000202U),
10954 // .. TRI_ENABLE = 0
10955 // .. ==> 0XF8000714[0:0] = 0x00000000U
10956 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10957 // .. L0_SEL = 1
10958 // .. ==> 0XF8000714[1:1] = 0x00000001U
10959 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10960 // .. L1_SEL = 0
10961 // .. ==> 0XF8000714[2:2] = 0x00000000U
10962 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10963 // .. L2_SEL = 0
10964 // .. ==> 0XF8000714[4:3] = 0x00000000U
10965 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10966 // .. L3_SEL = 0
10967 // .. ==> 0XF8000714[7:5] = 0x00000000U
10968 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10969 // .. Speed = 0
10970 // .. ==> 0XF8000714[8:8] = 0x00000000U
10971 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10972 // .. IO_Type = 1
10973 // .. ==> 0XF8000714[11:9] = 0x00000001U
10974 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10975 // .. PULLUP = 0
10976 // .. ==> 0XF8000714[12:12] = 0x00000000U
10977 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10978 // .. DisableRcvr = 0
10979 // .. ==> 0XF8000714[13:13] = 0x00000000U
10980 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10981 // ..
10982 EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000202U),
10983 // .. TRI_ENABLE = 0
10984 // .. ==> 0XF8000718[0:0] = 0x00000000U
10985 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10986 // .. L0_SEL = 1
10987 // .. ==> 0XF8000718[1:1] = 0x00000001U
10988 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10989 // .. L1_SEL = 0
10990 // .. ==> 0XF8000718[2:2] = 0x00000000U
10991 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10992 // .. L2_SEL = 0
10993 // .. ==> 0XF8000718[4:3] = 0x00000000U
10994 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10995 // .. L3_SEL = 0
10996 // .. ==> 0XF8000718[7:5] = 0x00000000U
10997 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10998 // .. Speed = 0
10999 // .. ==> 0XF8000718[8:8] = 0x00000000U
11000 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11001 // .. IO_Type = 1
11002 // .. ==> 0XF8000718[11:9] = 0x00000001U
11003 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11004 // .. PULLUP = 0
11005 // .. ==> 0XF8000718[12:12] = 0x00000000U
11006 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11007 // .. DisableRcvr = 0
11008 // .. ==> 0XF8000718[13:13] = 0x00000000U
11009 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11010 // ..
11011 EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000202U),
11012 // .. TRI_ENABLE = 0
11013 // .. ==> 0XF800071C[0:0] = 0x00000000U
11014 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11015 // .. L0_SEL = 0
11016 // .. ==> 0XF800071C[1:1] = 0x00000000U
11017 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11018 // .. L1_SEL = 0
11019 // .. ==> 0XF800071C[2:2] = 0x00000000U
11020 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11021 // .. L2_SEL = 0
11022 // .. ==> 0XF800071C[4:3] = 0x00000000U
11023 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11024 // .. L3_SEL = 0
11025 // .. ==> 0XF800071C[7:5] = 0x00000000U
11026 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11027 // .. Speed = 0
11028 // .. ==> 0XF800071C[8:8] = 0x00000000U
11029 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11030 // .. IO_Type = 1
11031 // .. ==> 0XF800071C[11:9] = 0x00000001U
11032 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11033 // .. PULLUP = 0
11034 // .. ==> 0XF800071C[12:12] = 0x00000000U
11035 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11036 // .. DisableRcvr = 0
11037 // .. ==> 0XF800071C[13:13] = 0x00000000U
11038 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11039 // ..
11040 EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000200U),
11041 // .. TRI_ENABLE = 0
11042 // .. ==> 0XF8000720[0:0] = 0x00000000U
11043 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11044 // .. L0_SEL = 1
11045 // .. ==> 0XF8000720[1:1] = 0x00000001U
11046 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11047 // .. L1_SEL = 0
11048 // .. ==> 0XF8000720[2:2] = 0x00000000U
11049 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11050 // .. L2_SEL = 0
11051 // .. ==> 0XF8000720[4:3] = 0x00000000U
11052 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11053 // .. L3_SEL = 0
11054 // .. ==> 0XF8000720[7:5] = 0x00000000U
11055 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11056 // .. Speed = 0
11057 // .. ==> 0XF8000720[8:8] = 0x00000000U
11058 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11059 // .. IO_Type = 1
11060 // .. ==> 0XF8000720[11:9] = 0x00000001U
11061 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11062 // .. PULLUP = 0
11063 // .. ==> 0XF8000720[12:12] = 0x00000000U
11064 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11065 // .. DisableRcvr = 0
11066 // .. ==> 0XF8000720[13:13] = 0x00000000U
11067 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11068 // ..
11069 EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000202U),
11070 // .. TRI_ENABLE = 0
11071 // .. ==> 0XF8000724[0:0] = 0x00000000U
11072 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11073 // .. L0_SEL = 0
11074 // .. ==> 0XF8000724[1:1] = 0x00000000U
11075 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11076 // .. L1_SEL = 0
11077 // .. ==> 0XF8000724[2:2] = 0x00000000U
11078 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11079 // .. L2_SEL = 0
11080 // .. ==> 0XF8000724[4:3] = 0x00000000U
11081 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11082 // .. L3_SEL = 0
11083 // .. ==> 0XF8000724[7:5] = 0x00000000U
11084 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11085 // .. Speed = 0
11086 // .. ==> 0XF8000724[8:8] = 0x00000000U
11087 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11088 // .. IO_Type = 1
11089 // .. ==> 0XF8000724[11:9] = 0x00000001U
11090 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11091 // .. PULLUP = 1
11092 // .. ==> 0XF8000724[12:12] = 0x00000001U
11093 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11094 // .. DisableRcvr = 0
11095 // .. ==> 0XF8000724[13:13] = 0x00000000U
11096 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11097 // ..
11098 EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00001200U),
11099 // .. TRI_ENABLE = 0
11100 // .. ==> 0XF8000728[0:0] = 0x00000000U
11101 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11102 // .. L0_SEL = 0
11103 // .. ==> 0XF8000728[1:1] = 0x00000000U
11104 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11105 // .. L1_SEL = 0
11106 // .. ==> 0XF8000728[2:2] = 0x00000000U
11107 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11108 // .. L2_SEL = 0
11109 // .. ==> 0XF8000728[4:3] = 0x00000000U
11110 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11111 // .. L3_SEL = 0
11112 // .. ==> 0XF8000728[7:5] = 0x00000000U
11113 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11114 // .. Speed = 0
11115 // .. ==> 0XF8000728[8:8] = 0x00000000U
11116 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11117 // .. IO_Type = 1
11118 // .. ==> 0XF8000728[11:9] = 0x00000001U
11119 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11120 // .. PULLUP = 1
11121 // .. ==> 0XF8000728[12:12] = 0x00000001U
11122 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11123 // .. DisableRcvr = 0
11124 // .. ==> 0XF8000728[13:13] = 0x00000000U
11125 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11126 // ..
11127 EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00001200U),
11128 // .. TRI_ENABLE = 0
11129 // .. ==> 0XF800072C[0:0] = 0x00000000U
11130 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11131 // .. L0_SEL = 0
11132 // .. ==> 0XF800072C[1:1] = 0x00000000U
11133 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11134 // .. L1_SEL = 0
11135 // .. ==> 0XF800072C[2:2] = 0x00000000U
11136 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11137 // .. L2_SEL = 0
11138 // .. ==> 0XF800072C[4:3] = 0x00000000U
11139 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11140 // .. L3_SEL = 0
11141 // .. ==> 0XF800072C[7:5] = 0x00000000U
11142 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11143 // .. Speed = 0
11144 // .. ==> 0XF800072C[8:8] = 0x00000000U
11145 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11146 // .. IO_Type = 1
11147 // .. ==> 0XF800072C[11:9] = 0x00000001U
11148 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11149 // .. PULLUP = 1
11150 // .. ==> 0XF800072C[12:12] = 0x00000001U
11151 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11152 // .. DisableRcvr = 0
11153 // .. ==> 0XF800072C[13:13] = 0x00000000U
11154 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11155 // ..
11156 EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00001200U),
11157 // .. TRI_ENABLE = 0
11158 // .. ==> 0XF8000730[0:0] = 0x00000000U
11159 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11160 // .. L0_SEL = 0
11161 // .. ==> 0XF8000730[1:1] = 0x00000000U
11162 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11163 // .. L1_SEL = 0
11164 // .. ==> 0XF8000730[2:2] = 0x00000000U
11165 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11166 // .. L2_SEL = 0
11167 // .. ==> 0XF8000730[4:3] = 0x00000000U
11168 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11169 // .. L3_SEL = 0
11170 // .. ==> 0XF8000730[7:5] = 0x00000000U
11171 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11172 // .. Speed = 0
11173 // .. ==> 0XF8000730[8:8] = 0x00000000U
11174 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11175 // .. IO_Type = 1
11176 // .. ==> 0XF8000730[11:9] = 0x00000001U
11177 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11178 // .. PULLUP = 1
11179 // .. ==> 0XF8000730[12:12] = 0x00000001U
11180 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11181 // .. DisableRcvr = 0
11182 // .. ==> 0XF8000730[13:13] = 0x00000000U
11183 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11184 // ..
11185 EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00001200U),
11186 // .. TRI_ENABLE = 0
11187 // .. ==> 0XF8000734[0:0] = 0x00000000U
11188 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11189 // .. L0_SEL = 0
11190 // .. ==> 0XF8000734[1:1] = 0x00000000U
11191 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11192 // .. L1_SEL = 0
11193 // .. ==> 0XF8000734[2:2] = 0x00000000U
11194 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11195 // .. L2_SEL = 0
11196 // .. ==> 0XF8000734[4:3] = 0x00000000U
11197 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11198 // .. L3_SEL = 0
11199 // .. ==> 0XF8000734[7:5] = 0x00000000U
11200 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11201 // .. Speed = 0
11202 // .. ==> 0XF8000734[8:8] = 0x00000000U
11203 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11204 // .. IO_Type = 1
11205 // .. ==> 0XF8000734[11:9] = 0x00000001U
11206 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11207 // .. PULLUP = 1
11208 // .. ==> 0XF8000734[12:12] = 0x00000001U
11209 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11210 // .. DisableRcvr = 0
11211 // .. ==> 0XF8000734[13:13] = 0x00000000U
11212 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11213 // ..
11214 EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00001200U),
11215 // .. TRI_ENABLE = 0
11216 // .. ==> 0XF8000738[0:0] = 0x00000000U
11217 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11218 // .. L0_SEL = 0
11219 // .. ==> 0XF8000738[1:1] = 0x00000000U
11220 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11221 // .. L1_SEL = 0
11222 // .. ==> 0XF8000738[2:2] = 0x00000000U
11223 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11224 // .. L2_SEL = 0
11225 // .. ==> 0XF8000738[4:3] = 0x00000000U
11226 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11227 // .. L3_SEL = 0
11228 // .. ==> 0XF8000738[7:5] = 0x00000000U
11229 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11230 // .. Speed = 0
11231 // .. ==> 0XF8000738[8:8] = 0x00000000U
11232 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11233 // .. IO_Type = 1
11234 // .. ==> 0XF8000738[11:9] = 0x00000001U
11235 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11236 // .. PULLUP = 1
11237 // .. ==> 0XF8000738[12:12] = 0x00000001U
11238 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11239 // .. DisableRcvr = 0
11240 // .. ==> 0XF8000738[13:13] = 0x00000000U
11241 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11242 // ..
11243 EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00001200U),
11244 // .. TRI_ENABLE = 1
11245 // .. ==> 0XF800073C[0:0] = 0x00000001U
11246 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11247 // .. Speed = 0
11248 // .. ==> 0XF800073C[8:8] = 0x00000000U
11249 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11250 // .. IO_Type = 1
11251 // .. ==> 0XF800073C[11:9] = 0x00000001U
11252 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11253 // .. PULLUP = 1
11254 // .. ==> 0XF800073C[12:12] = 0x00000001U
11255 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
11256 // .. DisableRcvr = 0
11257 // .. ==> 0XF800073C[13:13] = 0x00000000U
11258 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11259 // ..
11260 EMIT_MASKWRITE(0XF800073C, 0x00003F01U ,0x00001201U),
11261 // .. TRI_ENABLE = 0
11262 // .. ==> 0XF8000740[0:0] = 0x00000000U
11263 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11264 // .. L0_SEL = 1
11265 // .. ==> 0XF8000740[1:1] = 0x00000001U
11266 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11267 // .. L1_SEL = 0
11268 // .. ==> 0XF8000740[2:2] = 0x00000000U
11269 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11270 // .. L2_SEL = 0
11271 // .. ==> 0XF8000740[4:3] = 0x00000000U
11272 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11273 // .. L3_SEL = 0
11274 // .. ==> 0XF8000740[7:5] = 0x00000000U
11275 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11276 // .. Speed = 0
11277 // .. ==> 0XF8000740[8:8] = 0x00000000U
11278 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11279 // .. IO_Type = 4
11280 // .. ==> 0XF8000740[11:9] = 0x00000004U
11281 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11282 // .. PULLUP = 0
11283 // .. ==> 0XF8000740[12:12] = 0x00000000U
11284 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11285 // .. DisableRcvr = 1
11286 // .. ==> 0XF8000740[13:13] = 0x00000001U
11287 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11288 // ..
11289 EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00002802U),
11290 // .. TRI_ENABLE = 0
11291 // .. ==> 0XF8000744[0:0] = 0x00000000U
11292 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11293 // .. L0_SEL = 1
11294 // .. ==> 0XF8000744[1:1] = 0x00000001U
11295 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11296 // .. L1_SEL = 0
11297 // .. ==> 0XF8000744[2:2] = 0x00000000U
11298 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11299 // .. L2_SEL = 0
11300 // .. ==> 0XF8000744[4:3] = 0x00000000U
11301 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11302 // .. L3_SEL = 0
11303 // .. ==> 0XF8000744[7:5] = 0x00000000U
11304 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11305 // .. Speed = 0
11306 // .. ==> 0XF8000744[8:8] = 0x00000000U
11307 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11308 // .. IO_Type = 4
11309 // .. ==> 0XF8000744[11:9] = 0x00000004U
11310 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11311 // .. PULLUP = 0
11312 // .. ==> 0XF8000744[12:12] = 0x00000000U
11313 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11314 // .. DisableRcvr = 1
11315 // .. ==> 0XF8000744[13:13] = 0x00000001U
11316 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11317 // ..
11318 EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00002802U),
11319 // .. TRI_ENABLE = 0
11320 // .. ==> 0XF8000748[0:0] = 0x00000000U
11321 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11322 // .. L0_SEL = 1
11323 // .. ==> 0XF8000748[1:1] = 0x00000001U
11324 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11325 // .. L1_SEL = 0
11326 // .. ==> 0XF8000748[2:2] = 0x00000000U
11327 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11328 // .. L2_SEL = 0
11329 // .. ==> 0XF8000748[4:3] = 0x00000000U
11330 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11331 // .. L3_SEL = 0
11332 // .. ==> 0XF8000748[7:5] = 0x00000000U
11333 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11334 // .. Speed = 0
11335 // .. ==> 0XF8000748[8:8] = 0x00000000U
11336 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11337 // .. IO_Type = 4
11338 // .. ==> 0XF8000748[11:9] = 0x00000004U
11339 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11340 // .. PULLUP = 0
11341 // .. ==> 0XF8000748[12:12] = 0x00000000U
11342 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11343 // .. DisableRcvr = 1
11344 // .. ==> 0XF8000748[13:13] = 0x00000001U
11345 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11346 // ..
11347 EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00002802U),
11348 // .. TRI_ENABLE = 0
11349 // .. ==> 0XF800074C[0:0] = 0x00000000U
11350 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11351 // .. L0_SEL = 1
11352 // .. ==> 0XF800074C[1:1] = 0x00000001U
11353 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11354 // .. L1_SEL = 0
11355 // .. ==> 0XF800074C[2:2] = 0x00000000U
11356 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11357 // .. L2_SEL = 0
11358 // .. ==> 0XF800074C[4:3] = 0x00000000U
11359 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11360 // .. L3_SEL = 0
11361 // .. ==> 0XF800074C[7:5] = 0x00000000U
11362 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11363 // .. Speed = 0
11364 // .. ==> 0XF800074C[8:8] = 0x00000000U
11365 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11366 // .. IO_Type = 4
11367 // .. ==> 0XF800074C[11:9] = 0x00000004U
11368 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11369 // .. PULLUP = 0
11370 // .. ==> 0XF800074C[12:12] = 0x00000000U
11371 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11372 // .. DisableRcvr = 1
11373 // .. ==> 0XF800074C[13:13] = 0x00000001U
11374 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11375 // ..
11376 EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00002802U),
11377 // .. TRI_ENABLE = 0
11378 // .. ==> 0XF8000750[0:0] = 0x00000000U
11379 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11380 // .. L0_SEL = 1
11381 // .. ==> 0XF8000750[1:1] = 0x00000001U
11382 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11383 // .. L1_SEL = 0
11384 // .. ==> 0XF8000750[2:2] = 0x00000000U
11385 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11386 // .. L2_SEL = 0
11387 // .. ==> 0XF8000750[4:3] = 0x00000000U
11388 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11389 // .. L3_SEL = 0
11390 // .. ==> 0XF8000750[7:5] = 0x00000000U
11391 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11392 // .. Speed = 0
11393 // .. ==> 0XF8000750[8:8] = 0x00000000U
11394 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11395 // .. IO_Type = 4
11396 // .. ==> 0XF8000750[11:9] = 0x00000004U
11397 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11398 // .. PULLUP = 0
11399 // .. ==> 0XF8000750[12:12] = 0x00000000U
11400 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11401 // .. DisableRcvr = 1
11402 // .. ==> 0XF8000750[13:13] = 0x00000001U
11403 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11404 // ..
11405 EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00002802U),
11406 // .. TRI_ENABLE = 0
11407 // .. ==> 0XF8000754[0:0] = 0x00000000U
11408 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11409 // .. L0_SEL = 1
11410 // .. ==> 0XF8000754[1:1] = 0x00000001U
11411 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11412 // .. L1_SEL = 0
11413 // .. ==> 0XF8000754[2:2] = 0x00000000U
11414 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11415 // .. L2_SEL = 0
11416 // .. ==> 0XF8000754[4:3] = 0x00000000U
11417 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11418 // .. L3_SEL = 0
11419 // .. ==> 0XF8000754[7:5] = 0x00000000U
11420 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11421 // .. Speed = 0
11422 // .. ==> 0XF8000754[8:8] = 0x00000000U
11423 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11424 // .. IO_Type = 4
11425 // .. ==> 0XF8000754[11:9] = 0x00000004U
11426 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11427 // .. PULLUP = 0
11428 // .. ==> 0XF8000754[12:12] = 0x00000000U
11429 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11430 // .. DisableRcvr = 1
11431 // .. ==> 0XF8000754[13:13] = 0x00000001U
11432 // .. ==> MASK : 0x00002000U VAL : 0x00002000U
11433 // ..
11434 EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00002802U),
11435 // .. TRI_ENABLE = 1
11436 // .. ==> 0XF8000758[0:0] = 0x00000001U
11437 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11438 // .. L0_SEL = 1
11439 // .. ==> 0XF8000758[1:1] = 0x00000001U
11440 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11441 // .. L1_SEL = 0
11442 // .. ==> 0XF8000758[2:2] = 0x00000000U
11443 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11444 // .. L2_SEL = 0
11445 // .. ==> 0XF8000758[4:3] = 0x00000000U
11446 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11447 // .. L3_SEL = 0
11448 // .. ==> 0XF8000758[7:5] = 0x00000000U
11449 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11450 // .. Speed = 0
11451 // .. ==> 0XF8000758[8:8] = 0x00000000U
11452 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11453 // .. IO_Type = 4
11454 // .. ==> 0XF8000758[11:9] = 0x00000004U
11455 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11456 // .. PULLUP = 0
11457 // .. ==> 0XF8000758[12:12] = 0x00000000U
11458 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11459 // .. DisableRcvr = 0
11460 // .. ==> 0XF8000758[13:13] = 0x00000000U
11461 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11462 // ..
11463 EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000803U),
11464 // .. TRI_ENABLE = 1
11465 // .. ==> 0XF800075C[0:0] = 0x00000001U
11466 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11467 // .. L0_SEL = 1
11468 // .. ==> 0XF800075C[1:1] = 0x00000001U
11469 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11470 // .. L1_SEL = 0
11471 // .. ==> 0XF800075C[2:2] = 0x00000000U
11472 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11473 // .. L2_SEL = 0
11474 // .. ==> 0XF800075C[4:3] = 0x00000000U
11475 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11476 // .. L3_SEL = 0
11477 // .. ==> 0XF800075C[7:5] = 0x00000000U
11478 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11479 // .. Speed = 0
11480 // .. ==> 0XF800075C[8:8] = 0x00000000U
11481 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11482 // .. IO_Type = 4
11483 // .. ==> 0XF800075C[11:9] = 0x00000004U
11484 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11485 // .. PULLUP = 0
11486 // .. ==> 0XF800075C[12:12] = 0x00000000U
11487 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11488 // .. DisableRcvr = 0
11489 // .. ==> 0XF800075C[13:13] = 0x00000000U
11490 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11491 // ..
11492 EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000803U),
11493 // .. TRI_ENABLE = 1
11494 // .. ==> 0XF8000760[0:0] = 0x00000001U
11495 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11496 // .. L0_SEL = 1
11497 // .. ==> 0XF8000760[1:1] = 0x00000001U
11498 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11499 // .. L1_SEL = 0
11500 // .. ==> 0XF8000760[2:2] = 0x00000000U
11501 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11502 // .. L2_SEL = 0
11503 // .. ==> 0XF8000760[4:3] = 0x00000000U
11504 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11505 // .. L3_SEL = 0
11506 // .. ==> 0XF8000760[7:5] = 0x00000000U
11507 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11508 // .. Speed = 0
11509 // .. ==> 0XF8000760[8:8] = 0x00000000U
11510 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11511 // .. IO_Type = 4
11512 // .. ==> 0XF8000760[11:9] = 0x00000004U
11513 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11514 // .. PULLUP = 0
11515 // .. ==> 0XF8000760[12:12] = 0x00000000U
11516 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11517 // .. DisableRcvr = 0
11518 // .. ==> 0XF8000760[13:13] = 0x00000000U
11519 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11520 // ..
11521 EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000803U),
11522 // .. TRI_ENABLE = 1
11523 // .. ==> 0XF8000764[0:0] = 0x00000001U
11524 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11525 // .. L0_SEL = 1
11526 // .. ==> 0XF8000764[1:1] = 0x00000001U
11527 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11528 // .. L1_SEL = 0
11529 // .. ==> 0XF8000764[2:2] = 0x00000000U
11530 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11531 // .. L2_SEL = 0
11532 // .. ==> 0XF8000764[4:3] = 0x00000000U
11533 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11534 // .. L3_SEL = 0
11535 // .. ==> 0XF8000764[7:5] = 0x00000000U
11536 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11537 // .. Speed = 0
11538 // .. ==> 0XF8000764[8:8] = 0x00000000U
11539 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11540 // .. IO_Type = 4
11541 // .. ==> 0XF8000764[11:9] = 0x00000004U
11542 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11543 // .. PULLUP = 0
11544 // .. ==> 0XF8000764[12:12] = 0x00000000U
11545 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11546 // .. DisableRcvr = 0
11547 // .. ==> 0XF8000764[13:13] = 0x00000000U
11548 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11549 // ..
11550 EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000803U),
11551 // .. TRI_ENABLE = 1
11552 // .. ==> 0XF8000768[0:0] = 0x00000001U
11553 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11554 // .. L0_SEL = 1
11555 // .. ==> 0XF8000768[1:1] = 0x00000001U
11556 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11557 // .. L1_SEL = 0
11558 // .. ==> 0XF8000768[2:2] = 0x00000000U
11559 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11560 // .. L2_SEL = 0
11561 // .. ==> 0XF8000768[4:3] = 0x00000000U
11562 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11563 // .. L3_SEL = 0
11564 // .. ==> 0XF8000768[7:5] = 0x00000000U
11565 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11566 // .. Speed = 0
11567 // .. ==> 0XF8000768[8:8] = 0x00000000U
11568 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11569 // .. IO_Type = 4
11570 // .. ==> 0XF8000768[11:9] = 0x00000004U
11571 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11572 // .. PULLUP = 0
11573 // .. ==> 0XF8000768[12:12] = 0x00000000U
11574 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11575 // .. DisableRcvr = 0
11576 // .. ==> 0XF8000768[13:13] = 0x00000000U
11577 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11578 // ..
11579 EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000803U),
11580 // .. TRI_ENABLE = 1
11581 // .. ==> 0XF800076C[0:0] = 0x00000001U
11582 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11583 // .. L0_SEL = 1
11584 // .. ==> 0XF800076C[1:1] = 0x00000001U
11585 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11586 // .. L1_SEL = 0
11587 // .. ==> 0XF800076C[2:2] = 0x00000000U
11588 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11589 // .. L2_SEL = 0
11590 // .. ==> 0XF800076C[4:3] = 0x00000000U
11591 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11592 // .. L3_SEL = 0
11593 // .. ==> 0XF800076C[7:5] = 0x00000000U
11594 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11595 // .. Speed = 0
11596 // .. ==> 0XF800076C[8:8] = 0x00000000U
11597 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11598 // .. IO_Type = 4
11599 // .. ==> 0XF800076C[11:9] = 0x00000004U
11600 // .. ==> MASK : 0x00000E00U VAL : 0x00000800U
11601 // .. PULLUP = 0
11602 // .. ==> 0XF800076C[12:12] = 0x00000000U
11603 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11604 // .. DisableRcvr = 0
11605 // .. ==> 0XF800076C[13:13] = 0x00000000U
11606 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11607 // ..
11608 EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000803U),
11609 // .. TRI_ENABLE = 0
11610 // .. ==> 0XF8000770[0:0] = 0x00000000U
11611 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11612 // .. L0_SEL = 0
11613 // .. ==> 0XF8000770[1:1] = 0x00000000U
11614 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11615 // .. L1_SEL = 1
11616 // .. ==> 0XF8000770[2:2] = 0x00000001U
11617 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11618 // .. L2_SEL = 0
11619 // .. ==> 0XF8000770[4:3] = 0x00000000U
11620 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11621 // .. L3_SEL = 0
11622 // .. ==> 0XF8000770[7:5] = 0x00000000U
11623 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11624 // .. Speed = 0
11625 // .. ==> 0XF8000770[8:8] = 0x00000000U
11626 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11627 // .. IO_Type = 1
11628 // .. ==> 0XF8000770[11:9] = 0x00000001U
11629 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11630 // .. PULLUP = 0
11631 // .. ==> 0XF8000770[12:12] = 0x00000000U
11632 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11633 // .. DisableRcvr = 0
11634 // .. ==> 0XF8000770[13:13] = 0x00000000U
11635 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11636 // ..
11637 EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
11638 // .. TRI_ENABLE = 1
11639 // .. ==> 0XF8000774[0:0] = 0x00000001U
11640 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11641 // .. L0_SEL = 0
11642 // .. ==> 0XF8000774[1:1] = 0x00000000U
11643 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11644 // .. L1_SEL = 1
11645 // .. ==> 0XF8000774[2:2] = 0x00000001U
11646 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11647 // .. L2_SEL = 0
11648 // .. ==> 0XF8000774[4:3] = 0x00000000U
11649 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11650 // .. L3_SEL = 0
11651 // .. ==> 0XF8000774[7:5] = 0x00000000U
11652 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11653 // .. Speed = 0
11654 // .. ==> 0XF8000774[8:8] = 0x00000000U
11655 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11656 // .. IO_Type = 1
11657 // .. ==> 0XF8000774[11:9] = 0x00000001U
11658 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11659 // .. PULLUP = 0
11660 // .. ==> 0XF8000774[12:12] = 0x00000000U
11661 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11662 // .. DisableRcvr = 0
11663 // .. ==> 0XF8000774[13:13] = 0x00000000U
11664 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11665 // ..
11666 EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
11667 // .. TRI_ENABLE = 0
11668 // .. ==> 0XF8000778[0:0] = 0x00000000U
11669 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11670 // .. L0_SEL = 0
11671 // .. ==> 0XF8000778[1:1] = 0x00000000U
11672 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11673 // .. L1_SEL = 1
11674 // .. ==> 0XF8000778[2:2] = 0x00000001U
11675 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11676 // .. L2_SEL = 0
11677 // .. ==> 0XF8000778[4:3] = 0x00000000U
11678 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11679 // .. L3_SEL = 0
11680 // .. ==> 0XF8000778[7:5] = 0x00000000U
11681 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11682 // .. Speed = 0
11683 // .. ==> 0XF8000778[8:8] = 0x00000000U
11684 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11685 // .. IO_Type = 1
11686 // .. ==> 0XF8000778[11:9] = 0x00000001U
11687 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11688 // .. PULLUP = 0
11689 // .. ==> 0XF8000778[12:12] = 0x00000000U
11690 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11691 // .. DisableRcvr = 0
11692 // .. ==> 0XF8000778[13:13] = 0x00000000U
11693 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11694 // ..
11695 EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
11696 // .. TRI_ENABLE = 1
11697 // .. ==> 0XF800077C[0:0] = 0x00000001U
11698 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11699 // .. L0_SEL = 0
11700 // .. ==> 0XF800077C[1:1] = 0x00000000U
11701 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11702 // .. L1_SEL = 1
11703 // .. ==> 0XF800077C[2:2] = 0x00000001U
11704 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11705 // .. L2_SEL = 0
11706 // .. ==> 0XF800077C[4:3] = 0x00000000U
11707 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11708 // .. L3_SEL = 0
11709 // .. ==> 0XF800077C[7:5] = 0x00000000U
11710 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11711 // .. Speed = 0
11712 // .. ==> 0XF800077C[8:8] = 0x00000000U
11713 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11714 // .. IO_Type = 1
11715 // .. ==> 0XF800077C[11:9] = 0x00000001U
11716 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11717 // .. PULLUP = 0
11718 // .. ==> 0XF800077C[12:12] = 0x00000000U
11719 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11720 // .. DisableRcvr = 0
11721 // .. ==> 0XF800077C[13:13] = 0x00000000U
11722 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11723 // ..
11724 EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
11725 // .. TRI_ENABLE = 0
11726 // .. ==> 0XF8000780[0:0] = 0x00000000U
11727 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11728 // .. L0_SEL = 0
11729 // .. ==> 0XF8000780[1:1] = 0x00000000U
11730 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11731 // .. L1_SEL = 1
11732 // .. ==> 0XF8000780[2:2] = 0x00000001U
11733 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11734 // .. L2_SEL = 0
11735 // .. ==> 0XF8000780[4:3] = 0x00000000U
11736 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11737 // .. L3_SEL = 0
11738 // .. ==> 0XF8000780[7:5] = 0x00000000U
11739 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11740 // .. Speed = 0
11741 // .. ==> 0XF8000780[8:8] = 0x00000000U
11742 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11743 // .. IO_Type = 1
11744 // .. ==> 0XF8000780[11:9] = 0x00000001U
11745 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11746 // .. PULLUP = 0
11747 // .. ==> 0XF8000780[12:12] = 0x00000000U
11748 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11749 // .. DisableRcvr = 0
11750 // .. ==> 0XF8000780[13:13] = 0x00000000U
11751 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11752 // ..
11753 EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
11754 // .. TRI_ENABLE = 0
11755 // .. ==> 0XF8000784[0:0] = 0x00000000U
11756 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11757 // .. L0_SEL = 0
11758 // .. ==> 0XF8000784[1:1] = 0x00000000U
11759 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11760 // .. L1_SEL = 1
11761 // .. ==> 0XF8000784[2:2] = 0x00000001U
11762 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11763 // .. L2_SEL = 0
11764 // .. ==> 0XF8000784[4:3] = 0x00000000U
11765 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11766 // .. L3_SEL = 0
11767 // .. ==> 0XF8000784[7:5] = 0x00000000U
11768 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11769 // .. Speed = 0
11770 // .. ==> 0XF8000784[8:8] = 0x00000000U
11771 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11772 // .. IO_Type = 1
11773 // .. ==> 0XF8000784[11:9] = 0x00000001U
11774 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11775 // .. PULLUP = 0
11776 // .. ==> 0XF8000784[12:12] = 0x00000000U
11777 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11778 // .. DisableRcvr = 0
11779 // .. ==> 0XF8000784[13:13] = 0x00000000U
11780 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11781 // ..
11782 EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
11783 // .. TRI_ENABLE = 0
11784 // .. ==> 0XF8000788[0:0] = 0x00000000U
11785 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11786 // .. L0_SEL = 0
11787 // .. ==> 0XF8000788[1:1] = 0x00000000U
11788 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11789 // .. L1_SEL = 1
11790 // .. ==> 0XF8000788[2:2] = 0x00000001U
11791 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11792 // .. L2_SEL = 0
11793 // .. ==> 0XF8000788[4:3] = 0x00000000U
11794 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11795 // .. L3_SEL = 0
11796 // .. ==> 0XF8000788[7:5] = 0x00000000U
11797 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11798 // .. Speed = 0
11799 // .. ==> 0XF8000788[8:8] = 0x00000000U
11800 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11801 // .. IO_Type = 1
11802 // .. ==> 0XF8000788[11:9] = 0x00000001U
11803 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11804 // .. PULLUP = 0
11805 // .. ==> 0XF8000788[12:12] = 0x00000000U
11806 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11807 // .. DisableRcvr = 0
11808 // .. ==> 0XF8000788[13:13] = 0x00000000U
11809 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11810 // ..
11811 EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
11812 // .. TRI_ENABLE = 0
11813 // .. ==> 0XF800078C[0:0] = 0x00000000U
11814 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11815 // .. L0_SEL = 0
11816 // .. ==> 0XF800078C[1:1] = 0x00000000U
11817 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11818 // .. L1_SEL = 1
11819 // .. ==> 0XF800078C[2:2] = 0x00000001U
11820 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11821 // .. L2_SEL = 0
11822 // .. ==> 0XF800078C[4:3] = 0x00000000U
11823 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11824 // .. L3_SEL = 0
11825 // .. ==> 0XF800078C[7:5] = 0x00000000U
11826 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11827 // .. Speed = 0
11828 // .. ==> 0XF800078C[8:8] = 0x00000000U
11829 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11830 // .. IO_Type = 1
11831 // .. ==> 0XF800078C[11:9] = 0x00000001U
11832 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11833 // .. PULLUP = 0
11834 // .. ==> 0XF800078C[12:12] = 0x00000000U
11835 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11836 // .. DisableRcvr = 0
11837 // .. ==> 0XF800078C[13:13] = 0x00000000U
11838 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11839 // ..
11840 EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
11841 // .. TRI_ENABLE = 1
11842 // .. ==> 0XF8000790[0:0] = 0x00000001U
11843 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11844 // .. L0_SEL = 0
11845 // .. ==> 0XF8000790[1:1] = 0x00000000U
11846 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11847 // .. L1_SEL = 1
11848 // .. ==> 0XF8000790[2:2] = 0x00000001U
11849 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11850 // .. L2_SEL = 0
11851 // .. ==> 0XF8000790[4:3] = 0x00000000U
11852 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11853 // .. L3_SEL = 0
11854 // .. ==> 0XF8000790[7:5] = 0x00000000U
11855 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11856 // .. Speed = 0
11857 // .. ==> 0XF8000790[8:8] = 0x00000000U
11858 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11859 // .. IO_Type = 1
11860 // .. ==> 0XF8000790[11:9] = 0x00000001U
11861 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11862 // .. PULLUP = 0
11863 // .. ==> 0XF8000790[12:12] = 0x00000000U
11864 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11865 // .. DisableRcvr = 0
11866 // .. ==> 0XF8000790[13:13] = 0x00000000U
11867 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11868 // ..
11869 EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
11870 // .. TRI_ENABLE = 0
11871 // .. ==> 0XF8000794[0:0] = 0x00000000U
11872 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11873 // .. L0_SEL = 0
11874 // .. ==> 0XF8000794[1:1] = 0x00000000U
11875 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11876 // .. L1_SEL = 1
11877 // .. ==> 0XF8000794[2:2] = 0x00000001U
11878 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11879 // .. L2_SEL = 0
11880 // .. ==> 0XF8000794[4:3] = 0x00000000U
11881 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11882 // .. L3_SEL = 0
11883 // .. ==> 0XF8000794[7:5] = 0x00000000U
11884 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11885 // .. Speed = 0
11886 // .. ==> 0XF8000794[8:8] = 0x00000000U
11887 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11888 // .. IO_Type = 1
11889 // .. ==> 0XF8000794[11:9] = 0x00000001U
11890 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11891 // .. PULLUP = 0
11892 // .. ==> 0XF8000794[12:12] = 0x00000000U
11893 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11894 // .. DisableRcvr = 0
11895 // .. ==> 0XF8000794[13:13] = 0x00000000U
11896 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11897 // ..
11898 EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
11899 // .. TRI_ENABLE = 0
11900 // .. ==> 0XF8000798[0:0] = 0x00000000U
11901 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11902 // .. L0_SEL = 0
11903 // .. ==> 0XF8000798[1:1] = 0x00000000U
11904 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11905 // .. L1_SEL = 1
11906 // .. ==> 0XF8000798[2:2] = 0x00000001U
11907 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11908 // .. L2_SEL = 0
11909 // .. ==> 0XF8000798[4:3] = 0x00000000U
11910 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11911 // .. L3_SEL = 0
11912 // .. ==> 0XF8000798[7:5] = 0x00000000U
11913 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11914 // .. Speed = 0
11915 // .. ==> 0XF8000798[8:8] = 0x00000000U
11916 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11917 // .. IO_Type = 1
11918 // .. ==> 0XF8000798[11:9] = 0x00000001U
11919 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11920 // .. PULLUP = 0
11921 // .. ==> 0XF8000798[12:12] = 0x00000000U
11922 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11923 // .. DisableRcvr = 0
11924 // .. ==> 0XF8000798[13:13] = 0x00000000U
11925 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11926 // ..
11927 EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
11928 // .. TRI_ENABLE = 0
11929 // .. ==> 0XF800079C[0:0] = 0x00000000U
11930 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11931 // .. L0_SEL = 0
11932 // .. ==> 0XF800079C[1:1] = 0x00000000U
11933 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11934 // .. L1_SEL = 1
11935 // .. ==> 0XF800079C[2:2] = 0x00000001U
11936 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11937 // .. L2_SEL = 0
11938 // .. ==> 0XF800079C[4:3] = 0x00000000U
11939 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11940 // .. L3_SEL = 0
11941 // .. ==> 0XF800079C[7:5] = 0x00000000U
11942 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11943 // .. Speed = 0
11944 // .. ==> 0XF800079C[8:8] = 0x00000000U
11945 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11946 // .. IO_Type = 1
11947 // .. ==> 0XF800079C[11:9] = 0x00000001U
11948 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11949 // .. PULLUP = 0
11950 // .. ==> 0XF800079C[12:12] = 0x00000000U
11951 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11952 // .. DisableRcvr = 0
11953 // .. ==> 0XF800079C[13:13] = 0x00000000U
11954 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11955 // ..
11956 EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
11957 // .. TRI_ENABLE = 0
11958 // .. ==> 0XF80007A0[0:0] = 0x00000000U
11959 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11960 // .. L0_SEL = 0
11961 // .. ==> 0XF80007A0[1:1] = 0x00000000U
11962 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11963 // .. L1_SEL = 0
11964 // .. ==> 0XF80007A0[2:2] = 0x00000000U
11965 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11966 // .. L2_SEL = 0
11967 // .. ==> 0XF80007A0[4:3] = 0x00000000U
11968 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11969 // .. L3_SEL = 4
11970 // .. ==> 0XF80007A0[7:5] = 0x00000004U
11971 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11972 // .. Speed = 0
11973 // .. ==> 0XF80007A0[8:8] = 0x00000000U
11974 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11975 // .. IO_Type = 1
11976 // .. ==> 0XF80007A0[11:9] = 0x00000001U
11977 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11978 // .. PULLUP = 0
11979 // .. ==> 0XF80007A0[12:12] = 0x00000000U
11980 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11981 // .. DisableRcvr = 0
11982 // .. ==> 0XF80007A0[13:13] = 0x00000000U
11983 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11984 // ..
11985 EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
11986 // .. TRI_ENABLE = 0
11987 // .. ==> 0XF80007A4[0:0] = 0x00000000U
11988 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11989 // .. L0_SEL = 0
11990 // .. ==> 0XF80007A4[1:1] = 0x00000000U
11991 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11992 // .. L1_SEL = 0
11993 // .. ==> 0XF80007A4[2:2] = 0x00000000U
11994 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11995 // .. L2_SEL = 0
11996 // .. ==> 0XF80007A4[4:3] = 0x00000000U
11997 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11998 // .. L3_SEL = 4
11999 // .. ==> 0XF80007A4[7:5] = 0x00000004U
12000 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12001 // .. Speed = 0
12002 // .. ==> 0XF80007A4[8:8] = 0x00000000U
12003 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12004 // .. IO_Type = 1
12005 // .. ==> 0XF80007A4[11:9] = 0x00000001U
12006 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12007 // .. PULLUP = 0
12008 // .. ==> 0XF80007A4[12:12] = 0x00000000U
12009 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12010 // .. DisableRcvr = 0
12011 // .. ==> 0XF80007A4[13:13] = 0x00000000U
12012 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12013 // ..
12014 EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
12015 // .. TRI_ENABLE = 0
12016 // .. ==> 0XF80007A8[0:0] = 0x00000000U
12017 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12018 // .. L0_SEL = 0
12019 // .. ==> 0XF80007A8[1:1] = 0x00000000U
12020 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12021 // .. L1_SEL = 0
12022 // .. ==> 0XF80007A8[2:2] = 0x00000000U
12023 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12024 // .. L2_SEL = 0
12025 // .. ==> 0XF80007A8[4:3] = 0x00000000U
12026 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12027 // .. L3_SEL = 4
12028 // .. ==> 0XF80007A8[7:5] = 0x00000004U
12029 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12030 // .. Speed = 0
12031 // .. ==> 0XF80007A8[8:8] = 0x00000000U
12032 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12033 // .. IO_Type = 1
12034 // .. ==> 0XF80007A8[11:9] = 0x00000001U
12035 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12036 // .. PULLUP = 0
12037 // .. ==> 0XF80007A8[12:12] = 0x00000000U
12038 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12039 // .. DisableRcvr = 0
12040 // .. ==> 0XF80007A8[13:13] = 0x00000000U
12041 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12042 // ..
12043 EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
12044 // .. TRI_ENABLE = 0
12045 // .. ==> 0XF80007AC[0:0] = 0x00000000U
12046 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12047 // .. L0_SEL = 0
12048 // .. ==> 0XF80007AC[1:1] = 0x00000000U
12049 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12050 // .. L1_SEL = 0
12051 // .. ==> 0XF80007AC[2:2] = 0x00000000U
12052 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12053 // .. L2_SEL = 0
12054 // .. ==> 0XF80007AC[4:3] = 0x00000000U
12055 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12056 // .. L3_SEL = 4
12057 // .. ==> 0XF80007AC[7:5] = 0x00000004U
12058 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12059 // .. Speed = 0
12060 // .. ==> 0XF80007AC[8:8] = 0x00000000U
12061 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12062 // .. IO_Type = 1
12063 // .. ==> 0XF80007AC[11:9] = 0x00000001U
12064 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12065 // .. PULLUP = 0
12066 // .. ==> 0XF80007AC[12:12] = 0x00000000U
12067 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12068 // .. DisableRcvr = 0
12069 // .. ==> 0XF80007AC[13:13] = 0x00000000U
12070 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12071 // ..
12072 EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
12073 // .. TRI_ENABLE = 0
12074 // .. ==> 0XF80007B0[0:0] = 0x00000000U
12075 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12076 // .. L0_SEL = 0
12077 // .. ==> 0XF80007B0[1:1] = 0x00000000U
12078 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12079 // .. L1_SEL = 0
12080 // .. ==> 0XF80007B0[2:2] = 0x00000000U
12081 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12082 // .. L2_SEL = 0
12083 // .. ==> 0XF80007B0[4:3] = 0x00000000U
12084 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12085 // .. L3_SEL = 4
12086 // .. ==> 0XF80007B0[7:5] = 0x00000004U
12087 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12088 // .. Speed = 0
12089 // .. ==> 0XF80007B0[8:8] = 0x00000000U
12090 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12091 // .. IO_Type = 1
12092 // .. ==> 0XF80007B0[11:9] = 0x00000001U
12093 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12094 // .. PULLUP = 0
12095 // .. ==> 0XF80007B0[12:12] = 0x00000000U
12096 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12097 // .. DisableRcvr = 0
12098 // .. ==> 0XF80007B0[13:13] = 0x00000000U
12099 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12100 // ..
12101 EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
12102 // .. TRI_ENABLE = 0
12103 // .. ==> 0XF80007B4[0:0] = 0x00000000U
12104 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12105 // .. L0_SEL = 0
12106 // .. ==> 0XF80007B4[1:1] = 0x00000000U
12107 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12108 // .. L1_SEL = 0
12109 // .. ==> 0XF80007B4[2:2] = 0x00000000U
12110 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12111 // .. L2_SEL = 0
12112 // .. ==> 0XF80007B4[4:3] = 0x00000000U
12113 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12114 // .. L3_SEL = 4
12115 // .. ==> 0XF80007B4[7:5] = 0x00000004U
12116 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12117 // .. Speed = 0
12118 // .. ==> 0XF80007B4[8:8] = 0x00000000U
12119 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12120 // .. IO_Type = 1
12121 // .. ==> 0XF80007B4[11:9] = 0x00000001U
12122 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12123 // .. PULLUP = 0
12124 // .. ==> 0XF80007B4[12:12] = 0x00000000U
12125 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12126 // .. DisableRcvr = 0
12127 // .. ==> 0XF80007B4[13:13] = 0x00000000U
12128 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12129 // ..
12130 EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
12131 // .. TRI_ENABLE = 1
12132 // .. ==> 0XF80007B8[0:0] = 0x00000001U
12133 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
12134 // .. L0_SEL = 0
12135 // .. ==> 0XF80007B8[1:1] = 0x00000000U
12136 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12137 // .. L1_SEL = 0
12138 // .. ==> 0XF80007B8[2:2] = 0x00000000U
12139 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12140 // .. L2_SEL = 0
12141 // .. ==> 0XF80007B8[4:3] = 0x00000000U
12142 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12143 // .. L3_SEL = 1
12144 // .. ==> 0XF80007B8[7:5] = 0x00000001U
12145 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
12146 // .. Speed = 0
12147 // .. ==> 0XF80007B8[8:8] = 0x00000000U
12148 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12149 // .. IO_Type = 1
12150 // .. ==> 0XF80007B8[11:9] = 0x00000001U
12151 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12152 // .. PULLUP = 1
12153 // .. ==> 0XF80007B8[12:12] = 0x00000001U
12154 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
12155 // .. DisableRcvr = 0
12156 // .. ==> 0XF80007B8[13:13] = 0x00000000U
12157 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12158 // ..
12159 EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU ,0x00001221U),
12160 // .. TRI_ENABLE = 0
12161 // .. ==> 0XF80007BC[0:0] = 0x00000000U
12162 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12163 // .. L0_SEL = 0
12164 // .. ==> 0XF80007BC[1:1] = 0x00000000U
12165 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12166 // .. L1_SEL = 0
12167 // .. ==> 0XF80007BC[2:2] = 0x00000000U
12168 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12169 // .. L2_SEL = 0
12170 // .. ==> 0XF80007BC[4:3] = 0x00000000U
12171 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12172 // .. L3_SEL = 1
12173 // .. ==> 0XF80007BC[7:5] = 0x00000001U
12174 // .. ==> MASK : 0x000000E0U VAL : 0x00000020U
12175 // .. Speed = 0
12176 // .. ==> 0XF80007BC[8:8] = 0x00000000U
12177 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12178 // .. IO_Type = 1
12179 // .. ==> 0XF80007BC[11:9] = 0x00000001U
12180 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12181 // .. PULLUP = 1
12182 // .. ==> 0XF80007BC[12:12] = 0x00000001U
12183 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
12184 // .. DisableRcvr = 0
12185 // .. ==> 0XF80007BC[13:13] = 0x00000000U
12186 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12187 // ..
12188 EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00001220U),
12189 // .. TRI_ENABLE = 0
12190 // .. ==> 0XF80007C0[0:0] = 0x00000000U
12191 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12192 // .. L0_SEL = 0
12193 // .. ==> 0XF80007C0[1:1] = 0x00000000U
12194 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12195 // .. L1_SEL = 0
12196 // .. ==> 0XF80007C0[2:2] = 0x00000000U
12197 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12198 // .. L2_SEL = 0
12199 // .. ==> 0XF80007C0[4:3] = 0x00000000U
12200 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12201 // .. L3_SEL = 7
12202 // .. ==> 0XF80007C0[7:5] = 0x00000007U
12203 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
12204 // .. Speed = 0
12205 // .. ==> 0XF80007C0[8:8] = 0x00000000U
12206 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12207 // .. IO_Type = 1
12208 // .. ==> 0XF80007C0[11:9] = 0x00000001U
12209 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12210 // .. PULLUP = 0
12211 // .. ==> 0XF80007C0[12:12] = 0x00000000U
12212 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12213 // .. DisableRcvr = 0
12214 // .. ==> 0XF80007C0[13:13] = 0x00000000U
12215 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12216 // ..
12217 EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
12218 // .. TRI_ENABLE = 1
12219 // .. ==> 0XF80007C4[0:0] = 0x00000001U
12220 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
12221 // .. L0_SEL = 0
12222 // .. ==> 0XF80007C4[1:1] = 0x00000000U
12223 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12224 // .. L1_SEL = 0
12225 // .. ==> 0XF80007C4[2:2] = 0x00000000U
12226 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12227 // .. L2_SEL = 0
12228 // .. ==> 0XF80007C4[4:3] = 0x00000000U
12229 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12230 // .. L3_SEL = 7
12231 // .. ==> 0XF80007C4[7:5] = 0x00000007U
12232 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
12233 // .. Speed = 0
12234 // .. ==> 0XF80007C4[8:8] = 0x00000000U
12235 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12236 // .. IO_Type = 1
12237 // .. ==> 0XF80007C4[11:9] = 0x00000001U
12238 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12239 // .. PULLUP = 0
12240 // .. ==> 0XF80007C4[12:12] = 0x00000000U
12241 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12242 // .. DisableRcvr = 0
12243 // .. ==> 0XF80007C4[13:13] = 0x00000000U
12244 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12245 // ..
12246 EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
12247 // .. TRI_ENABLE = 0
12248 // .. ==> 0XF80007C8[0:0] = 0x00000000U
12249 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12250 // .. L0_SEL = 0
12251 // .. ==> 0XF80007C8[1:1] = 0x00000000U
12252 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12253 // .. L1_SEL = 0
12254 // .. ==> 0XF80007C8[2:2] = 0x00000000U
12255 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12256 // .. L2_SEL = 0
12257 // .. ==> 0XF80007C8[4:3] = 0x00000000U
12258 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12259 // .. L3_SEL = 2
12260 // .. ==> 0XF80007C8[7:5] = 0x00000002U
12261 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
12262 // .. Speed = 0
12263 // .. ==> 0XF80007C8[8:8] = 0x00000000U
12264 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12265 // .. IO_Type = 1
12266 // .. ==> 0XF80007C8[11:9] = 0x00000001U
12267 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12268 // .. PULLUP = 1
12269 // .. ==> 0XF80007C8[12:12] = 0x00000001U
12270 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
12271 // .. DisableRcvr = 0
12272 // .. ==> 0XF80007C8[13:13] = 0x00000000U
12273 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12274 // ..
12275 EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00001240U),
12276 // .. TRI_ENABLE = 0
12277 // .. ==> 0XF80007CC[0:0] = 0x00000000U
12278 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12279 // .. L0_SEL = 0
12280 // .. ==> 0XF80007CC[1:1] = 0x00000000U
12281 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12282 // .. L1_SEL = 0
12283 // .. ==> 0XF80007CC[2:2] = 0x00000000U
12284 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12285 // .. L2_SEL = 0
12286 // .. ==> 0XF80007CC[4:3] = 0x00000000U
12287 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12288 // .. L3_SEL = 2
12289 // .. ==> 0XF80007CC[7:5] = 0x00000002U
12290 // .. ==> MASK : 0x000000E0U VAL : 0x00000040U
12291 // .. Speed = 0
12292 // .. ==> 0XF80007CC[8:8] = 0x00000000U
12293 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12294 // .. IO_Type = 1
12295 // .. ==> 0XF80007CC[11:9] = 0x00000001U
12296 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12297 // .. PULLUP = 1
12298 // .. ==> 0XF80007CC[12:12] = 0x00000001U
12299 // .. ==> MASK : 0x00001000U VAL : 0x00001000U
12300 // .. DisableRcvr = 0
12301 // .. ==> 0XF80007CC[13:13] = 0x00000000U
12302 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12303 // ..
12304 EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00001240U),
12305 // .. TRI_ENABLE = 0
12306 // .. ==> 0XF80007D0[0:0] = 0x00000000U
12307 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12308 // .. L0_SEL = 0
12309 // .. ==> 0XF80007D0[1:1] = 0x00000000U
12310 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12311 // .. L1_SEL = 0
12312 // .. ==> 0XF80007D0[2:2] = 0x00000000U
12313 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12314 // .. L2_SEL = 0
12315 // .. ==> 0XF80007D0[4:3] = 0x00000000U
12316 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12317 // .. L3_SEL = 4
12318 // .. ==> 0XF80007D0[7:5] = 0x00000004U
12319 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12320 // .. Speed = 0
12321 // .. ==> 0XF80007D0[8:8] = 0x00000000U
12322 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12323 // .. IO_Type = 1
12324 // .. ==> 0XF80007D0[11:9] = 0x00000001U
12325 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12326 // .. PULLUP = 0
12327 // .. ==> 0XF80007D0[12:12] = 0x00000000U
12328 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12329 // .. DisableRcvr = 0
12330 // .. ==> 0XF80007D0[13:13] = 0x00000000U
12331 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12332 // ..
12333 EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
12334 // .. TRI_ENABLE = 0
12335 // .. ==> 0XF80007D4[0:0] = 0x00000000U
12336 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12337 // .. L0_SEL = 0
12338 // .. ==> 0XF80007D4[1:1] = 0x00000000U
12339 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12340 // .. L1_SEL = 0
12341 // .. ==> 0XF80007D4[2:2] = 0x00000000U
12342 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12343 // .. L2_SEL = 0
12344 // .. ==> 0XF80007D4[4:3] = 0x00000000U
12345 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12346 // .. L3_SEL = 4
12347 // .. ==> 0XF80007D4[7:5] = 0x00000004U
12348 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12349 // .. Speed = 0
12350 // .. ==> 0XF80007D4[8:8] = 0x00000000U
12351 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12352 // .. IO_Type = 1
12353 // .. ==> 0XF80007D4[11:9] = 0x00000001U
12354 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12355 // .. PULLUP = 0
12356 // .. ==> 0XF80007D4[12:12] = 0x00000000U
12357 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12358 // .. DisableRcvr = 0
12359 // .. ==> 0XF80007D4[13:13] = 0x00000000U
12360 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12361 // ..
12362 EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
12363 // .. SDIO0_WP_SEL = 15
12364 // .. ==> 0XF8000830[5:0] = 0x0000000FU
12365 // .. ==> MASK : 0x0000003FU VAL : 0x0000000FU
12366 // .. SDIO0_CD_SEL = 0
12367 // .. ==> 0XF8000830[21:16] = 0x00000000U
12368 // .. ==> MASK : 0x003F0000U VAL : 0x00000000U
12369 // ..
12370 EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x0000000FU),
12371 // .. FINISH: MIO PROGRAMMING
12372 // .. START: LOCK IT BACK
12373 // .. LOCK_KEY = 0X767B
12374 // .. ==> 0XF8000004[15:0] = 0x0000767BU
12375 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
12376 // ..
12377 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12378 // .. FINISH: LOCK IT BACK
12379 // FINISH: top
12380 //
12381 EMIT_EXIT(),
12382
12383 //
12384};
12385
12386unsigned long ps7_peripherals_init_data_1_0[] = {
12387 // START: top
12388 // .. START: SLCR SETTINGS
12389 // .. UNLOCK_KEY = 0XDF0D
12390 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
12391 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
12392 // ..
12393 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
12394 // .. FINISH: SLCR SETTINGS
12395 // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
12396 // .. IBUF_DISABLE_MODE = 0x1
12397 // .. ==> 0XF8000B48[7:7] = 0x00000001U
12398 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12399 // .. TERM_DISABLE_MODE = 0x1
12400 // .. ==> 0XF8000B48[8:8] = 0x00000001U
12401 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12402 // ..
12403 EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
12404 // .. IBUF_DISABLE_MODE = 0x1
12405 // .. ==> 0XF8000B4C[7:7] = 0x00000001U
12406 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12407 // .. TERM_DISABLE_MODE = 0x1
12408 // .. ==> 0XF8000B4C[8:8] = 0x00000001U
12409 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12410 // ..
12411 EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
12412 // .. IBUF_DISABLE_MODE = 0x1
12413 // .. ==> 0XF8000B50[7:7] = 0x00000001U
12414 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12415 // .. TERM_DISABLE_MODE = 0x1
12416 // .. ==> 0XF8000B50[8:8] = 0x00000001U
12417 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12418 // ..
12419 EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
12420 // .. IBUF_DISABLE_MODE = 0x1
12421 // .. ==> 0XF8000B54[7:7] = 0x00000001U
12422 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12423 // .. TERM_DISABLE_MODE = 0x1
12424 // .. ==> 0XF8000B54[8:8] = 0x00000001U
12425 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12426 // ..
12427 EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
12428 // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
12429 // .. START: LOCK IT BACK
12430 // .. LOCK_KEY = 0X767B
12431 // .. ==> 0XF8000004[15:0] = 0x0000767BU
12432 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
12433 // ..
12434 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12435 // .. FINISH: LOCK IT BACK
12436 // .. START: SRAM/NOR SET OPMODE
12437 // .. FINISH: SRAM/NOR SET OPMODE
12438 // .. START: UART REGISTERS
12439 // .. BDIV = 0x6
12440 // .. ==> 0XE0001034[7:0] = 0x00000006U
12441 // .. ==> MASK : 0x000000FFU VAL : 0x00000006U
12442 // ..
12443 EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
12444 // .. CD = 0x3e
12445 // .. ==> 0XE0001018[15:0] = 0x0000003EU
12446 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000003EU
12447 // ..
12448 EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
12449 // .. STPBRK = 0x0
12450 // .. ==> 0XE0001000[8:8] = 0x00000000U
12451 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12452 // .. STTBRK = 0x0
12453 // .. ==> 0XE0001000[7:7] = 0x00000000U
12454 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
12455 // .. RSTTO = 0x0
12456 // .. ==> 0XE0001000[6:6] = 0x00000000U
12457 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
12458 // .. TXDIS = 0x0
12459 // .. ==> 0XE0001000[5:5] = 0x00000000U
12460 // .. ==> MASK : 0x00000020U VAL : 0x00000000U
12461 // .. TXEN = 0x1
12462 // .. ==> 0XE0001000[4:4] = 0x00000001U
12463 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
12464 // .. RXDIS = 0x0
12465 // .. ==> 0XE0001000[3:3] = 0x00000000U
12466 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
12467 // .. RXEN = 0x1
12468 // .. ==> 0XE0001000[2:2] = 0x00000001U
12469 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
12470 // .. TXRES = 0x1
12471 // .. ==> 0XE0001000[1:1] = 0x00000001U
12472 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
12473 // .. RXRES = 0x1
12474 // .. ==> 0XE0001000[0:0] = 0x00000001U
12475 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
12476 // ..
12477 EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
12478 // .. IRMODE = 0x0
12479 // .. ==> 0XE0001004[11:11] = 0x00000000U
12480 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
12481 // .. UCLKEN = 0x0
12482 // .. ==> 0XE0001004[10:10] = 0x00000000U
12483 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
12484 // .. CHMODE = 0x0
12485 // .. ==> 0XE0001004[9:8] = 0x00000000U
12486 // .. ==> MASK : 0x00000300U VAL : 0x00000000U
12487 // .. NBSTOP = 0x0
12488 // .. ==> 0XE0001004[7:6] = 0x00000000U
12489 // .. ==> MASK : 0x000000C0U VAL : 0x00000000U
12490 // .. PAR = 0x4
12491 // .. ==> 0XE0001004[5:3] = 0x00000004U
12492 // .. ==> MASK : 0x00000038U VAL : 0x00000020U
12493 // .. CHRL = 0x0
12494 // .. ==> 0XE0001004[2:1] = 0x00000000U
12495 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
12496 // .. CLKS = 0x0
12497 // .. ==> 0XE0001004[0:0] = 0x00000000U
12498 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12499 // ..
12500 EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
12501 // .. FINISH: UART REGISTERS
12502 // .. START: QSPI REGISTERS
12503 // .. Holdb_dr = 1
12504 // .. ==> 0XE000D000[19:19] = 0x00000001U
12505 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
12506 // ..
12507 EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
12508 // .. FINISH: QSPI REGISTERS
12509 // .. START: PL POWER ON RESET REGISTERS
12510 // .. PCFG_POR_CNT_4K = 0
12511 // .. ==> 0XF8007000[29:29] = 0x00000000U
12512 // .. ==> MASK : 0x20000000U VAL : 0x00000000U
12513 // ..
12514 EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
12515 // .. FINISH: PL POWER ON RESET REGISTERS
12516 // .. START: SMC TIMING CALCULATION REGISTER UPDATE
12517 // .. .. START: NAND SET CYCLE
12518 // .. .. FINISH: NAND SET CYCLE
12519 // .. .. START: OPMODE
12520 // .. .. FINISH: OPMODE
12521 // .. .. START: DIRECT COMMAND
12522 // .. .. FINISH: DIRECT COMMAND
12523 // .. .. START: SRAM/NOR CS0 SET CYCLE
12524 // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
12525 // .. .. START: DIRECT COMMAND
12526 // .. .. FINISH: DIRECT COMMAND
12527 // .. .. START: NOR CS0 BASE ADDRESS
12528 // .. .. FINISH: NOR CS0 BASE ADDRESS
12529 // .. .. START: SRAM/NOR CS1 SET CYCLE
12530 // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
12531 // .. .. START: DIRECT COMMAND
12532 // .. .. FINISH: DIRECT COMMAND
12533 // .. .. START: NOR CS1 BASE ADDRESS
12534 // .. .. FINISH: NOR CS1 BASE ADDRESS
12535 // .. .. START: USB RESET
12536 // .. .. .. START: USB0 RESET
12537 // .. .. .. .. START: DIR MODE BANK 0
12538 // .. .. .. .. DIRECTION_0 = 0x80
12539 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
12540 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
12541 // .. .. .. ..
12542 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
12543 // .. .. .. .. FINISH: DIR MODE BANK 0
12544 // .. .. .. .. START: DIR MODE BANK 1
12545 // .. .. .. .. FINISH: DIR MODE BANK 1
12546 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12547 // .. .. .. .. MASK_0_LSW = 0xff7f
12548 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
12549 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
12550 // .. .. .. .. DATA_0_LSW = 0x80
12551 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
12552 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
12553 // .. .. .. ..
12554 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
12555 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12556 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12557 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12558 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12559 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12560 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12561 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12562 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12563 // .. .. .. .. OP_ENABLE_0 = 0x80
12564 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
12565 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
12566 // .. .. .. ..
12567 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
12568 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12569 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12570 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12571 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12572 // .. .. .. .. MASK_0_LSW = 0xff7f
12573 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
12574 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
12575 // .. .. .. .. DATA_0_LSW = 0x0
12576 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
12577 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
12578 // .. .. .. ..
12579 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
12580 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12581 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12582 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12583 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12584 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12585 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12586 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12587 // .. .. .. .. START: ADD 1 MS DELAY
12588 // .. .. .. ..
12589 EMIT_MASKDELAY(0XF8F00200, 1),
12590 // .. .. .. .. FINISH: ADD 1 MS DELAY
12591 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12592 // .. .. .. .. MASK_0_LSW = 0xff7f
12593 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
12594 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
12595 // .. .. .. .. DATA_0_LSW = 0x80
12596 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
12597 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
12598 // .. .. .. ..
12599 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
12600 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12601 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12602 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12603 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12604 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12605 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12606 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12607 // .. .. .. FINISH: USB0 RESET
12608 // .. .. .. START: USB1 RESET
12609 // .. .. .. .. START: DIR MODE BANK 0
12610 // .. .. .. .. FINISH: DIR MODE BANK 0
12611 // .. .. .. .. START: DIR MODE BANK 1
12612 // .. .. .. .. FINISH: DIR MODE BANK 1
12613 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12614 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12615 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12616 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12617 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12618 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12619 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12620 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12621 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12622 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12623 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12624 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12625 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12626 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12627 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12628 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12629 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12630 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12631 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12632 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12633 // .. .. .. .. START: ADD 1 MS DELAY
12634 // .. .. .. ..
12635 EMIT_MASKDELAY(0XF8F00200, 1),
12636 // .. .. .. .. FINISH: ADD 1 MS DELAY
12637 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12638 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12639 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12640 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12641 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12642 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12643 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12644 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12645 // .. .. .. FINISH: USB1 RESET
12646 // .. .. FINISH: USB RESET
12647 // .. .. START: ENET RESET
12648 // .. .. .. START: ENET0 RESET
12649 // .. .. .. .. START: DIR MODE BANK 0
12650 // .. .. .. .. DIRECTION_0 = 0x800
12651 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000800U
12652 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
12653 // .. .. .. ..
12654 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000800U),
12655 // .. .. .. .. FINISH: DIR MODE BANK 0
12656 // .. .. .. .. START: DIR MODE BANK 1
12657 // .. .. .. .. FINISH: DIR MODE BANK 1
12658 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12659 // .. .. .. .. MASK_0_LSW = 0xf7ff
12660 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
12661 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
12662 // .. .. .. .. DATA_0_LSW = 0x800
12663 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
12664 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
12665 // .. .. .. ..
12666 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
12667 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12668 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12669 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12670 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12671 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12672 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12673 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12674 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12675 // .. .. .. .. OP_ENABLE_0 = 0x800
12676 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000800U
12677 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000800U
12678 // .. .. .. ..
12679 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000800U),
12680 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12681 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12682 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12683 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12684 // .. .. .. .. MASK_0_LSW = 0xf7ff
12685 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
12686 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
12687 // .. .. .. .. DATA_0_LSW = 0x0
12688 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
12689 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
12690 // .. .. .. ..
12691 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0000U),
12692 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12693 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12694 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12695 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12696 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12697 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12698 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12699 // .. .. .. .. START: ADD 1 MS DELAY
12700 // .. .. .. ..
12701 EMIT_MASKDELAY(0XF8F00200, 1),
12702 // .. .. .. .. FINISH: ADD 1 MS DELAY
12703 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12704 // .. .. .. .. MASK_0_LSW = 0xf7ff
12705 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
12706 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xF7FF0000U
12707 // .. .. .. .. DATA_0_LSW = 0x800
12708 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
12709 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000800U
12710 // .. .. .. ..
12711 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
12712 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12713 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12714 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12715 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12716 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12717 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12718 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12719 // .. .. .. FINISH: ENET0 RESET
12720 // .. .. .. START: ENET1 RESET
12721 // .. .. .. .. START: DIR MODE BANK 0
12722 // .. .. .. .. FINISH: DIR MODE BANK 0
12723 // .. .. .. .. START: DIR MODE BANK 1
12724 // .. .. .. .. FINISH: DIR MODE BANK 1
12725 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12726 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12727 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12728 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12729 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12730 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12731 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12732 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12733 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12734 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12735 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12736 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12737 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12738 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12739 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12740 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12741 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12742 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12743 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12744 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12745 // .. .. .. .. START: ADD 1 MS DELAY
12746 // .. .. .. ..
12747 EMIT_MASKDELAY(0XF8F00200, 1),
12748 // .. .. .. .. FINISH: ADD 1 MS DELAY
12749 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12750 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12751 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12752 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12753 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12754 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12755 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12756 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12757 // .. .. .. FINISH: ENET1 RESET
12758 // .. .. FINISH: ENET RESET
12759 // .. .. START: I2C RESET
12760 // .. .. .. START: I2C0 RESET
12761 // .. .. .. .. START: DIR MODE GPIO BANK0
12762 // .. .. .. .. DIRECTION_0 = 0x2000
12763 // .. .. .. .. ==> 0XE000A204[31:0] = 0x00002000U
12764 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
12765 // .. .. .. ..
12766 EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00002000U),
12767 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
12768 // .. .. .. .. START: DIR MODE GPIO BANK1
12769 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
12770 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12771 // .. .. .. .. MASK_0_LSW = 0xdfff
12772 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
12773 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
12774 // .. .. .. .. DATA_0_LSW = 0x2000
12775 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
12776 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
12777 // .. .. .. ..
12778 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
12779 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12780 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12781 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12782 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12783 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12784 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12785 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12786 // .. .. .. .. START: OUTPUT ENABLE
12787 // .. .. .. .. OP_ENABLE_0 = 0x2000
12788 // .. .. .. .. ==> 0XE000A208[31:0] = 0x00002000U
12789 // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00002000U
12790 // .. .. .. ..
12791 EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00002000U),
12792 // .. .. .. .. FINISH: OUTPUT ENABLE
12793 // .. .. .. .. START: OUTPUT ENABLE
12794 // .. .. .. .. FINISH: OUTPUT ENABLE
12795 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12796 // .. .. .. .. MASK_0_LSW = 0xdfff
12797 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
12798 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
12799 // .. .. .. .. DATA_0_LSW = 0x0
12800 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
12801 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
12802 // .. .. .. ..
12803 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF0000U),
12804 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12805 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12806 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12807 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12808 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12809 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12810 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12811 // .. .. .. .. START: ADD 1 MS DELAY
12812 // .. .. .. ..
12813 EMIT_MASKDELAY(0XF8F00200, 1),
12814 // .. .. .. .. FINISH: ADD 1 MS DELAY
12815 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12816 // .. .. .. .. MASK_0_LSW = 0xdfff
12817 // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
12818 // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xDFFF0000U
12819 // .. .. .. .. DATA_0_LSW = 0x2000
12820 // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
12821 // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00002000U
12822 // .. .. .. ..
12823 EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
12824 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12825 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12826 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12827 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12828 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12829 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12830 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12831 // .. .. .. FINISH: I2C0 RESET
12832 // .. .. .. START: I2C1 RESET
12833 // .. .. .. .. START: DIR MODE GPIO BANK0
12834 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
12835 // .. .. .. .. START: DIR MODE GPIO BANK1
12836 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
12837 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12838 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12839 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12840 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12841 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12842 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12843 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12844 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12845 // .. .. .. .. START: OUTPUT ENABLE
12846 // .. .. .. .. FINISH: OUTPUT ENABLE
12847 // .. .. .. .. START: OUTPUT ENABLE
12848 // .. .. .. .. FINISH: OUTPUT ENABLE
12849 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12850 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12851 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12852 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12853 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12854 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12855 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12856 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12857 // .. .. .. .. START: ADD 1 MS DELAY
12858 // .. .. .. ..
12859 EMIT_MASKDELAY(0XF8F00200, 1),
12860 // .. .. .. .. FINISH: ADD 1 MS DELAY
12861 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12862 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12863 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12864 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12865 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12866 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12867 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12868 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12869 // .. .. .. FINISH: I2C1 RESET
12870 // .. .. FINISH: I2C RESET
12871 // .. .. START: NOR CHIP SELECT
12872 // .. .. .. START: DIR MODE BANK 0
12873 // .. .. .. FINISH: DIR MODE BANK 0
12874 // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12875 // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12876 // .. .. .. START: OUTPUT ENABLE BANK 0
12877 // .. .. .. FINISH: OUTPUT ENABLE BANK 0
12878 // .. .. FINISH: NOR CHIP SELECT
12879 // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
12880 // FINISH: top
12881 //
12882 EMIT_EXIT(),
12883
12884 //
12885};
12886
12887unsigned long ps7_post_config_1_0[] = {
12888 // START: top
12889 // .. START: SLCR SETTINGS
12890 // .. UNLOCK_KEY = 0XDF0D
12891 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
12892 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
12893 // ..
12894 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
12895 // .. FINISH: SLCR SETTINGS
12896 // .. START: ENABLING LEVEL SHIFTER
12897 // .. USER_INP_ICT_EN_0 = 3
12898 // .. ==> 0XF8000900[1:0] = 0x00000003U
12899 // .. ==> MASK : 0x00000003U VAL : 0x00000003U
12900 // .. USER_INP_ICT_EN_1 = 3
12901 // .. ==> 0XF8000900[3:2] = 0x00000003U
12902 // .. ==> MASK : 0x0000000CU VAL : 0x0000000CU
12903 // ..
12904 EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
12905 // .. FINISH: ENABLING LEVEL SHIFTER
12906 // .. START: FPGA RESETS TO 0
12907 // .. reserved_3 = 0
12908 // .. ==> 0XF8000240[31:25] = 0x00000000U
12909 // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
12910 // .. FPGA_ACP_RST = 0
12911 // .. ==> 0XF8000240[24:24] = 0x00000000U
12912 // .. ==> MASK : 0x01000000U VAL : 0x00000000U
12913 // .. FPGA_AXDS3_RST = 0
12914 // .. ==> 0XF8000240[23:23] = 0x00000000U
12915 // .. ==> MASK : 0x00800000U VAL : 0x00000000U
12916 // .. FPGA_AXDS2_RST = 0
12917 // .. ==> 0XF8000240[22:22] = 0x00000000U
12918 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
12919 // .. FPGA_AXDS1_RST = 0
12920 // .. ==> 0XF8000240[21:21] = 0x00000000U
12921 // .. ==> MASK : 0x00200000U VAL : 0x00000000U
12922 // .. FPGA_AXDS0_RST = 0
12923 // .. ==> 0XF8000240[20:20] = 0x00000000U
12924 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
12925 // .. reserved_2 = 0
12926 // .. ==> 0XF8000240[19:18] = 0x00000000U
12927 // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
12928 // .. FSSW1_FPGA_RST = 0
12929 // .. ==> 0XF8000240[17:17] = 0x00000000U
12930 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
12931 // .. FSSW0_FPGA_RST = 0
12932 // .. ==> 0XF8000240[16:16] = 0x00000000U
12933 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
12934 // .. reserved_1 = 0
12935 // .. ==> 0XF8000240[15:14] = 0x00000000U
12936 // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
12937 // .. FPGA_FMSW1_RST = 0
12938 // .. ==> 0XF8000240[13:13] = 0x00000000U
12939 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12940 // .. FPGA_FMSW0_RST = 0
12941 // .. ==> 0XF8000240[12:12] = 0x00000000U
12942 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12943 // .. FPGA_DMA3_RST = 0
12944 // .. ==> 0XF8000240[11:11] = 0x00000000U
12945 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
12946 // .. FPGA_DMA2_RST = 0
12947 // .. ==> 0XF8000240[10:10] = 0x00000000U
12948 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
12949 // .. FPGA_DMA1_RST = 0
12950 // .. ==> 0XF8000240[9:9] = 0x00000000U
12951 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
12952 // .. FPGA_DMA0_RST = 0
12953 // .. ==> 0XF8000240[8:8] = 0x00000000U
12954 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12955 // .. reserved = 0
12956 // .. ==> 0XF8000240[7:4] = 0x00000000U
12957 // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
12958 // .. FPGA3_OUT_RST = 0
12959 // .. ==> 0XF8000240[3:3] = 0x00000000U
12960 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
12961 // .. FPGA2_OUT_RST = 0
12962 // .. ==> 0XF8000240[2:2] = 0x00000000U
12963 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12964 // .. FPGA1_OUT_RST = 0
12965 // .. ==> 0XF8000240[1:1] = 0x00000000U
12966 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12967 // .. FPGA0_OUT_RST = 0
12968 // .. ==> 0XF8000240[0:0] = 0x00000000U
12969 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12970 // ..
12971 EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
12972 // .. FINISH: FPGA RESETS TO 0
12973 // .. START: AFI REGISTERS
12974 // .. .. START: AFI0 REGISTERS
12975 // .. .. FINISH: AFI0 REGISTERS
12976 // .. .. START: AFI1 REGISTERS
12977 // .. .. FINISH: AFI1 REGISTERS
12978 // .. .. START: AFI2 REGISTERS
12979 // .. .. FINISH: AFI2 REGISTERS
12980 // .. .. START: AFI3 REGISTERS
12981 // .. .. FINISH: AFI3 REGISTERS
12982 // .. FINISH: AFI REGISTERS
12983 // .. START: LOCK IT BACK
12984 // .. LOCK_KEY = 0X767B
12985 // .. ==> 0XF8000004[15:0] = 0x0000767BU
12986 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
12987 // ..
12988 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12989 // .. FINISH: LOCK IT BACK
12990 // FINISH: top
12991 //
12992 EMIT_EXIT(),
12993
12994 //
12995};
12996
12997unsigned long ps7_debug_1_0[] = {
12998 // START: top
12999 // .. START: CROSS TRIGGER CONFIGURATIONS
13000 // .. .. START: UNLOCKING CTI REGISTERS
13001 // .. .. KEY = 0XC5ACCE55
13002 // .. .. ==> 0XF8898FB0[31:0] = 0xC5ACCE55U
13003 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
13004 // .. ..
13005 EMIT_MASKWRITE(0XF8898FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
13006 // .. .. KEY = 0XC5ACCE55
13007 // .. .. ==> 0XF8899FB0[31:0] = 0xC5ACCE55U
13008 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
13009 // .. ..
13010 EMIT_MASKWRITE(0XF8899FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
13011 // .. .. KEY = 0XC5ACCE55
13012 // .. .. ==> 0XF8809FB0[31:0] = 0xC5ACCE55U
13013 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
13014 // .. ..
13015 EMIT_MASKWRITE(0XF8809FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
13016 // .. .. FINISH: UNLOCKING CTI REGISTERS
13017 // .. .. START: ENABLING CTI MODULES AND CHANNELS
13018 // .. .. FINISH: ENABLING CTI MODULES AND CHANNELS
13019 // .. .. START: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
13020 // .. .. FINISH: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
13021 // .. FINISH: CROSS TRIGGER CONFIGURATIONS
13022 // FINISH: top
13023 //
13024 EMIT_EXIT(),
13025
13026 //
13027};
13028
13029
13030#include "xil_io.h"
13031#define PS7_MASK_POLL_TIME 100000000
13032
13033char*
13034getPS7MessageInfo(unsigned key) {
13035
13036 char* err_msg = "";
13037 switch (key) {
13038 case PS7_INIT_SUCCESS: err_msg = "PS7 initialization successful"; break;
13039 case PS7_INIT_CORRUPT: err_msg = "PS7 init Data Corrupted"; break;
13040 case PS7_INIT_TIMEOUT: err_msg = "PS7 init mask poll timeout"; break;
13041 case PS7_POLL_FAILED_DDR_INIT: err_msg = "Mask Poll failed for DDR Init"; break;
13042 case PS7_POLL_FAILED_DMA: err_msg = "Mask Poll failed for PLL Init"; break;
13043 case PS7_POLL_FAILED_PLL: err_msg = "Mask Poll failed for DMA done bit"; break;
13044 default: err_msg = "Undefined error status"; break;
13045 }
13046
13047 return err_msg;
13048}
13049
13050unsigned long
13051ps7GetSiliconVersion () {
13052 // Read PS version from MCTRL register [31:28]
13053 unsigned long mask = 0xF0000000;
13054 unsigned long *addr = (unsigned long*) 0XF8007080;
13055 unsigned long ps_version = (*addr & mask) >> 28;
13056 return ps_version;
13057}
13058
13059void mask_write (unsigned long add , unsigned long mask, unsigned long val ) {
13060 unsigned long *addr = (unsigned long*) add;
13061 *addr = ( val & mask ) | ( *addr & ~mask);
13062 //xil_printf("MaskWrite : 0x%x--> 0x%x \n \r" ,add, *addr);
13063}
13064
13065
13066int mask_poll(unsigned long add , unsigned long mask ) {
13067 volatile unsigned long *addr = (volatile unsigned long*) add;
13068 int i = 0;
13069 while (!(*addr & mask)) {
13070 if (i == PS7_MASK_POLL_TIME) {
13071 return -1;
13072 }
13073 i++;
13074 }
13075 return 1;
13076 //xil_printf("MaskPoll : 0x%x --> 0x%x \n \r" , add, *addr);
13077}
13078
13079unsigned long mask_read(unsigned long add , unsigned long mask ) {
13080 unsigned long *addr = (unsigned long*) add;
13081 unsigned long val = (*addr & mask);
13082 //xil_printf("MaskRead : 0x%x --> 0x%x \n \r" , add, val);
13083 return val;
13084}
13085
13086
13087
13088int
13089ps7_config(unsigned long * ps7_config_init)
13090{
13091 unsigned long *ptr = ps7_config_init;
13092
13093 unsigned long opcode; // current instruction ..
13094 unsigned long args[16]; // no opcode has so many args ...
13095 int numargs; // number of arguments of this instruction
13096 int j; // general purpose index
13097
13098 volatile unsigned long *addr; // some variable to make code readable
13099 unsigned long val,mask; // some variable to make code readable
13100
13101 int finish = -1 ; // loop while this is negative !
13102 int i = 0; // Timeout variable
13103
13104 while( finish < 0 ) {
13105 numargs = ptr[0] & 0xF;
13106 opcode = ptr[0] >> 4;
13107
13108 for( j = 0 ; j < numargs ; j ++ )
13109 args[j] = ptr[j+1];
13110 ptr += numargs + 1;
13111
13112
13113 switch ( opcode ) {
13114
13115 case OPCODE_EXIT:
13116 finish = PS7_INIT_SUCCESS;
13117 break;
13118
13119 case OPCODE_CLEAR:
13120 addr = (unsigned long*) args[0];
13121 *addr = 0;
13122 break;
13123
13124 case OPCODE_WRITE:
13125 addr = (unsigned long*) args[0];
13126 val = args[1];
13127 *addr = val;
13128 break;
13129
13130 case OPCODE_MASKWRITE:
13131 addr = (unsigned long*) args[0];
13132 mask = args[1];
13133 val = args[2];
13134 *addr = ( val & mask ) | ( *addr & ~mask);
13135 break;
13136
13137 case OPCODE_MASKPOLL:
13138 addr = (unsigned long*) args[0];
13139 mask = args[1];
13140 i = 0;
13141 while (!(*addr & mask)) {
13142 if (i == PS7_MASK_POLL_TIME) {
13143 finish = PS7_INIT_TIMEOUT;
13144 break;
13145 }
13146 i++;
13147 }
13148 break;
13149 case OPCODE_MASKDELAY:
13150 addr = (unsigned long*) args[0];
13151 mask = args[1];
13152 int delay = get_number_of_cycles_for_delay(mask);
13153 perf_reset_and_start_timer();
13154 while ((*addr < delay)) {
13155 }
13156 break;
13157 default:
13158 finish = PS7_INIT_CORRUPT;
13159 break;
13160 }
13161 }
13162 return finish;
13163}
13164
13165unsigned long *ps7_mio_init_data = ps7_mio_init_data_3_0;
13166unsigned long *ps7_pll_init_data = ps7_pll_init_data_3_0;
13167unsigned long *ps7_clock_init_data = ps7_clock_init_data_3_0;
13168unsigned long *ps7_ddr_init_data = ps7_ddr_init_data_3_0;
13169unsigned long *ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
13170
13171int
13172ps7_post_config()
13173{
13174 // Get the PS_VERSION on run time
13175 unsigned long si_ver = ps7GetSiliconVersion ();
13176 int ret = -1;
13177 if (si_ver == PCW_SILICON_VERSION_1) {
13178 ret = ps7_config (ps7_post_config_1_0);
13179 if (ret != PS7_INIT_SUCCESS) return ret;
13180 } else if (si_ver == PCW_SILICON_VERSION_2) {
13181 ret = ps7_config (ps7_post_config_2_0);
13182 if (ret != PS7_INIT_SUCCESS) return ret;
13183 } else {
13184 ret = ps7_config (ps7_post_config_3_0);
13185 if (ret != PS7_INIT_SUCCESS) return ret;
13186 }
13187 return PS7_INIT_SUCCESS;
13188}
13189
13190int
13191ps7_debug()
13192{
13193 // Get the PS_VERSION on run time
13194 unsigned long si_ver = ps7GetSiliconVersion ();
13195 int ret = -1;
13196 if (si_ver == PCW_SILICON_VERSION_1) {
13197 ret = ps7_config (ps7_debug_1_0);
13198 if (ret != PS7_INIT_SUCCESS) return ret;
13199 } else if (si_ver == PCW_SILICON_VERSION_2) {
13200 ret = ps7_config (ps7_debug_2_0);
13201 if (ret != PS7_INIT_SUCCESS) return ret;
13202 } else {
13203 ret = ps7_config (ps7_debug_3_0);
13204 if (ret != PS7_INIT_SUCCESS) return ret;
13205 }
13206 return PS7_INIT_SUCCESS;
13207}
13208
13209int
13210ps7_init()
13211{
13212 // Get the PS_VERSION on run time
13213 unsigned long si_ver = ps7GetSiliconVersion ();
13214 int ret;
13215 //int pcw_ver = 0;
13216
13217 if (si_ver == PCW_SILICON_VERSION_1) {
13218 ps7_mio_init_data = ps7_mio_init_data_1_0;
13219 ps7_pll_init_data = ps7_pll_init_data_1_0;
13220 ps7_clock_init_data = ps7_clock_init_data_1_0;
13221 ps7_ddr_init_data = ps7_ddr_init_data_1_0;
13222 ps7_peripherals_init_data = ps7_peripherals_init_data_1_0;
13223 //pcw_ver = 1;
13224
13225 } else if (si_ver == PCW_SILICON_VERSION_2) {
13226 ps7_mio_init_data = ps7_mio_init_data_2_0;
13227 ps7_pll_init_data = ps7_pll_init_data_2_0;
13228 ps7_clock_init_data = ps7_clock_init_data_2_0;
13229 ps7_ddr_init_data = ps7_ddr_init_data_2_0;
13230 ps7_peripherals_init_data = ps7_peripherals_init_data_2_0;
13231 //pcw_ver = 2;
13232
13233 } else {
13234 ps7_mio_init_data = ps7_mio_init_data_3_0;
13235 ps7_pll_init_data = ps7_pll_init_data_3_0;
13236 ps7_clock_init_data = ps7_clock_init_data_3_0;
13237 ps7_ddr_init_data = ps7_ddr_init_data_3_0;
13238 ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
13239 //pcw_ver = 3;
13240 }
13241
13242 // MIO init
13243 ret = ps7_config (ps7_mio_init_data);
13244 if (ret != PS7_INIT_SUCCESS) return ret;
13245
13246 // PLL init
13247 ret = ps7_config (ps7_pll_init_data);
13248 if (ret != PS7_INIT_SUCCESS) return ret;
13249
13250 // Clock init
13251 ret = ps7_config (ps7_clock_init_data);
13252 if (ret != PS7_INIT_SUCCESS) return ret;
13253
13254 // DDR init
13255 ret = ps7_config (ps7_ddr_init_data);
13256 if (ret != PS7_INIT_SUCCESS) return ret;
13257
13258
13259
13260 // Peripherals init
13261 ret = ps7_config (ps7_peripherals_init_data);
13262 if (ret != PS7_INIT_SUCCESS) return ret;
13263 //xil_printf ("\n PCW Silicon Version : %d.0", pcw_ver);
13264 return PS7_INIT_SUCCESS;
13265}
13266
13267
13268
13269
13270/* For delay calculation using global timer */
13271
13272/* start timer */
13273 void perf_start_clock(void)
13274{
13275 *(volatile unsigned int*)SCU_GLOBAL_TIMER_CONTROL = ((1 << 0) | // Timer Enable
13276 (1 << 3) | // Auto-increment
13277 (0 << 8) // Pre-scale
13278 );
13279}
13280
13281/* stop timer and reset timer count regs */
13282 void perf_reset_clock(void)
13283{
13284 perf_disable_clock();
13285 *(volatile unsigned int*)SCU_GLOBAL_TIMER_COUNT_L32 = 0;
13286 *(volatile unsigned int*)SCU_GLOBAL_TIMER_COUNT_U32 = 0;
13287}
13288
13289/* Compute mask for given delay in miliseconds*/
13290int get_number_of_cycles_for_delay(unsigned int delay)
13291{
13292 // GTC is always clocked at 1/2 of the CPU frequency (CPU_3x2x)
13293 return (APU_FREQ*delay/(2*1000));
13294
13295}
13296
13297/* stop timer */
13298 void perf_disable_clock(void)
13299{
13300 *(volatile unsigned int*)SCU_GLOBAL_TIMER_CONTROL = 0;
13301}
13302
13303void perf_reset_and_start_timer()
13304{
13305 perf_reset_clock();
13306 perf_start_clock();
13307}
13308
13309
13310
13311
diff --git a/recipes-bsp/u-boot/u-boot-xlnx/zc702-zynq7/ps7_init.h b/recipes-bsp/u-boot/u-boot-xlnx/zc702-zynq7/ps7_init.h
new file mode 100644
index 00000000..f936cfff
--- /dev/null
+++ b/recipes-bsp/u-boot/u-boot-xlnx/zc702-zynq7/ps7_init.h
@@ -0,0 +1,129 @@
1
2/******************************************************************************
3*
4* (c) Copyright 2010-2014 Xilinx, Inc. All rights reserved.
5*
6* This program is free software; you can redistribute it and/or modify
7* it under the terms of the GNU General Public License as published by
8* the Free Software Foundation; either version 2 of the License, or
9* (at your option) any later version.
10*
11* This program is distributed in the hope that it will be useful,
12* but WITHOUT ANY WARRANTY; without even the implied warranty of
13* MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
14* GNU General Public License for more details.
15*
16* You should have received a copy of the GNU General Public License along
17* with this program; if not, see <http://www.gnu.org/licenses/>
18*
19*
20*******************************************************************************/
21/****************************************************************************/
22/**
23*
24* @file ps7_init.h
25*
26* This file can be included in FSBL code
27* to get prototype of ps7_init() function
28* and error codes
29*
30*****************************************************************************/
31
32#ifdef __cplusplus
33extern "C" {
34#endif
35
36
37//typedef unsigned int u32;
38
39
40/** do we need to make this name more unique ? **/
41//extern u32 ps7_init_data[];
42extern unsigned long * ps7_ddr_init_data;
43extern unsigned long * ps7_mio_init_data;
44extern unsigned long * ps7_pll_init_data;
45extern unsigned long * ps7_clock_init_data;
46extern unsigned long * ps7_peripherals_init_data;
47
48
49
50#define OPCODE_EXIT 0U
51#define OPCODE_CLEAR 1U
52#define OPCODE_WRITE 2U
53#define OPCODE_MASKWRITE 3U
54#define OPCODE_MASKPOLL 4U
55#define OPCODE_MASKDELAY 5U
56#define NEW_PS7_ERR_CODE 1
57
58/* Encode number of arguments in last nibble */
59#define EMIT_EXIT() ( (OPCODE_EXIT << 4 ) | 0 )
60#define EMIT_CLEAR(addr) ( (OPCODE_CLEAR << 4 ) | 1 ) , addr
61#define EMIT_WRITE(addr,val) ( (OPCODE_WRITE << 4 ) | 2 ) , addr, val
62#define EMIT_MASKWRITE(addr,mask,val) ( (OPCODE_MASKWRITE << 4 ) | 3 ) , addr, mask, val
63#define EMIT_MASKPOLL(addr,mask) ( (OPCODE_MASKPOLL << 4 ) | 2 ) , addr, mask
64#define EMIT_MASKDELAY(addr,mask) ( (OPCODE_MASKDELAY << 4 ) | 2 ) , addr, mask
65
66/* Returns codes of PS7_Init */
67#define PS7_INIT_SUCCESS (0) // 0 is success in good old C
68#define PS7_INIT_CORRUPT (1) // 1 the data is corrupted, and slcr reg are in corrupted state now
69#define PS7_INIT_TIMEOUT (2) // 2 when a poll operation timed out
70#define PS7_POLL_FAILED_DDR_INIT (3) // 3 when a poll operation timed out for ddr init
71#define PS7_POLL_FAILED_DMA (4) // 4 when a poll operation timed out for dma done bit
72#define PS7_POLL_FAILED_PLL (5) // 5 when a poll operation timed out for pll sequence init
73
74
75/* Silicon Versions */
76#define PCW_SILICON_VERSION_1 0
77#define PCW_SILICON_VERSION_2 1
78#define PCW_SILICON_VERSION_3 2
79
80/* This flag to be used by FSBL to check whether ps7_post_config() proc exixts */
81#define PS7_POST_CONFIG
82
83/* Freq of all peripherals */
84
85#define APU_FREQ 666666687
86#define DDR_FREQ 533333374
87#define DCI_FREQ 10158731
88#define QSPI_FREQ 200000000
89#define SMC_FREQ 10000000
90#define ENET0_FREQ 25000000
91#define ENET1_FREQ 10000000
92#define USB0_FREQ 60000000
93#define USB1_FREQ 60000000
94#define SDIO_FREQ 50000000
95#define UART_FREQ 50000000
96#define SPI_FREQ 10000000
97#define I2C_FREQ 111111115
98#define WDT_FREQ 111111115
99#define TTC_FREQ 50000000
100#define CAN_FREQ 23809523
101#define PCAP_FREQ 200000000
102#define TPIU_FREQ 200000000
103#define FPGA0_FREQ 50000000
104#define FPGA1_FREQ 50000000
105#define FPGA2_FREQ 50000000
106#define FPGA3_FREQ 50000000
107
108
109/* For delay calculation using global registers*/
110#define SCU_GLOBAL_TIMER_COUNT_L32 0xF8F00200
111#define SCU_GLOBAL_TIMER_COUNT_U32 0xF8F00204
112#define SCU_GLOBAL_TIMER_CONTROL 0xF8F00208
113#define SCU_GLOBAL_TIMER_AUTO_INC 0xF8F00218
114
115int ps7_config( unsigned long*);
116int ps7_init();
117int ps7_post_config();
118int ps7_debug();
119char* getPS7MessageInfo(unsigned key);
120
121void perf_start_clock(void);
122void perf_disable_clock(void);
123void perf_reset_clock(void);
124void perf_reset_and_start_timer();
125int get_number_of_cycles_for_delay(unsigned int delay);
126#ifdef __cplusplus
127}
128#endif
129
diff --git a/recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb b/recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb
index fc85d50d..aa9400d9 100644
--- a/recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb
+++ b/recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb
@@ -5,3 +5,5 @@ LIC_FILES_CHKSUM = "file://README;beginline=1;endline=6;md5=157ab8408beab40cd8ce
5# xilinx-v2014.1 release 5# xilinx-v2014.1 release
6SRCREV = "2a0536fa48db1fc5332e3cd33b846d0da0c8bc1e" 6SRCREV = "2a0536fa48db1fc5332e3cd33b846d0da0c8bc1e"
7PV = "v2014.01${XILINX_EXTENSION}+git${SRCPV}" 7PV = "v2014.01${XILINX_EXTENSION}+git${SRCPV}"
8
9SRC_URI_append_zc702-zynq7 = " file://ps7_init.h file://ps7_init.c"