summaryrefslogtreecommitdiffstats
diff options
context:
space:
mode:
authorPhilip Balister <philip@balister.org>2014-11-14 15:53:32 -0500
committerNathan Rossi <nathan.rossi@xilinx.com>2014-11-18 15:14:14 +1000
commitb821f544f968ab2e967ade8ac625ce0aaee754ef (patch)
treeb8b645d1590bbdeb4667aceb06399a184e0fed11
parentd047765acb678534555710e7a8f338a4d28cb280 (diff)
downloadmeta-xilinx-b821f544f968ab2e967ade8ac625ce0aaee754ef.tar.gz
zedboard : Add files to build working boot.bin file.
This uses the GPL files from: https://github.com/Xilinx/embeddedsw/tree/master/lib/sw_apps/zynq_fsbl/misc/zed and renames them. There is a u-boot patch to use the _gpl named versions, when this is upstream and meta-xilnx uses this version, we can switch to using the files with the proper names. Signed-off-by: Philip Balister <philip@balister.org> Signed-off-by: Nathan Rossi <nathan.rossi@xilinx.com>
-rw-r--r--recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/ps7_init.c12876
-rw-r--r--recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/ps7_init.h129
-rw-r--r--recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/uEnv.txt4
-rw-r--r--recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb2
4 files changed, 13011 insertions, 0 deletions
diff --git a/recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/ps7_init.c b/recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/ps7_init.c
new file mode 100644
index 00000000..4ee1eec9
--- /dev/null
+++ b/recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/ps7_init.c
@@ -0,0 +1,12876 @@
1/******************************************************************************
2* (c) Copyright 2010-2014 Xilinx, Inc. All rights reserved.
3*
4* This program is free software; you can redistribute it and/or modify
5* it under the terms of the GNU General Public License as published by
6* the Free Software Foundation; either version 2 of the License, or
7* (at your option) any later version.
8*
9* This program is distributed in the hope that it will be useful,
10* but WITHOUT ANY WARRANTY; without even the implied warranty of
11* MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
12* GNU General Public License for more details.
13*
14* You should have received a copy of the GNU General Public License along
15* with this program; if not, see <http://www.gnu.org/licenses/>
16*
17*
18******************************************************************************/
19/****************************************************************************/
20/**
21*
22* @file ps7_init_gpl.c
23*
24* This file is automatically generated
25*
26*****************************************************************************/
27
28#include "ps7_init.h"
29
30unsigned long ps7_pll_init_data_3_0[] = {
31 // START: top
32 // .. START: SLCR SETTINGS
33 // .. UNLOCK_KEY = 0XDF0D
34 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
35 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
36 // ..
37 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
38 // .. FINISH: SLCR SETTINGS
39 // .. START: PLL SLCR REGISTERS
40 // .. .. START: ARM PLL INIT
41 // .. .. PLL_RES = 0x2
42 // .. .. ==> 0XF8000110[7:4] = 0x00000002U
43 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
44 // .. .. PLL_CP = 0x2
45 // .. .. ==> 0XF8000110[11:8] = 0x00000002U
46 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
47 // .. .. LOCK_CNT = 0xfa
48 // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
49 // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
50 // .. ..
51 EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
52 // .. .. .. START: UPDATE FB_DIV
53 // .. .. .. PLL_FDIV = 0x28
54 // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
55 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
56 // .. .. ..
57 EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
58 // .. .. .. FINISH: UPDATE FB_DIV
59 // .. .. .. START: BY PASS PLL
60 // .. .. .. PLL_BYPASS_FORCE = 1
61 // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
62 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
63 // .. .. ..
64 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
65 // .. .. .. FINISH: BY PASS PLL
66 // .. .. .. START: ASSERT RESET
67 // .. .. .. PLL_RESET = 1
68 // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
69 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
70 // .. .. ..
71 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
72 // .. .. .. FINISH: ASSERT RESET
73 // .. .. .. START: DEASSERT RESET
74 // .. .. .. PLL_RESET = 0
75 // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
76 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
77 // .. .. ..
78 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
79 // .. .. .. FINISH: DEASSERT RESET
80 // .. .. .. START: CHECK PLL STATUS
81 // .. .. .. ARM_PLL_LOCK = 1
82 // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
83 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
84 // .. .. ..
85 EMIT_MASKPOLL(0XF800010C, 0x00000001U),
86 // .. .. .. FINISH: CHECK PLL STATUS
87 // .. .. .. START: REMOVE PLL BY PASS
88 // .. .. .. PLL_BYPASS_FORCE = 0
89 // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
90 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
91 // .. .. ..
92 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
93 // .. .. .. FINISH: REMOVE PLL BY PASS
94 // .. .. .. SRCSEL = 0x0
95 // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
96 // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
97 // .. .. .. DIVISOR = 0x2
98 // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
99 // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
100 // .. .. .. CPU_6OR4XCLKACT = 0x1
101 // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
102 // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
103 // .. .. .. CPU_3OR2XCLKACT = 0x1
104 // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
105 // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
106 // .. .. .. CPU_2XCLKACT = 0x1
107 // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
108 // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
109 // .. .. .. CPU_1XCLKACT = 0x1
110 // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
111 // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
112 // .. .. .. CPU_PERI_CLKACT = 0x1
113 // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
114 // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
115 // .. .. ..
116 EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
117 // .. .. FINISH: ARM PLL INIT
118 // .. .. START: DDR PLL INIT
119 // .. .. PLL_RES = 0x2
120 // .. .. ==> 0XF8000114[7:4] = 0x00000002U
121 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
122 // .. .. PLL_CP = 0x2
123 // .. .. ==> 0XF8000114[11:8] = 0x00000002U
124 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
125 // .. .. LOCK_CNT = 0x12c
126 // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
127 // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
128 // .. ..
129 EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
130 // .. .. .. START: UPDATE FB_DIV
131 // .. .. .. PLL_FDIV = 0x20
132 // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
133 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
134 // .. .. ..
135 EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
136 // .. .. .. FINISH: UPDATE FB_DIV
137 // .. .. .. START: BY PASS PLL
138 // .. .. .. PLL_BYPASS_FORCE = 1
139 // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
140 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
141 // .. .. ..
142 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
143 // .. .. .. FINISH: BY PASS PLL
144 // .. .. .. START: ASSERT RESET
145 // .. .. .. PLL_RESET = 1
146 // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
147 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
148 // .. .. ..
149 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
150 // .. .. .. FINISH: ASSERT RESET
151 // .. .. .. START: DEASSERT RESET
152 // .. .. .. PLL_RESET = 0
153 // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
154 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
155 // .. .. ..
156 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
157 // .. .. .. FINISH: DEASSERT RESET
158 // .. .. .. START: CHECK PLL STATUS
159 // .. .. .. DDR_PLL_LOCK = 1
160 // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
161 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
162 // .. .. ..
163 EMIT_MASKPOLL(0XF800010C, 0x00000002U),
164 // .. .. .. FINISH: CHECK PLL STATUS
165 // .. .. .. START: REMOVE PLL BY PASS
166 // .. .. .. PLL_BYPASS_FORCE = 0
167 // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
168 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
169 // .. .. ..
170 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
171 // .. .. .. FINISH: REMOVE PLL BY PASS
172 // .. .. .. DDR_3XCLKACT = 0x1
173 // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
174 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
175 // .. .. .. DDR_2XCLKACT = 0x1
176 // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
177 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
178 // .. .. .. DDR_3XCLK_DIVISOR = 0x2
179 // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
180 // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
181 // .. .. .. DDR_2XCLK_DIVISOR = 0x3
182 // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
183 // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
184 // .. .. ..
185 EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
186 // .. .. FINISH: DDR PLL INIT
187 // .. .. START: IO PLL INIT
188 // .. .. PLL_RES = 0xc
189 // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
190 // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
191 // .. .. PLL_CP = 0x2
192 // .. .. ==> 0XF8000118[11:8] = 0x00000002U
193 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
194 // .. .. LOCK_CNT = 0x145
195 // .. .. ==> 0XF8000118[21:12] = 0x00000145U
196 // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
197 // .. ..
198 EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
199 // .. .. .. START: UPDATE FB_DIV
200 // .. .. .. PLL_FDIV = 0x1e
201 // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
202 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
203 // .. .. ..
204 EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
205 // .. .. .. FINISH: UPDATE FB_DIV
206 // .. .. .. START: BY PASS PLL
207 // .. .. .. PLL_BYPASS_FORCE = 1
208 // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
209 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
210 // .. .. ..
211 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
212 // .. .. .. FINISH: BY PASS PLL
213 // .. .. .. START: ASSERT RESET
214 // .. .. .. PLL_RESET = 1
215 // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
216 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
217 // .. .. ..
218 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
219 // .. .. .. FINISH: ASSERT RESET
220 // .. .. .. START: DEASSERT RESET
221 // .. .. .. PLL_RESET = 0
222 // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
223 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
224 // .. .. ..
225 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
226 // .. .. .. FINISH: DEASSERT RESET
227 // .. .. .. START: CHECK PLL STATUS
228 // .. .. .. IO_PLL_LOCK = 1
229 // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
230 // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
231 // .. .. ..
232 EMIT_MASKPOLL(0XF800010C, 0x00000004U),
233 // .. .. .. FINISH: CHECK PLL STATUS
234 // .. .. .. START: REMOVE PLL BY PASS
235 // .. .. .. PLL_BYPASS_FORCE = 0
236 // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
237 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
238 // .. .. ..
239 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
240 // .. .. .. FINISH: REMOVE PLL BY PASS
241 // .. .. FINISH: IO PLL INIT
242 // .. FINISH: PLL SLCR REGISTERS
243 // .. START: LOCK IT BACK
244 // .. LOCK_KEY = 0X767B
245 // .. ==> 0XF8000004[15:0] = 0x0000767BU
246 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
247 // ..
248 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
249 // .. FINISH: LOCK IT BACK
250 // FINISH: top
251 //
252 EMIT_EXIT(),
253
254 //
255};
256
257unsigned long ps7_clock_init_data_3_0[] = {
258 // START: top
259 // .. START: SLCR SETTINGS
260 // .. UNLOCK_KEY = 0XDF0D
261 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
262 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
263 // ..
264 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
265 // .. FINISH: SLCR SETTINGS
266 // .. START: CLOCK CONTROL SLCR REGISTERS
267 // .. CLKACT = 0x1
268 // .. ==> 0XF8000128[0:0] = 0x00000001U
269 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
270 // .. DIVISOR0 = 0x23
271 // .. ==> 0XF8000128[13:8] = 0x00000023U
272 // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
273 // .. DIVISOR1 = 0x3
274 // .. ==> 0XF8000128[25:20] = 0x00000003U
275 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
276 // ..
277 EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
278 // .. CLKACT = 0x1
279 // .. ==> 0XF8000138[0:0] = 0x00000001U
280 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
281 // .. SRCSEL = 0x0
282 // .. ==> 0XF8000138[4:4] = 0x00000000U
283 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
284 // ..
285 EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
286 // .. CLKACT = 0x1
287 // .. ==> 0XF8000140[0:0] = 0x00000001U
288 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
289 // .. SRCSEL = 0x0
290 // .. ==> 0XF8000140[6:4] = 0x00000000U
291 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
292 // .. DIVISOR = 0x8
293 // .. ==> 0XF8000140[13:8] = 0x00000008U
294 // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
295 // .. DIVISOR1 = 0x1
296 // .. ==> 0XF8000140[25:20] = 0x00000001U
297 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
298 // ..
299 EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00100801U),
300 // .. CLKACT = 0x1
301 // .. ==> 0XF800014C[0:0] = 0x00000001U
302 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
303 // .. SRCSEL = 0x0
304 // .. ==> 0XF800014C[5:4] = 0x00000000U
305 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
306 // .. DIVISOR = 0x5
307 // .. ==> 0XF800014C[13:8] = 0x00000005U
308 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
309 // ..
310 EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
311 // .. CLKACT0 = 0x1
312 // .. ==> 0XF8000150[0:0] = 0x00000001U
313 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
314 // .. CLKACT1 = 0x0
315 // .. ==> 0XF8000150[1:1] = 0x00000000U
316 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
317 // .. SRCSEL = 0x0
318 // .. ==> 0XF8000150[5:4] = 0x00000000U
319 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
320 // .. DIVISOR = 0x14
321 // .. ==> 0XF8000150[13:8] = 0x00000014U
322 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
323 // ..
324 EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
325 // .. CLKACT0 = 0x0
326 // .. ==> 0XF8000154[0:0] = 0x00000000U
327 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
328 // .. CLKACT1 = 0x1
329 // .. ==> 0XF8000154[1:1] = 0x00000001U
330 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
331 // .. SRCSEL = 0x0
332 // .. ==> 0XF8000154[5:4] = 0x00000000U
333 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
334 // .. DIVISOR = 0x14
335 // .. ==> 0XF8000154[13:8] = 0x00000014U
336 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
337 // ..
338 EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
339 // .. CLKACT = 0x1
340 // .. ==> 0XF8000168[0:0] = 0x00000001U
341 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
342 // .. SRCSEL = 0x0
343 // .. ==> 0XF8000168[5:4] = 0x00000000U
344 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
345 // .. DIVISOR = 0x5
346 // .. ==> 0XF8000168[13:8] = 0x00000005U
347 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
348 // ..
349 EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
350 // .. SRCSEL = 0x0
351 // .. ==> 0XF8000170[5:4] = 0x00000000U
352 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
353 // .. DIVISOR0 = 0xa
354 // .. ==> 0XF8000170[13:8] = 0x0000000AU
355 // .. ==> MASK : 0x00003F00U VAL : 0x00000A00U
356 // .. DIVISOR1 = 0x1
357 // .. ==> 0XF8000170[25:20] = 0x00000001U
358 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
359 // ..
360 EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00100A00U),
361 // .. SRCSEL = 0x0
362 // .. ==> 0XF8000180[5:4] = 0x00000000U
363 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
364 // .. DIVISOR0 = 0x7
365 // .. ==> 0XF8000180[13:8] = 0x00000007U
366 // .. ==> MASK : 0x00003F00U VAL : 0x00000700U
367 // .. DIVISOR1 = 0x1
368 // .. ==> 0XF8000180[25:20] = 0x00000001U
369 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
370 // ..
371 EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00100700U),
372 // .. SRCSEL = 0x0
373 // .. ==> 0XF8000190[5:4] = 0x00000000U
374 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
375 // .. DIVISOR0 = 0x14
376 // .. ==> 0XF8000190[13:8] = 0x00000014U
377 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
378 // .. DIVISOR1 = 0x1
379 // .. ==> 0XF8000190[25:20] = 0x00000001U
380 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
381 // ..
382 EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
383 // .. SRCSEL = 0x0
384 // .. ==> 0XF80001A0[5:4] = 0x00000000U
385 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
386 // .. DIVISOR0 = 0x14
387 // .. ==> 0XF80001A0[13:8] = 0x00000014U
388 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
389 // .. DIVISOR1 = 0x1
390 // .. ==> 0XF80001A0[25:20] = 0x00000001U
391 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
392 // ..
393 EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
394 // .. CLK_621_TRUE = 0x1
395 // .. ==> 0XF80001C4[0:0] = 0x00000001U
396 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
397 // ..
398 EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
399 // .. DMA_CPU_2XCLKACT = 0x1
400 // .. ==> 0XF800012C[0:0] = 0x00000001U
401 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
402 // .. USB0_CPU_1XCLKACT = 0x1
403 // .. ==> 0XF800012C[2:2] = 0x00000001U
404 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
405 // .. USB1_CPU_1XCLKACT = 0x1
406 // .. ==> 0XF800012C[3:3] = 0x00000001U
407 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
408 // .. GEM0_CPU_1XCLKACT = 0x1
409 // .. ==> 0XF800012C[6:6] = 0x00000001U
410 // .. ==> MASK : 0x00000040U VAL : 0x00000040U
411 // .. GEM1_CPU_1XCLKACT = 0x0
412 // .. ==> 0XF800012C[7:7] = 0x00000000U
413 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
414 // .. SDI0_CPU_1XCLKACT = 0x1
415 // .. ==> 0XF800012C[10:10] = 0x00000001U
416 // .. ==> MASK : 0x00000400U VAL : 0x00000400U
417 // .. SDI1_CPU_1XCLKACT = 0x0
418 // .. ==> 0XF800012C[11:11] = 0x00000000U
419 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
420 // .. SPI0_CPU_1XCLKACT = 0x0
421 // .. ==> 0XF800012C[14:14] = 0x00000000U
422 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
423 // .. SPI1_CPU_1XCLKACT = 0x0
424 // .. ==> 0XF800012C[15:15] = 0x00000000U
425 // .. ==> MASK : 0x00008000U VAL : 0x00000000U
426 // .. CAN0_CPU_1XCLKACT = 0x0
427 // .. ==> 0XF800012C[16:16] = 0x00000000U
428 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
429 // .. CAN1_CPU_1XCLKACT = 0x0
430 // .. ==> 0XF800012C[17:17] = 0x00000000U
431 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
432 // .. I2C0_CPU_1XCLKACT = 0x1
433 // .. ==> 0XF800012C[18:18] = 0x00000001U
434 // .. ==> MASK : 0x00040000U VAL : 0x00040000U
435 // .. I2C1_CPU_1XCLKACT = 0x1
436 // .. ==> 0XF800012C[19:19] = 0x00000001U
437 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
438 // .. UART0_CPU_1XCLKACT = 0x0
439 // .. ==> 0XF800012C[20:20] = 0x00000000U
440 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
441 // .. UART1_CPU_1XCLKACT = 0x1
442 // .. ==> 0XF800012C[21:21] = 0x00000001U
443 // .. ==> MASK : 0x00200000U VAL : 0x00200000U
444 // .. GPIO_CPU_1XCLKACT = 0x1
445 // .. ==> 0XF800012C[22:22] = 0x00000001U
446 // .. ==> MASK : 0x00400000U VAL : 0x00400000U
447 // .. LQSPI_CPU_1XCLKACT = 0x1
448 // .. ==> 0XF800012C[23:23] = 0x00000001U
449 // .. ==> MASK : 0x00800000U VAL : 0x00800000U
450 // .. SMC_CPU_1XCLKACT = 0x1
451 // .. ==> 0XF800012C[24:24] = 0x00000001U
452 // .. ==> MASK : 0x01000000U VAL : 0x01000000U
453 // ..
454 EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01EC044DU),
455 // .. FINISH: CLOCK CONTROL SLCR REGISTERS
456 // .. START: THIS SHOULD BE BLANK
457 // .. FINISH: THIS SHOULD BE BLANK
458 // .. START: LOCK IT BACK
459 // .. LOCK_KEY = 0X767B
460 // .. ==> 0XF8000004[15:0] = 0x0000767BU
461 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
462 // ..
463 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
464 // .. FINISH: LOCK IT BACK
465 // FINISH: top
466 //
467 EMIT_EXIT(),
468
469 //
470};
471
472unsigned long ps7_ddr_init_data_3_0[] = {
473 // START: top
474 // .. START: DDR INITIALIZATION
475 // .. .. START: LOCK DDR
476 // .. .. reg_ddrc_soft_rstb = 0
477 // .. .. ==> 0XF8006000[0:0] = 0x00000000U
478 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
479 // .. .. reg_ddrc_powerdown_en = 0x0
480 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
481 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
482 // .. .. reg_ddrc_data_bus_width = 0x0
483 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
484 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
485 // .. .. reg_ddrc_burst8_refresh = 0x0
486 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
487 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
488 // .. .. reg_ddrc_rdwr_idle_gap = 0x1
489 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
490 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
491 // .. .. reg_ddrc_dis_rd_bypass = 0x0
492 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
493 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
494 // .. .. reg_ddrc_dis_act_bypass = 0x0
495 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
496 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
497 // .. .. reg_ddrc_dis_auto_refresh = 0x0
498 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
499 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
500 // .. ..
501 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
502 // .. .. FINISH: LOCK DDR
503 // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
504 // .. .. ==> 0XF8006004[11:0] = 0x00000081U
505 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
506 // .. .. reserved_reg_ddrc_active_ranks = 0x1
507 // .. .. ==> 0XF8006004[13:12] = 0x00000001U
508 // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
509 // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
510 // .. .. ==> 0XF8006004[18:14] = 0x00000000U
511 // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
512 // .. ..
513 EMIT_MASKWRITE(0XF8006004, 0x0007FFFFU ,0x00001081U),
514 // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
515 // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
516 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
517 // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
518 // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
519 // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
520 // .. .. reg_ddrc_hpr_xact_run_length = 0xf
521 // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
522 // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
523 // .. ..
524 EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
525 // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
526 // .. .. ==> 0XF800600C[10:0] = 0x00000001U
527 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
528 // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
529 // .. .. ==> 0XF800600C[21:11] = 0x00000002U
530 // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
531 // .. .. reg_ddrc_lpr_xact_run_length = 0x8
532 // .. .. ==> 0XF800600C[25:22] = 0x00000008U
533 // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
534 // .. ..
535 EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
536 // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
537 // .. .. ==> 0XF8006010[10:0] = 0x00000001U
538 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
539 // .. .. reg_ddrc_w_xact_run_length = 0x8
540 // .. .. ==> 0XF8006010[14:11] = 0x00000008U
541 // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
542 // .. .. reg_ddrc_w_max_starve_x32 = 0x2
543 // .. .. ==> 0XF8006010[25:15] = 0x00000002U
544 // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
545 // .. ..
546 EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
547 // .. .. reg_ddrc_t_rc = 0x1b
548 // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
549 // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001BU
550 // .. .. reg_ddrc_t_rfc_min = 0x56
551 // .. .. ==> 0XF8006014[13:6] = 0x00000056U
552 // .. .. ==> MASK : 0x00003FC0U VAL : 0x00001580U
553 // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
554 // .. .. ==> 0XF8006014[20:14] = 0x00000010U
555 // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
556 // .. ..
557 EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
558 // .. .. reg_ddrc_wr2pre = 0x12
559 // .. .. ==> 0XF8006018[4:0] = 0x00000012U
560 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
561 // .. .. reg_ddrc_powerdown_to_x32 = 0x6
562 // .. .. ==> 0XF8006018[9:5] = 0x00000006U
563 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
564 // .. .. reg_ddrc_t_faw = 0x18
565 // .. .. ==> 0XF8006018[15:10] = 0x00000018U
566 // .. .. ==> MASK : 0x0000FC00U VAL : 0x00006000U
567 // .. .. reg_ddrc_t_ras_max = 0x24
568 // .. .. ==> 0XF8006018[21:16] = 0x00000024U
569 // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
570 // .. .. reg_ddrc_t_ras_min = 0x14
571 // .. .. ==> 0XF8006018[26:22] = 0x00000014U
572 // .. .. ==> MASK : 0x07C00000U VAL : 0x05000000U
573 // .. .. reg_ddrc_t_cke = 0x4
574 // .. .. ==> 0XF8006018[31:28] = 0x00000004U
575 // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
576 // .. ..
577 EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452460D2U),
578 // .. .. reg_ddrc_write_latency = 0x5
579 // .. .. ==> 0XF800601C[4:0] = 0x00000005U
580 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
581 // .. .. reg_ddrc_rd2wr = 0x7
582 // .. .. ==> 0XF800601C[9:5] = 0x00000007U
583 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
584 // .. .. reg_ddrc_wr2rd = 0xe
585 // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
586 // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
587 // .. .. reg_ddrc_t_xp = 0x4
588 // .. .. ==> 0XF800601C[19:15] = 0x00000004U
589 // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
590 // .. .. reg_ddrc_pad_pd = 0x0
591 // .. .. ==> 0XF800601C[22:20] = 0x00000000U
592 // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
593 // .. .. reg_ddrc_rd2pre = 0x4
594 // .. .. ==> 0XF800601C[27:23] = 0x00000004U
595 // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
596 // .. .. reg_ddrc_t_rcd = 0x7
597 // .. .. ==> 0XF800601C[31:28] = 0x00000007U
598 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
599 // .. ..
600 EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
601 // .. .. reg_ddrc_t_ccd = 0x4
602 // .. .. ==> 0XF8006020[4:2] = 0x00000004U
603 // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
604 // .. .. reg_ddrc_t_rrd = 0x6
605 // .. .. ==> 0XF8006020[7:5] = 0x00000006U
606 // .. .. ==> MASK : 0x000000E0U VAL : 0x000000C0U
607 // .. .. reg_ddrc_refresh_margin = 0x2
608 // .. .. ==> 0XF8006020[11:8] = 0x00000002U
609 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
610 // .. .. reg_ddrc_t_rp = 0x7
611 // .. .. ==> 0XF8006020[15:12] = 0x00000007U
612 // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
613 // .. .. reg_ddrc_refresh_to_x32 = 0x8
614 // .. .. ==> 0XF8006020[20:16] = 0x00000008U
615 // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
616 // .. .. reg_ddrc_mobile = 0x0
617 // .. .. ==> 0XF8006020[22:22] = 0x00000000U
618 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
619 // .. .. reg_ddrc_en_dfi_dram_clk_disable = 0x0
620 // .. .. ==> 0XF8006020[23:23] = 0x00000000U
621 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
622 // .. .. reg_ddrc_read_latency = 0x7
623 // .. .. ==> 0XF8006020[28:24] = 0x00000007U
624 // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
625 // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
626 // .. .. ==> 0XF8006020[29:29] = 0x00000001U
627 // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
628 // .. .. reg_ddrc_dis_pad_pd = 0x0
629 // .. .. ==> 0XF8006020[30:30] = 0x00000000U
630 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
631 // .. ..
632 EMIT_MASKWRITE(0XF8006020, 0x7FDFFFFCU ,0x270872D0U),
633 // .. .. reg_ddrc_en_2t_timing_mode = 0x0
634 // .. .. ==> 0XF8006024[0:0] = 0x00000000U
635 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
636 // .. .. reg_ddrc_prefer_write = 0x0
637 // .. .. ==> 0XF8006024[1:1] = 0x00000000U
638 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
639 // .. .. reg_ddrc_mr_wr = 0x0
640 // .. .. ==> 0XF8006024[6:6] = 0x00000000U
641 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
642 // .. .. reg_ddrc_mr_addr = 0x0
643 // .. .. ==> 0XF8006024[8:7] = 0x00000000U
644 // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
645 // .. .. reg_ddrc_mr_data = 0x0
646 // .. .. ==> 0XF8006024[24:9] = 0x00000000U
647 // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
648 // .. .. ddrc_reg_mr_wr_busy = 0x0
649 // .. .. ==> 0XF8006024[25:25] = 0x00000000U
650 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
651 // .. .. reg_ddrc_mr_type = 0x0
652 // .. .. ==> 0XF8006024[26:26] = 0x00000000U
653 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
654 // .. .. reg_ddrc_mr_rdata_valid = 0x0
655 // .. .. ==> 0XF8006024[27:27] = 0x00000000U
656 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
657 // .. ..
658 EMIT_MASKWRITE(0XF8006024, 0x0FFFFFC3U ,0x00000000U),
659 // .. .. reg_ddrc_final_wait_x32 = 0x7
660 // .. .. ==> 0XF8006028[6:0] = 0x00000007U
661 // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
662 // .. .. reg_ddrc_pre_ocd_x32 = 0x0
663 // .. .. ==> 0XF8006028[10:7] = 0x00000000U
664 // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
665 // .. .. reg_ddrc_t_mrd = 0x4
666 // .. .. ==> 0XF8006028[13:11] = 0x00000004U
667 // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
668 // .. ..
669 EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
670 // .. .. reg_ddrc_emr2 = 0x8
671 // .. .. ==> 0XF800602C[15:0] = 0x00000008U
672 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
673 // .. .. reg_ddrc_emr3 = 0x0
674 // .. .. ==> 0XF800602C[31:16] = 0x00000000U
675 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
676 // .. ..
677 EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
678 // .. .. reg_ddrc_mr = 0x930
679 // .. .. ==> 0XF8006030[15:0] = 0x00000930U
680 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
681 // .. .. reg_ddrc_emr = 0x4
682 // .. .. ==> 0XF8006030[31:16] = 0x00000004U
683 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
684 // .. ..
685 EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
686 // .. .. reg_ddrc_burst_rdwr = 0x4
687 // .. .. ==> 0XF8006034[3:0] = 0x00000004U
688 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
689 // .. .. reg_ddrc_pre_cke_x1024 = 0x105
690 // .. .. ==> 0XF8006034[13:4] = 0x00000105U
691 // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
692 // .. .. reg_ddrc_post_cke_x1024 = 0x1
693 // .. .. ==> 0XF8006034[25:16] = 0x00000001U
694 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
695 // .. .. reg_ddrc_burstchop = 0x0
696 // .. .. ==> 0XF8006034[28:28] = 0x00000000U
697 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
698 // .. ..
699 EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
700 // .. .. reg_ddrc_force_low_pri_n = 0x0
701 // .. .. ==> 0XF8006038[0:0] = 0x00000000U
702 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
703 // .. .. reg_ddrc_dis_dq = 0x0
704 // .. .. ==> 0XF8006038[1:1] = 0x00000000U
705 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
706 // .. ..
707 EMIT_MASKWRITE(0XF8006038, 0x00000003U ,0x00000000U),
708 // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
709 // .. .. ==> 0XF800603C[3:0] = 0x00000007U
710 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
711 // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
712 // .. .. ==> 0XF800603C[7:4] = 0x00000007U
713 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
714 // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
715 // .. .. ==> 0XF800603C[11:8] = 0x00000007U
716 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
717 // .. .. reg_ddrc_addrmap_col_b5 = 0x0
718 // .. .. ==> 0XF800603C[15:12] = 0x00000000U
719 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
720 // .. .. reg_ddrc_addrmap_col_b6 = 0x0
721 // .. .. ==> 0XF800603C[19:16] = 0x00000000U
722 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
723 // .. ..
724 EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
725 // .. .. reg_ddrc_addrmap_col_b2 = 0x0
726 // .. .. ==> 0XF8006040[3:0] = 0x00000000U
727 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
728 // .. .. reg_ddrc_addrmap_col_b3 = 0x0
729 // .. .. ==> 0XF8006040[7:4] = 0x00000000U
730 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
731 // .. .. reg_ddrc_addrmap_col_b4 = 0x0
732 // .. .. ==> 0XF8006040[11:8] = 0x00000000U
733 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
734 // .. .. reg_ddrc_addrmap_col_b7 = 0x0
735 // .. .. ==> 0XF8006040[15:12] = 0x00000000U
736 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
737 // .. .. reg_ddrc_addrmap_col_b8 = 0x0
738 // .. .. ==> 0XF8006040[19:16] = 0x00000000U
739 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
740 // .. .. reg_ddrc_addrmap_col_b9 = 0xf
741 // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
742 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
743 // .. .. reg_ddrc_addrmap_col_b10 = 0xf
744 // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
745 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
746 // .. .. reg_ddrc_addrmap_col_b11 = 0xf
747 // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
748 // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
749 // .. ..
750 EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
751 // .. .. reg_ddrc_addrmap_row_b0 = 0x6
752 // .. .. ==> 0XF8006044[3:0] = 0x00000006U
753 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
754 // .. .. reg_ddrc_addrmap_row_b1 = 0x6
755 // .. .. ==> 0XF8006044[7:4] = 0x00000006U
756 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
757 // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
758 // .. .. ==> 0XF8006044[11:8] = 0x00000006U
759 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
760 // .. .. reg_ddrc_addrmap_row_b12 = 0x6
761 // .. .. ==> 0XF8006044[15:12] = 0x00000006U
762 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
763 // .. .. reg_ddrc_addrmap_row_b13 = 0x6
764 // .. .. ==> 0XF8006044[19:16] = 0x00000006U
765 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
766 // .. .. reg_ddrc_addrmap_row_b14 = 0xf
767 // .. .. ==> 0XF8006044[23:20] = 0x0000000FU
768 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
769 // .. .. reg_ddrc_addrmap_row_b15 = 0xf
770 // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
771 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
772 // .. ..
773 EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0FF66666U),
774 // .. .. reg_phy_rd_local_odt = 0x0
775 // .. .. ==> 0XF8006048[13:12] = 0x00000000U
776 // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
777 // .. .. reg_phy_wr_local_odt = 0x3
778 // .. .. ==> 0XF8006048[15:14] = 0x00000003U
779 // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
780 // .. .. reg_phy_idle_local_odt = 0x3
781 // .. .. ==> 0XF8006048[17:16] = 0x00000003U
782 // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
783 // .. ..
784 EMIT_MASKWRITE(0XF8006048, 0x0003F000U ,0x0003C000U),
785 // .. .. reg_phy_rd_cmd_to_data = 0x0
786 // .. .. ==> 0XF8006050[3:0] = 0x00000000U
787 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
788 // .. .. reg_phy_wr_cmd_to_data = 0x0
789 // .. .. ==> 0XF8006050[7:4] = 0x00000000U
790 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
791 // .. .. reg_phy_rdc_we_to_re_delay = 0x8
792 // .. .. ==> 0XF8006050[11:8] = 0x00000008U
793 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
794 // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
795 // .. .. ==> 0XF8006050[15:15] = 0x00000000U
796 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
797 // .. .. reg_phy_use_fixed_re = 0x1
798 // .. .. ==> 0XF8006050[16:16] = 0x00000001U
799 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
800 // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
801 // .. .. ==> 0XF8006050[17:17] = 0x00000000U
802 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
803 // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
804 // .. .. ==> 0XF8006050[18:18] = 0x00000000U
805 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
806 // .. .. reg_phy_clk_stall_level = 0x0
807 // .. .. ==> 0XF8006050[19:19] = 0x00000000U
808 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
809 // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
810 // .. .. ==> 0XF8006050[27:24] = 0x00000007U
811 // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
812 // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
813 // .. .. ==> 0XF8006050[31:28] = 0x00000007U
814 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
815 // .. ..
816 EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
817 // .. .. reg_ddrc_dis_dll_calib = 0x0
818 // .. .. ==> 0XF8006058[16:16] = 0x00000000U
819 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
820 // .. ..
821 EMIT_MASKWRITE(0XF8006058, 0x00010000U ,0x00000000U),
822 // .. .. reg_ddrc_rd_odt_delay = 0x3
823 // .. .. ==> 0XF800605C[3:0] = 0x00000003U
824 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
825 // .. .. reg_ddrc_wr_odt_delay = 0x0
826 // .. .. ==> 0XF800605C[7:4] = 0x00000000U
827 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
828 // .. .. reg_ddrc_rd_odt_hold = 0x0
829 // .. .. ==> 0XF800605C[11:8] = 0x00000000U
830 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
831 // .. .. reg_ddrc_wr_odt_hold = 0x5
832 // .. .. ==> 0XF800605C[15:12] = 0x00000005U
833 // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
834 // .. ..
835 EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
836 // .. .. reg_ddrc_pageclose = 0x0
837 // .. .. ==> 0XF8006060[0:0] = 0x00000000U
838 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
839 // .. .. reg_ddrc_lpr_num_entries = 0x1f
840 // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
841 // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
842 // .. .. reg_ddrc_auto_pre_en = 0x0
843 // .. .. ==> 0XF8006060[7:7] = 0x00000000U
844 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
845 // .. .. reg_ddrc_refresh_update_level = 0x0
846 // .. .. ==> 0XF8006060[8:8] = 0x00000000U
847 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
848 // .. .. reg_ddrc_dis_wc = 0x0
849 // .. .. ==> 0XF8006060[9:9] = 0x00000000U
850 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
851 // .. .. reg_ddrc_dis_collision_page_opt = 0x0
852 // .. .. ==> 0XF8006060[10:10] = 0x00000000U
853 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
854 // .. .. reg_ddrc_selfref_en = 0x0
855 // .. .. ==> 0XF8006060[12:12] = 0x00000000U
856 // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
857 // .. ..
858 EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
859 // .. .. reg_ddrc_go2critical_hysteresis = 0x0
860 // .. .. ==> 0XF8006064[12:5] = 0x00000000U
861 // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
862 // .. .. reg_arb_go2critical_en = 0x1
863 // .. .. ==> 0XF8006064[17:17] = 0x00000001U
864 // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
865 // .. ..
866 EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
867 // .. .. reg_ddrc_wrlvl_ww = 0x41
868 // .. .. ==> 0XF8006068[7:0] = 0x00000041U
869 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
870 // .. .. reg_ddrc_rdlvl_rr = 0x41
871 // .. .. ==> 0XF8006068[15:8] = 0x00000041U
872 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
873 // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
874 // .. .. ==> 0XF8006068[25:16] = 0x00000028U
875 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
876 // .. ..
877 EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
878 // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
879 // .. .. ==> 0XF800606C[7:0] = 0x00000010U
880 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
881 // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
882 // .. .. ==> 0XF800606C[15:8] = 0x00000016U
883 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
884 // .. ..
885 EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
886 // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
887 // .. .. ==> 0XF8006078[3:0] = 0x00000001U
888 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000001U
889 // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
890 // .. .. ==> 0XF8006078[7:4] = 0x00000001U
891 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000010U
892 // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
893 // .. .. ==> 0XF8006078[11:8] = 0x00000001U
894 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000100U
895 // .. .. reg_ddrc_t_cksre = 0x6
896 // .. .. ==> 0XF8006078[15:12] = 0x00000006U
897 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
898 // .. .. reg_ddrc_t_cksrx = 0x6
899 // .. .. ==> 0XF8006078[19:16] = 0x00000006U
900 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
901 // .. .. reg_ddrc_t_ckesr = 0x4
902 // .. .. ==> 0XF8006078[25:20] = 0x00000004U
903 // .. .. ==> MASK : 0x03F00000U VAL : 0x00400000U
904 // .. ..
905 EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
906 // .. .. reg_ddrc_t_ckpde = 0x2
907 // .. .. ==> 0XF800607C[3:0] = 0x00000002U
908 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000002U
909 // .. .. reg_ddrc_t_ckpdx = 0x2
910 // .. .. ==> 0XF800607C[7:4] = 0x00000002U
911 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
912 // .. .. reg_ddrc_t_ckdpde = 0x2
913 // .. .. ==> 0XF800607C[11:8] = 0x00000002U
914 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
915 // .. .. reg_ddrc_t_ckdpdx = 0x2
916 // .. .. ==> 0XF800607C[15:12] = 0x00000002U
917 // .. .. ==> MASK : 0x0000F000U VAL : 0x00002000U
918 // .. .. reg_ddrc_t_ckcsx = 0x3
919 // .. .. ==> 0XF800607C[19:16] = 0x00000003U
920 // .. .. ==> MASK : 0x000F0000U VAL : 0x00030000U
921 // .. ..
922 EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
923 // .. .. reg_ddrc_dis_auto_zq = 0x0
924 // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
925 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
926 // .. .. reg_ddrc_ddr3 = 0x1
927 // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
928 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
929 // .. .. reg_ddrc_t_mod = 0x200
930 // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
931 // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
932 // .. .. reg_ddrc_t_zq_long_nop = 0x200
933 // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
934 // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
935 // .. .. reg_ddrc_t_zq_short_nop = 0x40
936 // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
937 // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
938 // .. ..
939 EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
940 // .. .. t_zq_short_interval_x1024 = 0xcb73
941 // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
942 // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
943 // .. .. dram_rstn_x1024 = 0x69
944 // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
945 // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
946 // .. ..
947 EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
948 // .. .. deeppowerdown_en = 0x0
949 // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
950 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
951 // .. .. deeppowerdown_to_x1024 = 0xff
952 // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
953 // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
954 // .. ..
955 EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
956 // .. .. dfi_wrlvl_max_x1024 = 0xfff
957 // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
958 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
959 // .. .. dfi_rdlvl_max_x1024 = 0xfff
960 // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
961 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
962 // .. .. ddrc_reg_twrlvl_max_error = 0x0
963 // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
964 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
965 // .. .. ddrc_reg_trdlvl_max_error = 0x0
966 // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
967 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
968 // .. .. reg_ddrc_dfi_wr_level_en = 0x1
969 // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
970 // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
971 // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
972 // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
973 // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
974 // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
975 // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
976 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
977 // .. ..
978 EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
979 // .. .. reg_ddrc_skip_ocd = 0x1
980 // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
981 // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
982 // .. ..
983 EMIT_MASKWRITE(0XF80060B4, 0x00000200U ,0x00000200U),
984 // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
985 // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
986 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
987 // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
988 // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
989 // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
990 // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
991 // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
992 // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
993 // .. ..
994 EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
995 // .. .. START: RESET ECC ERROR
996 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
997 // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
998 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
999 // .. .. Clear_Correctable_DRAM_ECC_error = 1
1000 // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
1001 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
1002 // .. ..
1003 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
1004 // .. .. FINISH: RESET ECC ERROR
1005 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
1006 // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
1007 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1008 // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
1009 // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
1010 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1011 // .. ..
1012 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
1013 // .. .. CORR_ECC_LOG_VALID = 0x0
1014 // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
1015 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1016 // .. .. ECC_CORRECTED_BIT_NUM = 0x0
1017 // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
1018 // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
1019 // .. ..
1020 EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
1021 // .. .. UNCORR_ECC_LOG_VALID = 0x0
1022 // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
1023 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1024 // .. ..
1025 EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
1026 // .. .. STAT_NUM_CORR_ERR = 0x0
1027 // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
1028 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
1029 // .. .. STAT_NUM_UNCORR_ERR = 0x0
1030 // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
1031 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
1032 // .. ..
1033 EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
1034 // .. .. reg_ddrc_ecc_mode = 0x0
1035 // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
1036 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
1037 // .. .. reg_ddrc_dis_scrub = 0x1
1038 // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
1039 // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
1040 // .. ..
1041 EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
1042 // .. .. reg_phy_dif_on = 0x0
1043 // .. .. ==> 0XF8006114[3:0] = 0x00000000U
1044 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
1045 // .. .. reg_phy_dif_off = 0x0
1046 // .. .. ==> 0XF8006114[7:4] = 0x00000000U
1047 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
1048 // .. ..
1049 EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
1050 // .. .. reg_phy_data_slice_in_use = 0x1
1051 // .. .. ==> 0XF8006118[0:0] = 0x00000001U
1052 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1053 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1054 // .. .. ==> 0XF8006118[1:1] = 0x00000000U
1055 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1056 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1057 // .. .. ==> 0XF8006118[2:2] = 0x00000000U
1058 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1059 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1060 // .. .. ==> 0XF8006118[3:3] = 0x00000000U
1061 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1062 // .. .. reg_phy_bist_shift_dq = 0x0
1063 // .. .. ==> 0XF8006118[14:6] = 0x00000000U
1064 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1065 // .. .. reg_phy_bist_err_clr = 0x0
1066 // .. .. ==> 0XF8006118[23:15] = 0x00000000U
1067 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1068 // .. .. reg_phy_dq_offset = 0x40
1069 // .. .. ==> 0XF8006118[30:24] = 0x00000040U
1070 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1071 // .. ..
1072 EMIT_MASKWRITE(0XF8006118, 0x7FFFFFCFU ,0x40000001U),
1073 // .. .. reg_phy_data_slice_in_use = 0x1
1074 // .. .. ==> 0XF800611C[0:0] = 0x00000001U
1075 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1076 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1077 // .. .. ==> 0XF800611C[1:1] = 0x00000000U
1078 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1079 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1080 // .. .. ==> 0XF800611C[2:2] = 0x00000000U
1081 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1082 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1083 // .. .. ==> 0XF800611C[3:3] = 0x00000000U
1084 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1085 // .. .. reg_phy_bist_shift_dq = 0x0
1086 // .. .. ==> 0XF800611C[14:6] = 0x00000000U
1087 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1088 // .. .. reg_phy_bist_err_clr = 0x0
1089 // .. .. ==> 0XF800611C[23:15] = 0x00000000U
1090 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1091 // .. .. reg_phy_dq_offset = 0x40
1092 // .. .. ==> 0XF800611C[30:24] = 0x00000040U
1093 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1094 // .. ..
1095 EMIT_MASKWRITE(0XF800611C, 0x7FFFFFCFU ,0x40000001U),
1096 // .. .. reg_phy_data_slice_in_use = 0x1
1097 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
1098 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1099 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1100 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
1101 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1102 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1103 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
1104 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1105 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1106 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
1107 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1108 // .. .. reg_phy_bist_shift_dq = 0x0
1109 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
1110 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1111 // .. .. reg_phy_bist_err_clr = 0x0
1112 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
1113 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1114 // .. .. reg_phy_dq_offset = 0x40
1115 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
1116 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1117 // .. ..
1118 EMIT_MASKWRITE(0XF8006120, 0x7FFFFFCFU ,0x40000001U),
1119 // .. .. reg_phy_data_slice_in_use = 0x1
1120 // .. .. ==> 0XF8006124[0:0] = 0x00000001U
1121 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1122 // .. .. reg_phy_rdlvl_inc_mode = 0x0
1123 // .. .. ==> 0XF8006124[1:1] = 0x00000000U
1124 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1125 // .. .. reg_phy_gatelvl_inc_mode = 0x0
1126 // .. .. ==> 0XF8006124[2:2] = 0x00000000U
1127 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1128 // .. .. reg_phy_wrlvl_inc_mode = 0x0
1129 // .. .. ==> 0XF8006124[3:3] = 0x00000000U
1130 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1131 // .. .. reg_phy_bist_shift_dq = 0x0
1132 // .. .. ==> 0XF8006124[14:6] = 0x00000000U
1133 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
1134 // .. .. reg_phy_bist_err_clr = 0x0
1135 // .. .. ==> 0XF8006124[23:15] = 0x00000000U
1136 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
1137 // .. .. reg_phy_dq_offset = 0x40
1138 // .. .. ==> 0XF8006124[30:24] = 0x00000040U
1139 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
1140 // .. ..
1141 EMIT_MASKWRITE(0XF8006124, 0x7FFFFFCFU ,0x40000001U),
1142 // .. .. reg_phy_wrlvl_init_ratio = 0x3
1143 // .. .. ==> 0XF800612C[9:0] = 0x00000003U
1144 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
1145 // .. .. reg_phy_gatelvl_init_ratio = 0xcf
1146 // .. .. ==> 0XF800612C[19:10] = 0x000000CFU
1147 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00033C00U
1148 // .. ..
1149 EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x00033C03U),
1150 // .. .. reg_phy_wrlvl_init_ratio = 0x3
1151 // .. .. ==> 0XF8006130[9:0] = 0x00000003U
1152 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
1153 // .. .. reg_phy_gatelvl_init_ratio = 0xd0
1154 // .. .. ==> 0XF8006130[19:10] = 0x000000D0U
1155 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00034000U
1156 // .. ..
1157 EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00034003U),
1158 // .. .. reg_phy_wrlvl_init_ratio = 0x0
1159 // .. .. ==> 0XF8006134[9:0] = 0x00000000U
1160 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
1161 // .. .. reg_phy_gatelvl_init_ratio = 0xbd
1162 // .. .. ==> 0XF8006134[19:10] = 0x000000BDU
1163 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002F400U
1164 // .. ..
1165 EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0002F400U),
1166 // .. .. reg_phy_wrlvl_init_ratio = 0x0
1167 // .. .. ==> 0XF8006138[9:0] = 0x00000000U
1168 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
1169 // .. .. reg_phy_gatelvl_init_ratio = 0xc1
1170 // .. .. ==> 0XF8006138[19:10] = 0x000000C1U
1171 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00030400U
1172 // .. ..
1173 EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x00030400U),
1174 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1175 // .. .. ==> 0XF8006140[9:0] = 0x00000035U
1176 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1177 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1178 // .. .. ==> 0XF8006140[10:10] = 0x00000000U
1179 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1180 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1181 // .. .. ==> 0XF8006140[19:11] = 0x00000000U
1182 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1183 // .. ..
1184 EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
1185 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1186 // .. .. ==> 0XF8006144[9:0] = 0x00000035U
1187 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1188 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1189 // .. .. ==> 0XF8006144[10:10] = 0x00000000U
1190 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1191 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1192 // .. .. ==> 0XF8006144[19:11] = 0x00000000U
1193 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1194 // .. ..
1195 EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
1196 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1197 // .. .. ==> 0XF8006148[9:0] = 0x00000035U
1198 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1199 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1200 // .. .. ==> 0XF8006148[10:10] = 0x00000000U
1201 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1202 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1203 // .. .. ==> 0XF8006148[19:11] = 0x00000000U
1204 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1205 // .. ..
1206 EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
1207 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1208 // .. .. ==> 0XF800614C[9:0] = 0x00000035U
1209 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
1210 // .. .. reg_phy_rd_dqs_slave_force = 0x0
1211 // .. .. ==> 0XF800614C[10:10] = 0x00000000U
1212 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1213 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1214 // .. .. ==> 0XF800614C[19:11] = 0x00000000U
1215 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1216 // .. ..
1217 EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
1218 // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
1219 // .. .. ==> 0XF8006154[9:0] = 0x00000083U
1220 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
1221 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1222 // .. .. ==> 0XF8006154[10:10] = 0x00000000U
1223 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1224 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1225 // .. .. ==> 0XF8006154[19:11] = 0x00000000U
1226 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1227 // .. ..
1228 EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x00000083U),
1229 // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
1230 // .. .. ==> 0XF8006158[9:0] = 0x00000083U
1231 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
1232 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1233 // .. .. ==> 0XF8006158[10:10] = 0x00000000U
1234 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1235 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1236 // .. .. ==> 0XF8006158[19:11] = 0x00000000U
1237 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1238 // .. ..
1239 EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000083U),
1240 // .. .. reg_phy_wr_dqs_slave_ratio = 0x7f
1241 // .. .. ==> 0XF800615C[9:0] = 0x0000007FU
1242 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000007FU
1243 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1244 // .. .. ==> 0XF800615C[10:10] = 0x00000000U
1245 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1246 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1247 // .. .. ==> 0XF800615C[19:11] = 0x00000000U
1248 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1249 // .. ..
1250 EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000007FU),
1251 // .. .. reg_phy_wr_dqs_slave_ratio = 0x78
1252 // .. .. ==> 0XF8006160[9:0] = 0x00000078U
1253 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000078U
1254 // .. .. reg_phy_wr_dqs_slave_force = 0x0
1255 // .. .. ==> 0XF8006160[10:10] = 0x00000000U
1256 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1257 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1258 // .. .. ==> 0XF8006160[19:11] = 0x00000000U
1259 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1260 // .. ..
1261 EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x00000078U),
1262 // .. .. reg_phy_fifo_we_slave_ratio = 0x124
1263 // .. .. ==> 0XF8006168[10:0] = 0x00000124U
1264 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000124U
1265 // .. .. reg_phy_fifo_we_in_force = 0x0
1266 // .. .. ==> 0XF8006168[11:11] = 0x00000000U
1267 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1268 // .. .. reg_phy_fifo_we_in_delay = 0x0
1269 // .. .. ==> 0XF8006168[20:12] = 0x00000000U
1270 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1271 // .. ..
1272 EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000124U),
1273 // .. .. reg_phy_fifo_we_slave_ratio = 0x125
1274 // .. .. ==> 0XF800616C[10:0] = 0x00000125U
1275 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000125U
1276 // .. .. reg_phy_fifo_we_in_force = 0x0
1277 // .. .. ==> 0XF800616C[11:11] = 0x00000000U
1278 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1279 // .. .. reg_phy_fifo_we_in_delay = 0x0
1280 // .. .. ==> 0XF800616C[20:12] = 0x00000000U
1281 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1282 // .. ..
1283 EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x00000125U),
1284 // .. .. reg_phy_fifo_we_slave_ratio = 0x112
1285 // .. .. ==> 0XF8006170[10:0] = 0x00000112U
1286 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000112U
1287 // .. .. reg_phy_fifo_we_in_force = 0x0
1288 // .. .. ==> 0XF8006170[11:11] = 0x00000000U
1289 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1290 // .. .. reg_phy_fifo_we_in_delay = 0x0
1291 // .. .. ==> 0XF8006170[20:12] = 0x00000000U
1292 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1293 // .. ..
1294 EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000112U),
1295 // .. .. reg_phy_fifo_we_slave_ratio = 0x116
1296 // .. .. ==> 0XF8006174[10:0] = 0x00000116U
1297 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000116U
1298 // .. .. reg_phy_fifo_we_in_force = 0x0
1299 // .. .. ==> 0XF8006174[11:11] = 0x00000000U
1300 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
1301 // .. .. reg_phy_fifo_we_in_delay = 0x0
1302 // .. .. ==> 0XF8006174[20:12] = 0x00000000U
1303 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
1304 // .. ..
1305 EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000116U),
1306 // .. .. reg_phy_wr_data_slave_ratio = 0xc3
1307 // .. .. ==> 0XF800617C[9:0] = 0x000000C3U
1308 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
1309 // .. .. reg_phy_wr_data_slave_force = 0x0
1310 // .. .. ==> 0XF800617C[10:10] = 0x00000000U
1311 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1312 // .. .. reg_phy_wr_data_slave_delay = 0x0
1313 // .. .. ==> 0XF800617C[19:11] = 0x00000000U
1314 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1315 // .. ..
1316 EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000C3U),
1317 // .. .. reg_phy_wr_data_slave_ratio = 0xc3
1318 // .. .. ==> 0XF8006180[9:0] = 0x000000C3U
1319 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
1320 // .. .. reg_phy_wr_data_slave_force = 0x0
1321 // .. .. ==> 0XF8006180[10:10] = 0x00000000U
1322 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1323 // .. .. reg_phy_wr_data_slave_delay = 0x0
1324 // .. .. ==> 0XF8006180[19:11] = 0x00000000U
1325 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1326 // .. ..
1327 EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000C3U),
1328 // .. .. reg_phy_wr_data_slave_ratio = 0xbf
1329 // .. .. ==> 0XF8006184[9:0] = 0x000000BFU
1330 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000BFU
1331 // .. .. reg_phy_wr_data_slave_force = 0x0
1332 // .. .. ==> 0XF8006184[10:10] = 0x00000000U
1333 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1334 // .. .. reg_phy_wr_data_slave_delay = 0x0
1335 // .. .. ==> 0XF8006184[19:11] = 0x00000000U
1336 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1337 // .. ..
1338 EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000BFU),
1339 // .. .. reg_phy_wr_data_slave_ratio = 0xb8
1340 // .. .. ==> 0XF8006188[9:0] = 0x000000B8U
1341 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000B8U
1342 // .. .. reg_phy_wr_data_slave_force = 0x0
1343 // .. .. ==> 0XF8006188[10:10] = 0x00000000U
1344 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
1345 // .. .. reg_phy_wr_data_slave_delay = 0x0
1346 // .. .. ==> 0XF8006188[19:11] = 0x00000000U
1347 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
1348 // .. ..
1349 EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000B8U),
1350 // .. .. reg_phy_bl2 = 0x0
1351 // .. .. ==> 0XF8006190[1:1] = 0x00000000U
1352 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1353 // .. .. reg_phy_at_spd_atpg = 0x0
1354 // .. .. ==> 0XF8006190[2:2] = 0x00000000U
1355 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1356 // .. .. reg_phy_bist_enable = 0x0
1357 // .. .. ==> 0XF8006190[3:3] = 0x00000000U
1358 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1359 // .. .. reg_phy_bist_force_err = 0x0
1360 // .. .. ==> 0XF8006190[4:4] = 0x00000000U
1361 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
1362 // .. .. reg_phy_bist_mode = 0x0
1363 // .. .. ==> 0XF8006190[6:5] = 0x00000000U
1364 // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
1365 // .. .. reg_phy_invert_clkout = 0x1
1366 // .. .. ==> 0XF8006190[7:7] = 0x00000001U
1367 // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
1368 // .. .. reg_phy_sel_logic = 0x0
1369 // .. .. ==> 0XF8006190[9:9] = 0x00000000U
1370 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
1371 // .. .. reg_phy_ctrl_slave_ratio = 0x100
1372 // .. .. ==> 0XF8006190[19:10] = 0x00000100U
1373 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
1374 // .. .. reg_phy_ctrl_slave_force = 0x0
1375 // .. .. ==> 0XF8006190[20:20] = 0x00000000U
1376 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
1377 // .. .. reg_phy_ctrl_slave_delay = 0x0
1378 // .. .. ==> 0XF8006190[27:21] = 0x00000000U
1379 // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
1380 // .. .. reg_phy_lpddr = 0x0
1381 // .. .. ==> 0XF8006190[29:29] = 0x00000000U
1382 // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
1383 // .. .. reg_phy_cmd_latency = 0x0
1384 // .. .. ==> 0XF8006190[30:30] = 0x00000000U
1385 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
1386 // .. ..
1387 EMIT_MASKWRITE(0XF8006190, 0x6FFFFEFEU ,0x00040080U),
1388 // .. .. reg_phy_wr_rl_delay = 0x2
1389 // .. .. ==> 0XF8006194[4:0] = 0x00000002U
1390 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
1391 // .. .. reg_phy_rd_rl_delay = 0x4
1392 // .. .. ==> 0XF8006194[9:5] = 0x00000004U
1393 // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
1394 // .. .. reg_phy_dll_lock_diff = 0xf
1395 // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
1396 // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
1397 // .. .. reg_phy_use_wr_level = 0x1
1398 // .. .. ==> 0XF8006194[14:14] = 0x00000001U
1399 // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
1400 // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
1401 // .. .. ==> 0XF8006194[15:15] = 0x00000001U
1402 // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
1403 // .. .. reg_phy_use_rd_data_eye_level = 0x1
1404 // .. .. ==> 0XF8006194[16:16] = 0x00000001U
1405 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
1406 // .. .. reg_phy_dis_calib_rst = 0x0
1407 // .. .. ==> 0XF8006194[17:17] = 0x00000000U
1408 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1409 // .. .. reg_phy_ctrl_slave_delay = 0x0
1410 // .. .. ==> 0XF8006194[19:18] = 0x00000000U
1411 // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
1412 // .. ..
1413 EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
1414 // .. .. reg_arb_page_addr_mask = 0x0
1415 // .. .. ==> 0XF8006204[31:0] = 0x00000000U
1416 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
1417 // .. ..
1418 EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
1419 // .. .. reg_arb_pri_wr_portn = 0x3ff
1420 // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
1421 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1422 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1423 // .. .. ==> 0XF8006208[16:16] = 0x00000000U
1424 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1425 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1426 // .. .. ==> 0XF8006208[17:17] = 0x00000000U
1427 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1428 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1429 // .. .. ==> 0XF8006208[18:18] = 0x00000000U
1430 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1431 // .. ..
1432 EMIT_MASKWRITE(0XF8006208, 0x000703FFU ,0x000003FFU),
1433 // .. .. reg_arb_pri_wr_portn = 0x3ff
1434 // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
1435 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1436 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1437 // .. .. ==> 0XF800620C[16:16] = 0x00000000U
1438 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1439 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1440 // .. .. ==> 0XF800620C[17:17] = 0x00000000U
1441 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1442 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1443 // .. .. ==> 0XF800620C[18:18] = 0x00000000U
1444 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1445 // .. ..
1446 EMIT_MASKWRITE(0XF800620C, 0x000703FFU ,0x000003FFU),
1447 // .. .. reg_arb_pri_wr_portn = 0x3ff
1448 // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
1449 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1450 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1451 // .. .. ==> 0XF8006210[16:16] = 0x00000000U
1452 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1453 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1454 // .. .. ==> 0XF8006210[17:17] = 0x00000000U
1455 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1456 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1457 // .. .. ==> 0XF8006210[18:18] = 0x00000000U
1458 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1459 // .. ..
1460 EMIT_MASKWRITE(0XF8006210, 0x000703FFU ,0x000003FFU),
1461 // .. .. reg_arb_pri_wr_portn = 0x3ff
1462 // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
1463 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1464 // .. .. reg_arb_disable_aging_wr_portn = 0x0
1465 // .. .. ==> 0XF8006214[16:16] = 0x00000000U
1466 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1467 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1468 // .. .. ==> 0XF8006214[17:17] = 0x00000000U
1469 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1470 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1471 // .. .. ==> 0XF8006214[18:18] = 0x00000000U
1472 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1473 // .. ..
1474 EMIT_MASKWRITE(0XF8006214, 0x000703FFU ,0x000003FFU),
1475 // .. .. reg_arb_pri_rd_portn = 0x3ff
1476 // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
1477 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1478 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1479 // .. .. ==> 0XF8006218[16:16] = 0x00000000U
1480 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1481 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1482 // .. .. ==> 0XF8006218[17:17] = 0x00000000U
1483 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1484 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1485 // .. .. ==> 0XF8006218[18:18] = 0x00000000U
1486 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1487 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1488 // .. .. ==> 0XF8006218[19:19] = 0x00000000U
1489 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1490 // .. ..
1491 EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
1492 // .. .. reg_arb_pri_rd_portn = 0x3ff
1493 // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
1494 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1495 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1496 // .. .. ==> 0XF800621C[16:16] = 0x00000000U
1497 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1498 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1499 // .. .. ==> 0XF800621C[17:17] = 0x00000000U
1500 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1501 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1502 // .. .. ==> 0XF800621C[18:18] = 0x00000000U
1503 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1504 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1505 // .. .. ==> 0XF800621C[19:19] = 0x00000000U
1506 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1507 // .. ..
1508 EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
1509 // .. .. reg_arb_pri_rd_portn = 0x3ff
1510 // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
1511 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1512 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1513 // .. .. ==> 0XF8006220[16:16] = 0x00000000U
1514 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1515 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1516 // .. .. ==> 0XF8006220[17:17] = 0x00000000U
1517 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1518 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1519 // .. .. ==> 0XF8006220[18:18] = 0x00000000U
1520 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1521 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1522 // .. .. ==> 0XF8006220[19:19] = 0x00000000U
1523 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1524 // .. ..
1525 EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
1526 // .. .. reg_arb_pri_rd_portn = 0x3ff
1527 // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
1528 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
1529 // .. .. reg_arb_disable_aging_rd_portn = 0x0
1530 // .. .. ==> 0XF8006224[16:16] = 0x00000000U
1531 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1532 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1533 // .. .. ==> 0XF8006224[17:17] = 0x00000000U
1534 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
1535 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1536 // .. .. ==> 0XF8006224[18:18] = 0x00000000U
1537 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
1538 // .. .. reg_arb_set_hpr_rd_portn = 0x0
1539 // .. .. ==> 0XF8006224[19:19] = 0x00000000U
1540 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
1541 // .. ..
1542 EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
1543 // .. .. reg_ddrc_lpddr2 = 0x0
1544 // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
1545 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1546 // .. .. reg_ddrc_derate_enable = 0x0
1547 // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
1548 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1549 // .. .. reg_ddrc_mr4_margin = 0x0
1550 // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
1551 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
1552 // .. ..
1553 EMIT_MASKWRITE(0XF80062A8, 0x00000FF5U ,0x00000000U),
1554 // .. .. reg_ddrc_mr4_read_interval = 0x0
1555 // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
1556 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
1557 // .. ..
1558 EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
1559 // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
1560 // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
1561 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
1562 // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
1563 // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
1564 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
1565 // .. .. reg_ddrc_t_mrw = 0x5
1566 // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
1567 // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
1568 // .. ..
1569 EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
1570 // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
1571 // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
1572 // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
1573 // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
1574 // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
1575 // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
1576 // .. ..
1577 EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
1578 // .. .. START: POLL ON DCI STATUS
1579 // .. .. DONE = 1
1580 // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
1581 // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
1582 // .. ..
1583 EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
1584 // .. .. FINISH: POLL ON DCI STATUS
1585 // .. .. START: UNLOCK DDR
1586 // .. .. reg_ddrc_soft_rstb = 0x1
1587 // .. .. ==> 0XF8006000[0:0] = 0x00000001U
1588 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1589 // .. .. reg_ddrc_powerdown_en = 0x0
1590 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
1591 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
1592 // .. .. reg_ddrc_data_bus_width = 0x0
1593 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
1594 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
1595 // .. .. reg_ddrc_burst8_refresh = 0x0
1596 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
1597 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
1598 // .. .. reg_ddrc_rdwr_idle_gap = 1
1599 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
1600 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
1601 // .. .. reg_ddrc_dis_rd_bypass = 0x0
1602 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
1603 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
1604 // .. .. reg_ddrc_dis_act_bypass = 0x0
1605 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
1606 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
1607 // .. .. reg_ddrc_dis_auto_refresh = 0x0
1608 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
1609 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
1610 // .. ..
1611 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
1612 // .. .. FINISH: UNLOCK DDR
1613 // .. .. START: CHECK DDR STATUS
1614 // .. .. ddrc_reg_operating_mode = 1
1615 // .. .. ==> 0XF8006054[2:0] = 0x00000001U
1616 // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
1617 // .. ..
1618 EMIT_MASKPOLL(0XF8006054, 0x00000007U),
1619 // .. .. FINISH: CHECK DDR STATUS
1620 // .. FINISH: DDR INITIALIZATION
1621 // FINISH: top
1622 //
1623 EMIT_EXIT(),
1624
1625 //
1626};
1627
1628unsigned long ps7_mio_init_data_3_0[] = {
1629 // START: top
1630 // .. START: SLCR SETTINGS
1631 // .. UNLOCK_KEY = 0XDF0D
1632 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
1633 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
1634 // ..
1635 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
1636 // .. FINISH: SLCR SETTINGS
1637 // .. START: OCM REMAPPING
1638 // .. FINISH: OCM REMAPPING
1639 // .. START: DDRIOB SETTINGS
1640 // .. reserved_INP_POWER = 0x0
1641 // .. ==> 0XF8000B40[0:0] = 0x00000000U
1642 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1643 // .. INP_TYPE = 0x0
1644 // .. ==> 0XF8000B40[2:1] = 0x00000000U
1645 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
1646 // .. DCI_UPDATE_B = 0x0
1647 // .. ==> 0XF8000B40[3:3] = 0x00000000U
1648 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1649 // .. TERM_EN = 0x0
1650 // .. ==> 0XF8000B40[4:4] = 0x00000000U
1651 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
1652 // .. DCI_TYPE = 0x0
1653 // .. ==> 0XF8000B40[6:5] = 0x00000000U
1654 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1655 // .. IBUF_DISABLE_MODE = 0x0
1656 // .. ==> 0XF8000B40[7:7] = 0x00000000U
1657 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1658 // .. TERM_DISABLE_MODE = 0x0
1659 // .. ==> 0XF8000B40[8:8] = 0x00000000U
1660 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1661 // .. OUTPUT_EN = 0x3
1662 // .. ==> 0XF8000B40[10:9] = 0x00000003U
1663 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1664 // .. PULLUP_EN = 0x0
1665 // .. ==> 0XF8000B40[11:11] = 0x00000000U
1666 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1667 // ..
1668 EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
1669 // .. reserved_INP_POWER = 0x0
1670 // .. ==> 0XF8000B44[0:0] = 0x00000000U
1671 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1672 // .. INP_TYPE = 0x0
1673 // .. ==> 0XF8000B44[2:1] = 0x00000000U
1674 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
1675 // .. DCI_UPDATE_B = 0x0
1676 // .. ==> 0XF8000B44[3:3] = 0x00000000U
1677 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1678 // .. TERM_EN = 0x0
1679 // .. ==> 0XF8000B44[4:4] = 0x00000000U
1680 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
1681 // .. DCI_TYPE = 0x0
1682 // .. ==> 0XF8000B44[6:5] = 0x00000000U
1683 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1684 // .. IBUF_DISABLE_MODE = 0x0
1685 // .. ==> 0XF8000B44[7:7] = 0x00000000U
1686 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1687 // .. TERM_DISABLE_MODE = 0x0
1688 // .. ==> 0XF8000B44[8:8] = 0x00000000U
1689 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1690 // .. OUTPUT_EN = 0x3
1691 // .. ==> 0XF8000B44[10:9] = 0x00000003U
1692 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1693 // .. PULLUP_EN = 0x0
1694 // .. ==> 0XF8000B44[11:11] = 0x00000000U
1695 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1696 // ..
1697 EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
1698 // .. reserved_INP_POWER = 0x0
1699 // .. ==> 0XF8000B48[0:0] = 0x00000000U
1700 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1701 // .. INP_TYPE = 0x1
1702 // .. ==> 0XF8000B48[2:1] = 0x00000001U
1703 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
1704 // .. DCI_UPDATE_B = 0x0
1705 // .. ==> 0XF8000B48[3:3] = 0x00000000U
1706 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1707 // .. TERM_EN = 0x1
1708 // .. ==> 0XF8000B48[4:4] = 0x00000001U
1709 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1710 // .. DCI_TYPE = 0x3
1711 // .. ==> 0XF8000B48[6:5] = 0x00000003U
1712 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1713 // .. IBUF_DISABLE_MODE = 0
1714 // .. ==> 0XF8000B48[7:7] = 0x00000000U
1715 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1716 // .. TERM_DISABLE_MODE = 0
1717 // .. ==> 0XF8000B48[8:8] = 0x00000000U
1718 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1719 // .. OUTPUT_EN = 0x3
1720 // .. ==> 0XF8000B48[10:9] = 0x00000003U
1721 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1722 // .. PULLUP_EN = 0x0
1723 // .. ==> 0XF8000B48[11:11] = 0x00000000U
1724 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1725 // ..
1726 EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
1727 // .. reserved_INP_POWER = 0x0
1728 // .. ==> 0XF8000B4C[0:0] = 0x00000000U
1729 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1730 // .. INP_TYPE = 0x1
1731 // .. ==> 0XF8000B4C[2:1] = 0x00000001U
1732 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
1733 // .. DCI_UPDATE_B = 0x0
1734 // .. ==> 0XF8000B4C[3:3] = 0x00000000U
1735 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1736 // .. TERM_EN = 0x1
1737 // .. ==> 0XF8000B4C[4:4] = 0x00000001U
1738 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1739 // .. DCI_TYPE = 0x3
1740 // .. ==> 0XF8000B4C[6:5] = 0x00000003U
1741 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1742 // .. IBUF_DISABLE_MODE = 0
1743 // .. ==> 0XF8000B4C[7:7] = 0x00000000U
1744 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1745 // .. TERM_DISABLE_MODE = 0
1746 // .. ==> 0XF8000B4C[8:8] = 0x00000000U
1747 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1748 // .. OUTPUT_EN = 0x3
1749 // .. ==> 0XF8000B4C[10:9] = 0x00000003U
1750 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1751 // .. PULLUP_EN = 0x0
1752 // .. ==> 0XF8000B4C[11:11] = 0x00000000U
1753 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1754 // ..
1755 EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
1756 // .. reserved_INP_POWER = 0x0
1757 // .. ==> 0XF8000B50[0:0] = 0x00000000U
1758 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1759 // .. INP_TYPE = 0x2
1760 // .. ==> 0XF8000B50[2:1] = 0x00000002U
1761 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
1762 // .. DCI_UPDATE_B = 0x0
1763 // .. ==> 0XF8000B50[3:3] = 0x00000000U
1764 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1765 // .. TERM_EN = 0x1
1766 // .. ==> 0XF8000B50[4:4] = 0x00000001U
1767 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1768 // .. DCI_TYPE = 0x3
1769 // .. ==> 0XF8000B50[6:5] = 0x00000003U
1770 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1771 // .. IBUF_DISABLE_MODE = 0
1772 // .. ==> 0XF8000B50[7:7] = 0x00000000U
1773 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1774 // .. TERM_DISABLE_MODE = 0
1775 // .. ==> 0XF8000B50[8:8] = 0x00000000U
1776 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1777 // .. OUTPUT_EN = 0x3
1778 // .. ==> 0XF8000B50[10:9] = 0x00000003U
1779 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1780 // .. PULLUP_EN = 0x0
1781 // .. ==> 0XF8000B50[11:11] = 0x00000000U
1782 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1783 // ..
1784 EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
1785 // .. reserved_INP_POWER = 0x0
1786 // .. ==> 0XF8000B54[0:0] = 0x00000000U
1787 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1788 // .. INP_TYPE = 0x2
1789 // .. ==> 0XF8000B54[2:1] = 0x00000002U
1790 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
1791 // .. DCI_UPDATE_B = 0x0
1792 // .. ==> 0XF8000B54[3:3] = 0x00000000U
1793 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1794 // .. TERM_EN = 0x1
1795 // .. ==> 0XF8000B54[4:4] = 0x00000001U
1796 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
1797 // .. DCI_TYPE = 0x3
1798 // .. ==> 0XF8000B54[6:5] = 0x00000003U
1799 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
1800 // .. IBUF_DISABLE_MODE = 0
1801 // .. ==> 0XF8000B54[7:7] = 0x00000000U
1802 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1803 // .. TERM_DISABLE_MODE = 0
1804 // .. ==> 0XF8000B54[8:8] = 0x00000000U
1805 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1806 // .. OUTPUT_EN = 0x3
1807 // .. ==> 0XF8000B54[10:9] = 0x00000003U
1808 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1809 // .. PULLUP_EN = 0x0
1810 // .. ==> 0XF8000B54[11:11] = 0x00000000U
1811 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1812 // ..
1813 EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
1814 // .. reserved_INP_POWER = 0x0
1815 // .. ==> 0XF8000B58[0:0] = 0x00000000U
1816 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
1817 // .. INP_TYPE = 0x0
1818 // .. ==> 0XF8000B58[2:1] = 0x00000000U
1819 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
1820 // .. DCI_UPDATE_B = 0x0
1821 // .. ==> 0XF8000B58[3:3] = 0x00000000U
1822 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
1823 // .. TERM_EN = 0x0
1824 // .. ==> 0XF8000B58[4:4] = 0x00000000U
1825 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
1826 // .. DCI_TYPE = 0x0
1827 // .. ==> 0XF8000B58[6:5] = 0x00000000U
1828 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1829 // .. IBUF_DISABLE_MODE = 0x0
1830 // .. ==> 0XF8000B58[7:7] = 0x00000000U
1831 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
1832 // .. TERM_DISABLE_MODE = 0x0
1833 // .. ==> 0XF8000B58[8:8] = 0x00000000U
1834 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
1835 // .. OUTPUT_EN = 0x3
1836 // .. ==> 0XF8000B58[10:9] = 0x00000003U
1837 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
1838 // .. PULLUP_EN = 0x0
1839 // .. ==> 0XF8000B58[11:11] = 0x00000000U
1840 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
1841 // ..
1842 EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
1843 // .. reserved_DRIVE_P = 0x1c
1844 // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
1845 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1846 // .. reserved_DRIVE_N = 0xc
1847 // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
1848 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1849 // .. reserved_SLEW_P = 0x3
1850 // .. ==> 0XF8000B5C[18:14] = 0x00000003U
1851 // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
1852 // .. reserved_SLEW_N = 0x3
1853 // .. ==> 0XF8000B5C[23:19] = 0x00000003U
1854 // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
1855 // .. reserved_GTL = 0x0
1856 // .. ==> 0XF8000B5C[26:24] = 0x00000000U
1857 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1858 // .. reserved_RTERM = 0x0
1859 // .. ==> 0XF8000B5C[31:27] = 0x00000000U
1860 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1861 // ..
1862 EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
1863 // .. reserved_DRIVE_P = 0x1c
1864 // .. ==> 0XF8000B60[6:0] = 0x0000001CU
1865 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1866 // .. reserved_DRIVE_N = 0xc
1867 // .. ==> 0XF8000B60[13:7] = 0x0000000CU
1868 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1869 // .. reserved_SLEW_P = 0x6
1870 // .. ==> 0XF8000B60[18:14] = 0x00000006U
1871 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
1872 // .. reserved_SLEW_N = 0x1f
1873 // .. ==> 0XF8000B60[23:19] = 0x0000001FU
1874 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
1875 // .. reserved_GTL = 0x0
1876 // .. ==> 0XF8000B60[26:24] = 0x00000000U
1877 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1878 // .. reserved_RTERM = 0x0
1879 // .. ==> 0XF8000B60[31:27] = 0x00000000U
1880 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1881 // ..
1882 EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
1883 // .. reserved_DRIVE_P = 0x1c
1884 // .. ==> 0XF8000B64[6:0] = 0x0000001CU
1885 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1886 // .. reserved_DRIVE_N = 0xc
1887 // .. ==> 0XF8000B64[13:7] = 0x0000000CU
1888 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1889 // .. reserved_SLEW_P = 0x6
1890 // .. ==> 0XF8000B64[18:14] = 0x00000006U
1891 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
1892 // .. reserved_SLEW_N = 0x1f
1893 // .. ==> 0XF8000B64[23:19] = 0x0000001FU
1894 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
1895 // .. reserved_GTL = 0x0
1896 // .. ==> 0XF8000B64[26:24] = 0x00000000U
1897 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1898 // .. reserved_RTERM = 0x0
1899 // .. ==> 0XF8000B64[31:27] = 0x00000000U
1900 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1901 // ..
1902 EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
1903 // .. reserved_DRIVE_P = 0x1c
1904 // .. ==> 0XF8000B68[6:0] = 0x0000001CU
1905 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
1906 // .. reserved_DRIVE_N = 0xc
1907 // .. ==> 0XF8000B68[13:7] = 0x0000000CU
1908 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
1909 // .. reserved_SLEW_P = 0x6
1910 // .. ==> 0XF8000B68[18:14] = 0x00000006U
1911 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
1912 // .. reserved_SLEW_N = 0x1f
1913 // .. ==> 0XF8000B68[23:19] = 0x0000001FU
1914 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
1915 // .. reserved_GTL = 0x0
1916 // .. ==> 0XF8000B68[26:24] = 0x00000000U
1917 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
1918 // .. reserved_RTERM = 0x0
1919 // .. ==> 0XF8000B68[31:27] = 0x00000000U
1920 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
1921 // ..
1922 EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
1923 // .. VREF_INT_EN = 0x1
1924 // .. ==> 0XF8000B6C[0:0] = 0x00000001U
1925 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
1926 // .. VREF_SEL = 0x4
1927 // .. ==> 0XF8000B6C[4:1] = 0x00000004U
1928 // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
1929 // .. VREF_EXT_EN = 0x0
1930 // .. ==> 0XF8000B6C[6:5] = 0x00000000U
1931 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
1932 // .. reserved_VREF_PULLUP_EN = 0x0
1933 // .. ==> 0XF8000B6C[8:7] = 0x00000000U
1934 // .. ==> MASK : 0x00000180U VAL : 0x00000000U
1935 // .. REFIO_EN = 0x1
1936 // .. ==> 0XF8000B6C[9:9] = 0x00000001U
1937 // .. ==> MASK : 0x00000200U VAL : 0x00000200U
1938 // .. reserved_REFIO_TEST = 0x3
1939 // .. ==> 0XF8000B6C[11:10] = 0x00000003U
1940 // .. ==> MASK : 0x00000C00U VAL : 0x00000C00U
1941 // .. reserved_REFIO_PULLUP_EN = 0x0
1942 // .. ==> 0XF8000B6C[12:12] = 0x00000000U
1943 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
1944 // .. reserved_DRST_B_PULLUP_EN = 0x0
1945 // .. ==> 0XF8000B6C[13:13] = 0x00000000U
1946 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
1947 // .. reserved_CKE_PULLUP_EN = 0x0
1948 // .. ==> 0XF8000B6C[14:14] = 0x00000000U
1949 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
1950 // ..
1951 EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
1952 // .. .. START: ASSERT RESET
1953 // .. .. RESET = 1
1954 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
1955 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1956 // .. ..
1957 EMIT_MASKWRITE(0XF8000B70, 0x00000001U ,0x00000001U),
1958 // .. .. FINISH: ASSERT RESET
1959 // .. .. START: DEASSERT RESET
1960 // .. .. RESET = 0
1961 // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
1962 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
1963 // .. .. reserved_VRN_OUT = 0x1
1964 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
1965 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
1966 // .. ..
1967 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
1968 // .. .. FINISH: DEASSERT RESET
1969 // .. .. RESET = 0x1
1970 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
1971 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
1972 // .. .. ENABLE = 0x1
1973 // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
1974 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
1975 // .. .. reserved_VRP_TRI = 0x0
1976 // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
1977 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
1978 // .. .. reserved_VRN_TRI = 0x0
1979 // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
1980 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
1981 // .. .. reserved_VRP_OUT = 0x0
1982 // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
1983 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
1984 // .. .. reserved_VRN_OUT = 0x1
1985 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
1986 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
1987 // .. .. NREF_OPT1 = 0x0
1988 // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
1989 // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
1990 // .. .. NREF_OPT2 = 0x0
1991 // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
1992 // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
1993 // .. .. NREF_OPT4 = 0x1
1994 // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
1995 // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
1996 // .. .. PREF_OPT1 = 0x0
1997 // .. .. ==> 0XF8000B70[15:14] = 0x00000000U
1998 // .. .. ==> MASK : 0x0000C000U VAL : 0x00000000U
1999 // .. .. PREF_OPT2 = 0x0
2000 // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
2001 // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
2002 // .. .. UPDATE_CONTROL = 0x0
2003 // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
2004 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
2005 // .. .. reserved_INIT_COMPLETE = 0x0
2006 // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
2007 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
2008 // .. .. reserved_TST_CLK = 0x0
2009 // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
2010 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
2011 // .. .. reserved_TST_HLN = 0x0
2012 // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
2013 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
2014 // .. .. reserved_TST_HLP = 0x0
2015 // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
2016 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
2017 // .. .. reserved_TST_RST = 0x0
2018 // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
2019 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
2020 // .. .. reserved_INT_DCI_EN = 0x0
2021 // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
2022 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
2023 // .. ..
2024 EMIT_MASKWRITE(0XF8000B70, 0x07FEFFFFU ,0x00000823U),
2025 // .. FINISH: DDRIOB SETTINGS
2026 // .. START: MIO PROGRAMMING
2027 // .. TRI_ENABLE = 0
2028 // .. ==> 0XF8000700[0:0] = 0x00000000U
2029 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2030 // .. L0_SEL = 0
2031 // .. ==> 0XF8000700[1:1] = 0x00000000U
2032 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2033 // .. L1_SEL = 0
2034 // .. ==> 0XF8000700[2:2] = 0x00000000U
2035 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2036 // .. L2_SEL = 0
2037 // .. ==> 0XF8000700[4:3] = 0x00000000U
2038 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2039 // .. L3_SEL = 0
2040 // .. ==> 0XF8000700[7:5] = 0x00000000U
2041 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2042 // .. Speed = 0
2043 // .. ==> 0XF8000700[8:8] = 0x00000000U
2044 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2045 // .. IO_Type = 3
2046 // .. ==> 0XF8000700[11:9] = 0x00000003U
2047 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2048 // .. PULLUP = 0
2049 // .. ==> 0XF8000700[12:12] = 0x00000000U
2050 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2051 // .. DisableRcvr = 0
2052 // .. ==> 0XF8000700[13:13] = 0x00000000U
2053 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2054 // ..
2055 EMIT_MASKWRITE(0XF8000700, 0x00003FFFU ,0x00000600U),
2056 // .. TRI_ENABLE = 0
2057 // .. ==> 0XF8000704[0:0] = 0x00000000U
2058 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2059 // .. L0_SEL = 1
2060 // .. ==> 0XF8000704[1:1] = 0x00000001U
2061 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2062 // .. L1_SEL = 0
2063 // .. ==> 0XF8000704[2:2] = 0x00000000U
2064 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2065 // .. L2_SEL = 0
2066 // .. ==> 0XF8000704[4:3] = 0x00000000U
2067 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2068 // .. L3_SEL = 0
2069 // .. ==> 0XF8000704[7:5] = 0x00000000U
2070 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2071 // .. Speed = 1
2072 // .. ==> 0XF8000704[8:8] = 0x00000001U
2073 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2074 // .. IO_Type = 3
2075 // .. ==> 0XF8000704[11:9] = 0x00000003U
2076 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2077 // .. PULLUP = 0
2078 // .. ==> 0XF8000704[12:12] = 0x00000000U
2079 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2080 // .. DisableRcvr = 0
2081 // .. ==> 0XF8000704[13:13] = 0x00000000U
2082 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2083 // ..
2084 EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00000702U),
2085 // .. TRI_ENABLE = 0
2086 // .. ==> 0XF8000708[0:0] = 0x00000000U
2087 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2088 // .. L0_SEL = 1
2089 // .. ==> 0XF8000708[1:1] = 0x00000001U
2090 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2091 // .. L1_SEL = 0
2092 // .. ==> 0XF8000708[2:2] = 0x00000000U
2093 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2094 // .. L2_SEL = 0
2095 // .. ==> 0XF8000708[4:3] = 0x00000000U
2096 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2097 // .. L3_SEL = 0
2098 // .. ==> 0XF8000708[7:5] = 0x00000000U
2099 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2100 // .. Speed = 1
2101 // .. ==> 0XF8000708[8:8] = 0x00000001U
2102 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2103 // .. IO_Type = 3
2104 // .. ==> 0XF8000708[11:9] = 0x00000003U
2105 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2106 // .. PULLUP = 0
2107 // .. ==> 0XF8000708[12:12] = 0x00000000U
2108 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2109 // .. DisableRcvr = 0
2110 // .. ==> 0XF8000708[13:13] = 0x00000000U
2111 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2112 // ..
2113 EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000702U),
2114 // .. TRI_ENABLE = 0
2115 // .. ==> 0XF800070C[0:0] = 0x00000000U
2116 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2117 // .. L0_SEL = 1
2118 // .. ==> 0XF800070C[1:1] = 0x00000001U
2119 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2120 // .. L1_SEL = 0
2121 // .. ==> 0XF800070C[2:2] = 0x00000000U
2122 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2123 // .. L2_SEL = 0
2124 // .. ==> 0XF800070C[4:3] = 0x00000000U
2125 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2126 // .. L3_SEL = 0
2127 // .. ==> 0XF800070C[7:5] = 0x00000000U
2128 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2129 // .. Speed = 1
2130 // .. ==> 0XF800070C[8:8] = 0x00000001U
2131 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2132 // .. IO_Type = 3
2133 // .. ==> 0XF800070C[11:9] = 0x00000003U
2134 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2135 // .. PULLUP = 0
2136 // .. ==> 0XF800070C[12:12] = 0x00000000U
2137 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2138 // .. DisableRcvr = 0
2139 // .. ==> 0XF800070C[13:13] = 0x00000000U
2140 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2141 // ..
2142 EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000702U),
2143 // .. TRI_ENABLE = 0
2144 // .. ==> 0XF8000710[0:0] = 0x00000000U
2145 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2146 // .. L0_SEL = 1
2147 // .. ==> 0XF8000710[1:1] = 0x00000001U
2148 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2149 // .. L1_SEL = 0
2150 // .. ==> 0XF8000710[2:2] = 0x00000000U
2151 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2152 // .. L2_SEL = 0
2153 // .. ==> 0XF8000710[4:3] = 0x00000000U
2154 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2155 // .. L3_SEL = 0
2156 // .. ==> 0XF8000710[7:5] = 0x00000000U
2157 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2158 // .. Speed = 1
2159 // .. ==> 0XF8000710[8:8] = 0x00000001U
2160 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2161 // .. IO_Type = 3
2162 // .. ==> 0XF8000710[11:9] = 0x00000003U
2163 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2164 // .. PULLUP = 0
2165 // .. ==> 0XF8000710[12:12] = 0x00000000U
2166 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2167 // .. DisableRcvr = 0
2168 // .. ==> 0XF8000710[13:13] = 0x00000000U
2169 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2170 // ..
2171 EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000702U),
2172 // .. TRI_ENABLE = 0
2173 // .. ==> 0XF8000714[0:0] = 0x00000000U
2174 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2175 // .. L0_SEL = 1
2176 // .. ==> 0XF8000714[1:1] = 0x00000001U
2177 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2178 // .. L1_SEL = 0
2179 // .. ==> 0XF8000714[2:2] = 0x00000000U
2180 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2181 // .. L2_SEL = 0
2182 // .. ==> 0XF8000714[4:3] = 0x00000000U
2183 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2184 // .. L3_SEL = 0
2185 // .. ==> 0XF8000714[7:5] = 0x00000000U
2186 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2187 // .. Speed = 1
2188 // .. ==> 0XF8000714[8:8] = 0x00000001U
2189 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2190 // .. IO_Type = 3
2191 // .. ==> 0XF8000714[11:9] = 0x00000003U
2192 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2193 // .. PULLUP = 0
2194 // .. ==> 0XF8000714[12:12] = 0x00000000U
2195 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2196 // .. DisableRcvr = 0
2197 // .. ==> 0XF8000714[13:13] = 0x00000000U
2198 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2199 // ..
2200 EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000702U),
2201 // .. TRI_ENABLE = 0
2202 // .. ==> 0XF8000718[0:0] = 0x00000000U
2203 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2204 // .. L0_SEL = 1
2205 // .. ==> 0XF8000718[1:1] = 0x00000001U
2206 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2207 // .. L1_SEL = 0
2208 // .. ==> 0XF8000718[2:2] = 0x00000000U
2209 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2210 // .. L2_SEL = 0
2211 // .. ==> 0XF8000718[4:3] = 0x00000000U
2212 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2213 // .. L3_SEL = 0
2214 // .. ==> 0XF8000718[7:5] = 0x00000000U
2215 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2216 // .. Speed = 1
2217 // .. ==> 0XF8000718[8:8] = 0x00000001U
2218 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2219 // .. IO_Type = 3
2220 // .. ==> 0XF8000718[11:9] = 0x00000003U
2221 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2222 // .. PULLUP = 0
2223 // .. ==> 0XF8000718[12:12] = 0x00000000U
2224 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2225 // .. DisableRcvr = 0
2226 // .. ==> 0XF8000718[13:13] = 0x00000000U
2227 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2228 // ..
2229 EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000702U),
2230 // .. TRI_ENABLE = 0
2231 // .. ==> 0XF800071C[0:0] = 0x00000000U
2232 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2233 // .. L0_SEL = 0
2234 // .. ==> 0XF800071C[1:1] = 0x00000000U
2235 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2236 // .. L1_SEL = 0
2237 // .. ==> 0XF800071C[2:2] = 0x00000000U
2238 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2239 // .. L2_SEL = 0
2240 // .. ==> 0XF800071C[4:3] = 0x00000000U
2241 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2242 // .. L3_SEL = 0
2243 // .. ==> 0XF800071C[7:5] = 0x00000000U
2244 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2245 // .. Speed = 0
2246 // .. ==> 0XF800071C[8:8] = 0x00000000U
2247 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2248 // .. IO_Type = 3
2249 // .. ==> 0XF800071C[11:9] = 0x00000003U
2250 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2251 // .. PULLUP = 0
2252 // .. ==> 0XF800071C[12:12] = 0x00000000U
2253 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2254 // .. DisableRcvr = 0
2255 // .. ==> 0XF800071C[13:13] = 0x00000000U
2256 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2257 // ..
2258 EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000600U),
2259 // .. TRI_ENABLE = 0
2260 // .. ==> 0XF8000720[0:0] = 0x00000000U
2261 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2262 // .. L0_SEL = 0
2263 // .. ==> 0XF8000720[1:1] = 0x00000000U
2264 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2265 // .. L1_SEL = 0
2266 // .. ==> 0XF8000720[2:2] = 0x00000000U
2267 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2268 // .. L2_SEL = 0
2269 // .. ==> 0XF8000720[4:3] = 0x00000000U
2270 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2271 // .. L3_SEL = 0
2272 // .. ==> 0XF8000720[7:5] = 0x00000000U
2273 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2274 // .. Speed = 1
2275 // .. ==> 0XF8000720[8:8] = 0x00000001U
2276 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2277 // .. IO_Type = 3
2278 // .. ==> 0XF8000720[11:9] = 0x00000003U
2279 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2280 // .. PULLUP = 0
2281 // .. ==> 0XF8000720[12:12] = 0x00000000U
2282 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2283 // .. DisableRcvr = 0
2284 // .. ==> 0XF8000720[13:13] = 0x00000000U
2285 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2286 // ..
2287 EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000700U),
2288 // .. TRI_ENABLE = 0
2289 // .. ==> 0XF8000724[0:0] = 0x00000000U
2290 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2291 // .. L0_SEL = 0
2292 // .. ==> 0XF8000724[1:1] = 0x00000000U
2293 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2294 // .. L1_SEL = 0
2295 // .. ==> 0XF8000724[2:2] = 0x00000000U
2296 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2297 // .. L2_SEL = 0
2298 // .. ==> 0XF8000724[4:3] = 0x00000000U
2299 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2300 // .. L3_SEL = 0
2301 // .. ==> 0XF8000724[7:5] = 0x00000000U
2302 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2303 // .. Speed = 0
2304 // .. ==> 0XF8000724[8:8] = 0x00000000U
2305 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2306 // .. IO_Type = 3
2307 // .. ==> 0XF8000724[11:9] = 0x00000003U
2308 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2309 // .. PULLUP = 0
2310 // .. ==> 0XF8000724[12:12] = 0x00000000U
2311 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2312 // .. DisableRcvr = 0
2313 // .. ==> 0XF8000724[13:13] = 0x00000000U
2314 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2315 // ..
2316 EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00000600U),
2317 // .. TRI_ENABLE = 0
2318 // .. ==> 0XF8000728[0:0] = 0x00000000U
2319 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2320 // .. L0_SEL = 0
2321 // .. ==> 0XF8000728[1:1] = 0x00000000U
2322 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2323 // .. L1_SEL = 0
2324 // .. ==> 0XF8000728[2:2] = 0x00000000U
2325 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2326 // .. L2_SEL = 0
2327 // .. ==> 0XF8000728[4:3] = 0x00000000U
2328 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2329 // .. L3_SEL = 0
2330 // .. ==> 0XF8000728[7:5] = 0x00000000U
2331 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2332 // .. Speed = 0
2333 // .. ==> 0XF8000728[8:8] = 0x00000000U
2334 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2335 // .. IO_Type = 3
2336 // .. ==> 0XF8000728[11:9] = 0x00000003U
2337 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2338 // .. PULLUP = 0
2339 // .. ==> 0XF8000728[12:12] = 0x00000000U
2340 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2341 // .. DisableRcvr = 0
2342 // .. ==> 0XF8000728[13:13] = 0x00000000U
2343 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2344 // ..
2345 EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00000600U),
2346 // .. TRI_ENABLE = 0
2347 // .. ==> 0XF800072C[0:0] = 0x00000000U
2348 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2349 // .. L0_SEL = 0
2350 // .. ==> 0XF800072C[1:1] = 0x00000000U
2351 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2352 // .. L1_SEL = 0
2353 // .. ==> 0XF800072C[2:2] = 0x00000000U
2354 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2355 // .. L2_SEL = 0
2356 // .. ==> 0XF800072C[4:3] = 0x00000000U
2357 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2358 // .. L3_SEL = 0
2359 // .. ==> 0XF800072C[7:5] = 0x00000000U
2360 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2361 // .. Speed = 0
2362 // .. ==> 0XF800072C[8:8] = 0x00000000U
2363 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2364 // .. IO_Type = 3
2365 // .. ==> 0XF800072C[11:9] = 0x00000003U
2366 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2367 // .. PULLUP = 0
2368 // .. ==> 0XF800072C[12:12] = 0x00000000U
2369 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2370 // .. DisableRcvr = 0
2371 // .. ==> 0XF800072C[13:13] = 0x00000000U
2372 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2373 // ..
2374 EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00000600U),
2375 // .. TRI_ENABLE = 0
2376 // .. ==> 0XF8000730[0:0] = 0x00000000U
2377 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2378 // .. L0_SEL = 0
2379 // .. ==> 0XF8000730[1:1] = 0x00000000U
2380 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2381 // .. L1_SEL = 0
2382 // .. ==> 0XF8000730[2:2] = 0x00000000U
2383 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2384 // .. L2_SEL = 0
2385 // .. ==> 0XF8000730[4:3] = 0x00000000U
2386 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2387 // .. L3_SEL = 0
2388 // .. ==> 0XF8000730[7:5] = 0x00000000U
2389 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2390 // .. Speed = 0
2391 // .. ==> 0XF8000730[8:8] = 0x00000000U
2392 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2393 // .. IO_Type = 3
2394 // .. ==> 0XF8000730[11:9] = 0x00000003U
2395 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2396 // .. PULLUP = 0
2397 // .. ==> 0XF8000730[12:12] = 0x00000000U
2398 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2399 // .. DisableRcvr = 0
2400 // .. ==> 0XF8000730[13:13] = 0x00000000U
2401 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2402 // ..
2403 EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00000600U),
2404 // .. TRI_ENABLE = 0
2405 // .. ==> 0XF8000734[0:0] = 0x00000000U
2406 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2407 // .. L0_SEL = 0
2408 // .. ==> 0XF8000734[1:1] = 0x00000000U
2409 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2410 // .. L1_SEL = 0
2411 // .. ==> 0XF8000734[2:2] = 0x00000000U
2412 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2413 // .. L2_SEL = 0
2414 // .. ==> 0XF8000734[4:3] = 0x00000000U
2415 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2416 // .. L3_SEL = 0
2417 // .. ==> 0XF8000734[7:5] = 0x00000000U
2418 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2419 // .. Speed = 0
2420 // .. ==> 0XF8000734[8:8] = 0x00000000U
2421 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2422 // .. IO_Type = 3
2423 // .. ==> 0XF8000734[11:9] = 0x00000003U
2424 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2425 // .. PULLUP = 0
2426 // .. ==> 0XF8000734[12:12] = 0x00000000U
2427 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2428 // .. DisableRcvr = 0
2429 // .. ==> 0XF8000734[13:13] = 0x00000000U
2430 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2431 // ..
2432 EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00000600U),
2433 // .. TRI_ENABLE = 0
2434 // .. ==> 0XF8000738[0:0] = 0x00000000U
2435 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2436 // .. L0_SEL = 0
2437 // .. ==> 0XF8000738[1:1] = 0x00000000U
2438 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2439 // .. L1_SEL = 0
2440 // .. ==> 0XF8000738[2:2] = 0x00000000U
2441 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2442 // .. L2_SEL = 0
2443 // .. ==> 0XF8000738[4:3] = 0x00000000U
2444 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2445 // .. L3_SEL = 0
2446 // .. ==> 0XF8000738[7:5] = 0x00000000U
2447 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2448 // .. Speed = 0
2449 // .. ==> 0XF8000738[8:8] = 0x00000000U
2450 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2451 // .. IO_Type = 3
2452 // .. ==> 0XF8000738[11:9] = 0x00000003U
2453 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2454 // .. PULLUP = 0
2455 // .. ==> 0XF8000738[12:12] = 0x00000000U
2456 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2457 // .. DisableRcvr = 0
2458 // .. ==> 0XF8000738[13:13] = 0x00000000U
2459 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2460 // ..
2461 EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00000600U),
2462 // .. TRI_ENABLE = 0
2463 // .. ==> 0XF800073C[0:0] = 0x00000000U
2464 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2465 // .. L0_SEL = 0
2466 // .. ==> 0XF800073C[1:1] = 0x00000000U
2467 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2468 // .. L1_SEL = 0
2469 // .. ==> 0XF800073C[2:2] = 0x00000000U
2470 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2471 // .. L2_SEL = 0
2472 // .. ==> 0XF800073C[4:3] = 0x00000000U
2473 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2474 // .. L3_SEL = 0
2475 // .. ==> 0XF800073C[7:5] = 0x00000000U
2476 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2477 // .. Speed = 0
2478 // .. ==> 0XF800073C[8:8] = 0x00000000U
2479 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
2480 // .. IO_Type = 3
2481 // .. ==> 0XF800073C[11:9] = 0x00000003U
2482 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
2483 // .. PULLUP = 0
2484 // .. ==> 0XF800073C[12:12] = 0x00000000U
2485 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2486 // .. DisableRcvr = 0
2487 // .. ==> 0XF800073C[13:13] = 0x00000000U
2488 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2489 // ..
2490 EMIT_MASKWRITE(0XF800073C, 0x00003FFFU ,0x00000600U),
2491 // .. TRI_ENABLE = 0
2492 // .. ==> 0XF8000740[0:0] = 0x00000000U
2493 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2494 // .. L0_SEL = 1
2495 // .. ==> 0XF8000740[1:1] = 0x00000001U
2496 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2497 // .. L1_SEL = 0
2498 // .. ==> 0XF8000740[2:2] = 0x00000000U
2499 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2500 // .. L2_SEL = 0
2501 // .. ==> 0XF8000740[4:3] = 0x00000000U
2502 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2503 // .. L3_SEL = 0
2504 // .. ==> 0XF8000740[7:5] = 0x00000000U
2505 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2506 // .. Speed = 1
2507 // .. ==> 0XF8000740[8:8] = 0x00000001U
2508 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2509 // .. IO_Type = 1
2510 // .. ==> 0XF8000740[11:9] = 0x00000001U
2511 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2512 // .. PULLUP = 0
2513 // .. ==> 0XF8000740[12:12] = 0x00000000U
2514 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2515 // .. DisableRcvr = 0
2516 // .. ==> 0XF8000740[13:13] = 0x00000000U
2517 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2518 // ..
2519 EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00000302U),
2520 // .. TRI_ENABLE = 0
2521 // .. ==> 0XF8000744[0:0] = 0x00000000U
2522 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2523 // .. L0_SEL = 1
2524 // .. ==> 0XF8000744[1:1] = 0x00000001U
2525 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2526 // .. L1_SEL = 0
2527 // .. ==> 0XF8000744[2:2] = 0x00000000U
2528 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2529 // .. L2_SEL = 0
2530 // .. ==> 0XF8000744[4:3] = 0x00000000U
2531 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2532 // .. L3_SEL = 0
2533 // .. ==> 0XF8000744[7:5] = 0x00000000U
2534 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2535 // .. Speed = 1
2536 // .. ==> 0XF8000744[8:8] = 0x00000001U
2537 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2538 // .. IO_Type = 1
2539 // .. ==> 0XF8000744[11:9] = 0x00000001U
2540 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2541 // .. PULLUP = 0
2542 // .. ==> 0XF8000744[12:12] = 0x00000000U
2543 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2544 // .. DisableRcvr = 0
2545 // .. ==> 0XF8000744[13:13] = 0x00000000U
2546 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2547 // ..
2548 EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00000302U),
2549 // .. TRI_ENABLE = 0
2550 // .. ==> 0XF8000748[0:0] = 0x00000000U
2551 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2552 // .. L0_SEL = 1
2553 // .. ==> 0XF8000748[1:1] = 0x00000001U
2554 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2555 // .. L1_SEL = 0
2556 // .. ==> 0XF8000748[2:2] = 0x00000000U
2557 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2558 // .. L2_SEL = 0
2559 // .. ==> 0XF8000748[4:3] = 0x00000000U
2560 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2561 // .. L3_SEL = 0
2562 // .. ==> 0XF8000748[7:5] = 0x00000000U
2563 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2564 // .. Speed = 1
2565 // .. ==> 0XF8000748[8:8] = 0x00000001U
2566 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2567 // .. IO_Type = 1
2568 // .. ==> 0XF8000748[11:9] = 0x00000001U
2569 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2570 // .. PULLUP = 0
2571 // .. ==> 0XF8000748[12:12] = 0x00000000U
2572 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2573 // .. DisableRcvr = 0
2574 // .. ==> 0XF8000748[13:13] = 0x00000000U
2575 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2576 // ..
2577 EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00000302U),
2578 // .. TRI_ENABLE = 0
2579 // .. ==> 0XF800074C[0:0] = 0x00000000U
2580 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2581 // .. L0_SEL = 1
2582 // .. ==> 0XF800074C[1:1] = 0x00000001U
2583 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2584 // .. L1_SEL = 0
2585 // .. ==> 0XF800074C[2:2] = 0x00000000U
2586 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2587 // .. L2_SEL = 0
2588 // .. ==> 0XF800074C[4:3] = 0x00000000U
2589 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2590 // .. L3_SEL = 0
2591 // .. ==> 0XF800074C[7:5] = 0x00000000U
2592 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2593 // .. Speed = 1
2594 // .. ==> 0XF800074C[8:8] = 0x00000001U
2595 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2596 // .. IO_Type = 1
2597 // .. ==> 0XF800074C[11:9] = 0x00000001U
2598 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2599 // .. PULLUP = 0
2600 // .. ==> 0XF800074C[12:12] = 0x00000000U
2601 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2602 // .. DisableRcvr = 0
2603 // .. ==> 0XF800074C[13:13] = 0x00000000U
2604 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2605 // ..
2606 EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00000302U),
2607 // .. TRI_ENABLE = 0
2608 // .. ==> 0XF8000750[0:0] = 0x00000000U
2609 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2610 // .. L0_SEL = 1
2611 // .. ==> 0XF8000750[1:1] = 0x00000001U
2612 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2613 // .. L1_SEL = 0
2614 // .. ==> 0XF8000750[2:2] = 0x00000000U
2615 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2616 // .. L2_SEL = 0
2617 // .. ==> 0XF8000750[4:3] = 0x00000000U
2618 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2619 // .. L3_SEL = 0
2620 // .. ==> 0XF8000750[7:5] = 0x00000000U
2621 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2622 // .. Speed = 1
2623 // .. ==> 0XF8000750[8:8] = 0x00000001U
2624 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2625 // .. IO_Type = 1
2626 // .. ==> 0XF8000750[11:9] = 0x00000001U
2627 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2628 // .. PULLUP = 0
2629 // .. ==> 0XF8000750[12:12] = 0x00000000U
2630 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2631 // .. DisableRcvr = 0
2632 // .. ==> 0XF8000750[13:13] = 0x00000000U
2633 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2634 // ..
2635 EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00000302U),
2636 // .. TRI_ENABLE = 0
2637 // .. ==> 0XF8000754[0:0] = 0x00000000U
2638 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2639 // .. L0_SEL = 1
2640 // .. ==> 0XF8000754[1:1] = 0x00000001U
2641 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2642 // .. L1_SEL = 0
2643 // .. ==> 0XF8000754[2:2] = 0x00000000U
2644 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2645 // .. L2_SEL = 0
2646 // .. ==> 0XF8000754[4:3] = 0x00000000U
2647 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2648 // .. L3_SEL = 0
2649 // .. ==> 0XF8000754[7:5] = 0x00000000U
2650 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2651 // .. Speed = 1
2652 // .. ==> 0XF8000754[8:8] = 0x00000001U
2653 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2654 // .. IO_Type = 1
2655 // .. ==> 0XF8000754[11:9] = 0x00000001U
2656 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2657 // .. PULLUP = 0
2658 // .. ==> 0XF8000754[12:12] = 0x00000000U
2659 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2660 // .. DisableRcvr = 0
2661 // .. ==> 0XF8000754[13:13] = 0x00000000U
2662 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2663 // ..
2664 EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00000302U),
2665 // .. TRI_ENABLE = 1
2666 // .. ==> 0XF8000758[0:0] = 0x00000001U
2667 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2668 // .. L0_SEL = 1
2669 // .. ==> 0XF8000758[1:1] = 0x00000001U
2670 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2671 // .. L1_SEL = 0
2672 // .. ==> 0XF8000758[2:2] = 0x00000000U
2673 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2674 // .. L2_SEL = 0
2675 // .. ==> 0XF8000758[4:3] = 0x00000000U
2676 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2677 // .. L3_SEL = 0
2678 // .. ==> 0XF8000758[7:5] = 0x00000000U
2679 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2680 // .. Speed = 1
2681 // .. ==> 0XF8000758[8:8] = 0x00000001U
2682 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2683 // .. IO_Type = 1
2684 // .. ==> 0XF8000758[11:9] = 0x00000001U
2685 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2686 // .. PULLUP = 0
2687 // .. ==> 0XF8000758[12:12] = 0x00000000U
2688 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2689 // .. DisableRcvr = 0
2690 // .. ==> 0XF8000758[13:13] = 0x00000000U
2691 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2692 // ..
2693 EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000303U),
2694 // .. TRI_ENABLE = 1
2695 // .. ==> 0XF800075C[0:0] = 0x00000001U
2696 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2697 // .. L0_SEL = 1
2698 // .. ==> 0XF800075C[1:1] = 0x00000001U
2699 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2700 // .. L1_SEL = 0
2701 // .. ==> 0XF800075C[2:2] = 0x00000000U
2702 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2703 // .. L2_SEL = 0
2704 // .. ==> 0XF800075C[4:3] = 0x00000000U
2705 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2706 // .. L3_SEL = 0
2707 // .. ==> 0XF800075C[7:5] = 0x00000000U
2708 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2709 // .. Speed = 1
2710 // .. ==> 0XF800075C[8:8] = 0x00000001U
2711 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2712 // .. IO_Type = 1
2713 // .. ==> 0XF800075C[11:9] = 0x00000001U
2714 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2715 // .. PULLUP = 0
2716 // .. ==> 0XF800075C[12:12] = 0x00000000U
2717 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2718 // .. DisableRcvr = 0
2719 // .. ==> 0XF800075C[13:13] = 0x00000000U
2720 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2721 // ..
2722 EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000303U),
2723 // .. TRI_ENABLE = 1
2724 // .. ==> 0XF8000760[0:0] = 0x00000001U
2725 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2726 // .. L0_SEL = 1
2727 // .. ==> 0XF8000760[1:1] = 0x00000001U
2728 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2729 // .. L1_SEL = 0
2730 // .. ==> 0XF8000760[2:2] = 0x00000000U
2731 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2732 // .. L2_SEL = 0
2733 // .. ==> 0XF8000760[4:3] = 0x00000000U
2734 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2735 // .. L3_SEL = 0
2736 // .. ==> 0XF8000760[7:5] = 0x00000000U
2737 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2738 // .. Speed = 1
2739 // .. ==> 0XF8000760[8:8] = 0x00000001U
2740 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2741 // .. IO_Type = 1
2742 // .. ==> 0XF8000760[11:9] = 0x00000001U
2743 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2744 // .. PULLUP = 0
2745 // .. ==> 0XF8000760[12:12] = 0x00000000U
2746 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2747 // .. DisableRcvr = 0
2748 // .. ==> 0XF8000760[13:13] = 0x00000000U
2749 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2750 // ..
2751 EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000303U),
2752 // .. TRI_ENABLE = 1
2753 // .. ==> 0XF8000764[0:0] = 0x00000001U
2754 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2755 // .. L0_SEL = 1
2756 // .. ==> 0XF8000764[1:1] = 0x00000001U
2757 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2758 // .. L1_SEL = 0
2759 // .. ==> 0XF8000764[2:2] = 0x00000000U
2760 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2761 // .. L2_SEL = 0
2762 // .. ==> 0XF8000764[4:3] = 0x00000000U
2763 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2764 // .. L3_SEL = 0
2765 // .. ==> 0XF8000764[7:5] = 0x00000000U
2766 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2767 // .. Speed = 1
2768 // .. ==> 0XF8000764[8:8] = 0x00000001U
2769 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2770 // .. IO_Type = 1
2771 // .. ==> 0XF8000764[11:9] = 0x00000001U
2772 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2773 // .. PULLUP = 0
2774 // .. ==> 0XF8000764[12:12] = 0x00000000U
2775 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2776 // .. DisableRcvr = 0
2777 // .. ==> 0XF8000764[13:13] = 0x00000000U
2778 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2779 // ..
2780 EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000303U),
2781 // .. TRI_ENABLE = 1
2782 // .. ==> 0XF8000768[0:0] = 0x00000001U
2783 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2784 // .. L0_SEL = 1
2785 // .. ==> 0XF8000768[1:1] = 0x00000001U
2786 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2787 // .. L1_SEL = 0
2788 // .. ==> 0XF8000768[2:2] = 0x00000000U
2789 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2790 // .. L2_SEL = 0
2791 // .. ==> 0XF8000768[4:3] = 0x00000000U
2792 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2793 // .. L3_SEL = 0
2794 // .. ==> 0XF8000768[7:5] = 0x00000000U
2795 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2796 // .. Speed = 1
2797 // .. ==> 0XF8000768[8:8] = 0x00000001U
2798 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2799 // .. IO_Type = 1
2800 // .. ==> 0XF8000768[11:9] = 0x00000001U
2801 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2802 // .. PULLUP = 0
2803 // .. ==> 0XF8000768[12:12] = 0x00000000U
2804 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2805 // .. DisableRcvr = 0
2806 // .. ==> 0XF8000768[13:13] = 0x00000000U
2807 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2808 // ..
2809 EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000303U),
2810 // .. TRI_ENABLE = 1
2811 // .. ==> 0XF800076C[0:0] = 0x00000001U
2812 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2813 // .. L0_SEL = 1
2814 // .. ==> 0XF800076C[1:1] = 0x00000001U
2815 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
2816 // .. L1_SEL = 0
2817 // .. ==> 0XF800076C[2:2] = 0x00000000U
2818 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
2819 // .. L2_SEL = 0
2820 // .. ==> 0XF800076C[4:3] = 0x00000000U
2821 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2822 // .. L3_SEL = 0
2823 // .. ==> 0XF800076C[7:5] = 0x00000000U
2824 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2825 // .. Speed = 1
2826 // .. ==> 0XF800076C[8:8] = 0x00000001U
2827 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2828 // .. IO_Type = 1
2829 // .. ==> 0XF800076C[11:9] = 0x00000001U
2830 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2831 // .. PULLUP = 0
2832 // .. ==> 0XF800076C[12:12] = 0x00000000U
2833 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2834 // .. DisableRcvr = 0
2835 // .. ==> 0XF800076C[13:13] = 0x00000000U
2836 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2837 // ..
2838 EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000303U),
2839 // .. TRI_ENABLE = 0
2840 // .. ==> 0XF8000770[0:0] = 0x00000000U
2841 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2842 // .. L0_SEL = 0
2843 // .. ==> 0XF8000770[1:1] = 0x00000000U
2844 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2845 // .. L1_SEL = 1
2846 // .. ==> 0XF8000770[2:2] = 0x00000001U
2847 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2848 // .. L2_SEL = 0
2849 // .. ==> 0XF8000770[4:3] = 0x00000000U
2850 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2851 // .. L3_SEL = 0
2852 // .. ==> 0XF8000770[7:5] = 0x00000000U
2853 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2854 // .. Speed = 1
2855 // .. ==> 0XF8000770[8:8] = 0x00000001U
2856 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2857 // .. IO_Type = 1
2858 // .. ==> 0XF8000770[11:9] = 0x00000001U
2859 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2860 // .. PULLUP = 0
2861 // .. ==> 0XF8000770[12:12] = 0x00000000U
2862 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2863 // .. DisableRcvr = 0
2864 // .. ==> 0XF8000770[13:13] = 0x00000000U
2865 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2866 // ..
2867 EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000304U),
2868 // .. TRI_ENABLE = 1
2869 // .. ==> 0XF8000774[0:0] = 0x00000001U
2870 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2871 // .. L0_SEL = 0
2872 // .. ==> 0XF8000774[1:1] = 0x00000000U
2873 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2874 // .. L1_SEL = 1
2875 // .. ==> 0XF8000774[2:2] = 0x00000001U
2876 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2877 // .. L2_SEL = 0
2878 // .. ==> 0XF8000774[4:3] = 0x00000000U
2879 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2880 // .. L3_SEL = 0
2881 // .. ==> 0XF8000774[7:5] = 0x00000000U
2882 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2883 // .. Speed = 1
2884 // .. ==> 0XF8000774[8:8] = 0x00000001U
2885 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2886 // .. IO_Type = 1
2887 // .. ==> 0XF8000774[11:9] = 0x00000001U
2888 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2889 // .. PULLUP = 0
2890 // .. ==> 0XF8000774[12:12] = 0x00000000U
2891 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2892 // .. DisableRcvr = 0
2893 // .. ==> 0XF8000774[13:13] = 0x00000000U
2894 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2895 // ..
2896 EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000305U),
2897 // .. TRI_ENABLE = 0
2898 // .. ==> 0XF8000778[0:0] = 0x00000000U
2899 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2900 // .. L0_SEL = 0
2901 // .. ==> 0XF8000778[1:1] = 0x00000000U
2902 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2903 // .. L1_SEL = 1
2904 // .. ==> 0XF8000778[2:2] = 0x00000001U
2905 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2906 // .. L2_SEL = 0
2907 // .. ==> 0XF8000778[4:3] = 0x00000000U
2908 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2909 // .. L3_SEL = 0
2910 // .. ==> 0XF8000778[7:5] = 0x00000000U
2911 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2912 // .. Speed = 1
2913 // .. ==> 0XF8000778[8:8] = 0x00000001U
2914 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2915 // .. IO_Type = 1
2916 // .. ==> 0XF8000778[11:9] = 0x00000001U
2917 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2918 // .. PULLUP = 0
2919 // .. ==> 0XF8000778[12:12] = 0x00000000U
2920 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2921 // .. DisableRcvr = 0
2922 // .. ==> 0XF8000778[13:13] = 0x00000000U
2923 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2924 // ..
2925 EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000304U),
2926 // .. TRI_ENABLE = 1
2927 // .. ==> 0XF800077C[0:0] = 0x00000001U
2928 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
2929 // .. L0_SEL = 0
2930 // .. ==> 0XF800077C[1:1] = 0x00000000U
2931 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2932 // .. L1_SEL = 1
2933 // .. ==> 0XF800077C[2:2] = 0x00000001U
2934 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2935 // .. L2_SEL = 0
2936 // .. ==> 0XF800077C[4:3] = 0x00000000U
2937 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2938 // .. L3_SEL = 0
2939 // .. ==> 0XF800077C[7:5] = 0x00000000U
2940 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2941 // .. Speed = 1
2942 // .. ==> 0XF800077C[8:8] = 0x00000001U
2943 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2944 // .. IO_Type = 1
2945 // .. ==> 0XF800077C[11:9] = 0x00000001U
2946 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2947 // .. PULLUP = 0
2948 // .. ==> 0XF800077C[12:12] = 0x00000000U
2949 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2950 // .. DisableRcvr = 0
2951 // .. ==> 0XF800077C[13:13] = 0x00000000U
2952 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2953 // ..
2954 EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000305U),
2955 // .. TRI_ENABLE = 0
2956 // .. ==> 0XF8000780[0:0] = 0x00000000U
2957 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2958 // .. L0_SEL = 0
2959 // .. ==> 0XF8000780[1:1] = 0x00000000U
2960 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2961 // .. L1_SEL = 1
2962 // .. ==> 0XF8000780[2:2] = 0x00000001U
2963 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2964 // .. L2_SEL = 0
2965 // .. ==> 0XF8000780[4:3] = 0x00000000U
2966 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2967 // .. L3_SEL = 0
2968 // .. ==> 0XF8000780[7:5] = 0x00000000U
2969 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2970 // .. Speed = 1
2971 // .. ==> 0XF8000780[8:8] = 0x00000001U
2972 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
2973 // .. IO_Type = 1
2974 // .. ==> 0XF8000780[11:9] = 0x00000001U
2975 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
2976 // .. PULLUP = 0
2977 // .. ==> 0XF8000780[12:12] = 0x00000000U
2978 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
2979 // .. DisableRcvr = 0
2980 // .. ==> 0XF8000780[13:13] = 0x00000000U
2981 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
2982 // ..
2983 EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000304U),
2984 // .. TRI_ENABLE = 0
2985 // .. ==> 0XF8000784[0:0] = 0x00000000U
2986 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
2987 // .. L0_SEL = 0
2988 // .. ==> 0XF8000784[1:1] = 0x00000000U
2989 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
2990 // .. L1_SEL = 1
2991 // .. ==> 0XF8000784[2:2] = 0x00000001U
2992 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
2993 // .. L2_SEL = 0
2994 // .. ==> 0XF8000784[4:3] = 0x00000000U
2995 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
2996 // .. L3_SEL = 0
2997 // .. ==> 0XF8000784[7:5] = 0x00000000U
2998 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
2999 // .. Speed = 1
3000 // .. ==> 0XF8000784[8:8] = 0x00000001U
3001 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3002 // .. IO_Type = 1
3003 // .. ==> 0XF8000784[11:9] = 0x00000001U
3004 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3005 // .. PULLUP = 0
3006 // .. ==> 0XF8000784[12:12] = 0x00000000U
3007 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3008 // .. DisableRcvr = 0
3009 // .. ==> 0XF8000784[13:13] = 0x00000000U
3010 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3011 // ..
3012 EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000304U),
3013 // .. TRI_ENABLE = 0
3014 // .. ==> 0XF8000788[0:0] = 0x00000000U
3015 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3016 // .. L0_SEL = 0
3017 // .. ==> 0XF8000788[1:1] = 0x00000000U
3018 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3019 // .. L1_SEL = 1
3020 // .. ==> 0XF8000788[2:2] = 0x00000001U
3021 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3022 // .. L2_SEL = 0
3023 // .. ==> 0XF8000788[4:3] = 0x00000000U
3024 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3025 // .. L3_SEL = 0
3026 // .. ==> 0XF8000788[7:5] = 0x00000000U
3027 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3028 // .. Speed = 1
3029 // .. ==> 0XF8000788[8:8] = 0x00000001U
3030 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3031 // .. IO_Type = 1
3032 // .. ==> 0XF8000788[11:9] = 0x00000001U
3033 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3034 // .. PULLUP = 0
3035 // .. ==> 0XF8000788[12:12] = 0x00000000U
3036 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3037 // .. DisableRcvr = 0
3038 // .. ==> 0XF8000788[13:13] = 0x00000000U
3039 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3040 // ..
3041 EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000304U),
3042 // .. TRI_ENABLE = 0
3043 // .. ==> 0XF800078C[0:0] = 0x00000000U
3044 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3045 // .. L0_SEL = 0
3046 // .. ==> 0XF800078C[1:1] = 0x00000000U
3047 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3048 // .. L1_SEL = 1
3049 // .. ==> 0XF800078C[2:2] = 0x00000001U
3050 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3051 // .. L2_SEL = 0
3052 // .. ==> 0XF800078C[4:3] = 0x00000000U
3053 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3054 // .. L3_SEL = 0
3055 // .. ==> 0XF800078C[7:5] = 0x00000000U
3056 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3057 // .. Speed = 1
3058 // .. ==> 0XF800078C[8:8] = 0x00000001U
3059 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3060 // .. IO_Type = 1
3061 // .. ==> 0XF800078C[11:9] = 0x00000001U
3062 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3063 // .. PULLUP = 0
3064 // .. ==> 0XF800078C[12:12] = 0x00000000U
3065 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3066 // .. DisableRcvr = 0
3067 // .. ==> 0XF800078C[13:13] = 0x00000000U
3068 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3069 // ..
3070 EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000304U),
3071 // .. TRI_ENABLE = 1
3072 // .. ==> 0XF8000790[0:0] = 0x00000001U
3073 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3074 // .. L0_SEL = 0
3075 // .. ==> 0XF8000790[1:1] = 0x00000000U
3076 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3077 // .. L1_SEL = 1
3078 // .. ==> 0XF8000790[2:2] = 0x00000001U
3079 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3080 // .. L2_SEL = 0
3081 // .. ==> 0XF8000790[4:3] = 0x00000000U
3082 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3083 // .. L3_SEL = 0
3084 // .. ==> 0XF8000790[7:5] = 0x00000000U
3085 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3086 // .. Speed = 1
3087 // .. ==> 0XF8000790[8:8] = 0x00000001U
3088 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3089 // .. IO_Type = 1
3090 // .. ==> 0XF8000790[11:9] = 0x00000001U
3091 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3092 // .. PULLUP = 0
3093 // .. ==> 0XF8000790[12:12] = 0x00000000U
3094 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3095 // .. DisableRcvr = 0
3096 // .. ==> 0XF8000790[13:13] = 0x00000000U
3097 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3098 // ..
3099 EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000305U),
3100 // .. TRI_ENABLE = 0
3101 // .. ==> 0XF8000794[0:0] = 0x00000000U
3102 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3103 // .. L0_SEL = 0
3104 // .. ==> 0XF8000794[1:1] = 0x00000000U
3105 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3106 // .. L1_SEL = 1
3107 // .. ==> 0XF8000794[2:2] = 0x00000001U
3108 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3109 // .. L2_SEL = 0
3110 // .. ==> 0XF8000794[4:3] = 0x00000000U
3111 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3112 // .. L3_SEL = 0
3113 // .. ==> 0XF8000794[7:5] = 0x00000000U
3114 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3115 // .. Speed = 1
3116 // .. ==> 0XF8000794[8:8] = 0x00000001U
3117 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3118 // .. IO_Type = 1
3119 // .. ==> 0XF8000794[11:9] = 0x00000001U
3120 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3121 // .. PULLUP = 0
3122 // .. ==> 0XF8000794[12:12] = 0x00000000U
3123 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3124 // .. DisableRcvr = 0
3125 // .. ==> 0XF8000794[13:13] = 0x00000000U
3126 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3127 // ..
3128 EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000304U),
3129 // .. TRI_ENABLE = 0
3130 // .. ==> 0XF8000798[0:0] = 0x00000000U
3131 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3132 // .. L0_SEL = 0
3133 // .. ==> 0XF8000798[1:1] = 0x00000000U
3134 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3135 // .. L1_SEL = 1
3136 // .. ==> 0XF8000798[2:2] = 0x00000001U
3137 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3138 // .. L2_SEL = 0
3139 // .. ==> 0XF8000798[4:3] = 0x00000000U
3140 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3141 // .. L3_SEL = 0
3142 // .. ==> 0XF8000798[7:5] = 0x00000000U
3143 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3144 // .. Speed = 1
3145 // .. ==> 0XF8000798[8:8] = 0x00000001U
3146 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3147 // .. IO_Type = 1
3148 // .. ==> 0XF8000798[11:9] = 0x00000001U
3149 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3150 // .. PULLUP = 0
3151 // .. ==> 0XF8000798[12:12] = 0x00000000U
3152 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3153 // .. DisableRcvr = 0
3154 // .. ==> 0XF8000798[13:13] = 0x00000000U
3155 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3156 // ..
3157 EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000304U),
3158 // .. TRI_ENABLE = 0
3159 // .. ==> 0XF800079C[0:0] = 0x00000000U
3160 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3161 // .. L0_SEL = 0
3162 // .. ==> 0XF800079C[1:1] = 0x00000000U
3163 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3164 // .. L1_SEL = 1
3165 // .. ==> 0XF800079C[2:2] = 0x00000001U
3166 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3167 // .. L2_SEL = 0
3168 // .. ==> 0XF800079C[4:3] = 0x00000000U
3169 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3170 // .. L3_SEL = 0
3171 // .. ==> 0XF800079C[7:5] = 0x00000000U
3172 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3173 // .. Speed = 1
3174 // .. ==> 0XF800079C[8:8] = 0x00000001U
3175 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3176 // .. IO_Type = 1
3177 // .. ==> 0XF800079C[11:9] = 0x00000001U
3178 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3179 // .. PULLUP = 0
3180 // .. ==> 0XF800079C[12:12] = 0x00000000U
3181 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3182 // .. DisableRcvr = 0
3183 // .. ==> 0XF800079C[13:13] = 0x00000000U
3184 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3185 // ..
3186 EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000304U),
3187 // .. TRI_ENABLE = 0
3188 // .. ==> 0XF80007A0[0:0] = 0x00000000U
3189 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3190 // .. L0_SEL = 0
3191 // .. ==> 0XF80007A0[1:1] = 0x00000000U
3192 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3193 // .. L1_SEL = 0
3194 // .. ==> 0XF80007A0[2:2] = 0x00000000U
3195 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3196 // .. L2_SEL = 0
3197 // .. ==> 0XF80007A0[4:3] = 0x00000000U
3198 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3199 // .. L3_SEL = 4
3200 // .. ==> 0XF80007A0[7:5] = 0x00000004U
3201 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3202 // .. Speed = 1
3203 // .. ==> 0XF80007A0[8:8] = 0x00000001U
3204 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3205 // .. IO_Type = 1
3206 // .. ==> 0XF80007A0[11:9] = 0x00000001U
3207 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3208 // .. PULLUP = 0
3209 // .. ==> 0XF80007A0[12:12] = 0x00000000U
3210 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3211 // .. DisableRcvr = 0
3212 // .. ==> 0XF80007A0[13:13] = 0x00000000U
3213 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3214 // ..
3215 EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000380U),
3216 // .. TRI_ENABLE = 0
3217 // .. ==> 0XF80007A4[0:0] = 0x00000000U
3218 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3219 // .. L0_SEL = 0
3220 // .. ==> 0XF80007A4[1:1] = 0x00000000U
3221 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3222 // .. L1_SEL = 0
3223 // .. ==> 0XF80007A4[2:2] = 0x00000000U
3224 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3225 // .. L2_SEL = 0
3226 // .. ==> 0XF80007A4[4:3] = 0x00000000U
3227 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3228 // .. L3_SEL = 4
3229 // .. ==> 0XF80007A4[7:5] = 0x00000004U
3230 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3231 // .. Speed = 1
3232 // .. ==> 0XF80007A4[8:8] = 0x00000001U
3233 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3234 // .. IO_Type = 1
3235 // .. ==> 0XF80007A4[11:9] = 0x00000001U
3236 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3237 // .. PULLUP = 0
3238 // .. ==> 0XF80007A4[12:12] = 0x00000000U
3239 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3240 // .. DisableRcvr = 0
3241 // .. ==> 0XF80007A4[13:13] = 0x00000000U
3242 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3243 // ..
3244 EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000380U),
3245 // .. TRI_ENABLE = 0
3246 // .. ==> 0XF80007A8[0:0] = 0x00000000U
3247 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3248 // .. L0_SEL = 0
3249 // .. ==> 0XF80007A8[1:1] = 0x00000000U
3250 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3251 // .. L1_SEL = 0
3252 // .. ==> 0XF80007A8[2:2] = 0x00000000U
3253 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3254 // .. L2_SEL = 0
3255 // .. ==> 0XF80007A8[4:3] = 0x00000000U
3256 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3257 // .. L3_SEL = 4
3258 // .. ==> 0XF80007A8[7:5] = 0x00000004U
3259 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3260 // .. Speed = 1
3261 // .. ==> 0XF80007A8[8:8] = 0x00000001U
3262 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3263 // .. IO_Type = 1
3264 // .. ==> 0XF80007A8[11:9] = 0x00000001U
3265 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3266 // .. PULLUP = 0
3267 // .. ==> 0XF80007A8[12:12] = 0x00000000U
3268 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3269 // .. DisableRcvr = 0
3270 // .. ==> 0XF80007A8[13:13] = 0x00000000U
3271 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3272 // ..
3273 EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000380U),
3274 // .. TRI_ENABLE = 0
3275 // .. ==> 0XF80007AC[0:0] = 0x00000000U
3276 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3277 // .. L0_SEL = 0
3278 // .. ==> 0XF80007AC[1:1] = 0x00000000U
3279 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3280 // .. L1_SEL = 0
3281 // .. ==> 0XF80007AC[2:2] = 0x00000000U
3282 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3283 // .. L2_SEL = 0
3284 // .. ==> 0XF80007AC[4:3] = 0x00000000U
3285 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3286 // .. L3_SEL = 4
3287 // .. ==> 0XF80007AC[7:5] = 0x00000004U
3288 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3289 // .. Speed = 1
3290 // .. ==> 0XF80007AC[8:8] = 0x00000001U
3291 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3292 // .. IO_Type = 1
3293 // .. ==> 0XF80007AC[11:9] = 0x00000001U
3294 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3295 // .. PULLUP = 0
3296 // .. ==> 0XF80007AC[12:12] = 0x00000000U
3297 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3298 // .. DisableRcvr = 0
3299 // .. ==> 0XF80007AC[13:13] = 0x00000000U
3300 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3301 // ..
3302 EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000380U),
3303 // .. TRI_ENABLE = 0
3304 // .. ==> 0XF80007B0[0:0] = 0x00000000U
3305 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3306 // .. L0_SEL = 0
3307 // .. ==> 0XF80007B0[1:1] = 0x00000000U
3308 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3309 // .. L1_SEL = 0
3310 // .. ==> 0XF80007B0[2:2] = 0x00000000U
3311 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3312 // .. L2_SEL = 0
3313 // .. ==> 0XF80007B0[4:3] = 0x00000000U
3314 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3315 // .. L3_SEL = 4
3316 // .. ==> 0XF80007B0[7:5] = 0x00000004U
3317 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3318 // .. Speed = 1
3319 // .. ==> 0XF80007B0[8:8] = 0x00000001U
3320 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3321 // .. IO_Type = 1
3322 // .. ==> 0XF80007B0[11:9] = 0x00000001U
3323 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3324 // .. PULLUP = 0
3325 // .. ==> 0XF80007B0[12:12] = 0x00000000U
3326 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3327 // .. DisableRcvr = 0
3328 // .. ==> 0XF80007B0[13:13] = 0x00000000U
3329 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3330 // ..
3331 EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000380U),
3332 // .. TRI_ENABLE = 0
3333 // .. ==> 0XF80007B4[0:0] = 0x00000000U
3334 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3335 // .. L0_SEL = 0
3336 // .. ==> 0XF80007B4[1:1] = 0x00000000U
3337 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3338 // .. L1_SEL = 0
3339 // .. ==> 0XF80007B4[2:2] = 0x00000000U
3340 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3341 // .. L2_SEL = 0
3342 // .. ==> 0XF80007B4[4:3] = 0x00000000U
3343 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3344 // .. L3_SEL = 4
3345 // .. ==> 0XF80007B4[7:5] = 0x00000004U
3346 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3347 // .. Speed = 1
3348 // .. ==> 0XF80007B4[8:8] = 0x00000001U
3349 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3350 // .. IO_Type = 1
3351 // .. ==> 0XF80007B4[11:9] = 0x00000001U
3352 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3353 // .. PULLUP = 0
3354 // .. ==> 0XF80007B4[12:12] = 0x00000000U
3355 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3356 // .. DisableRcvr = 0
3357 // .. ==> 0XF80007B4[13:13] = 0x00000000U
3358 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3359 // ..
3360 EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000380U),
3361 // .. TRI_ENABLE = 1
3362 // .. ==> 0XF80007B8[0:0] = 0x00000001U
3363 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3364 // .. Speed = 0
3365 // .. ==> 0XF80007B8[8:8] = 0x00000000U
3366 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3367 // .. IO_Type = 1
3368 // .. ==> 0XF80007B8[11:9] = 0x00000001U
3369 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3370 // .. PULLUP = 0
3371 // .. ==> 0XF80007B8[12:12] = 0x00000000U
3372 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3373 // .. DisableRcvr = 0
3374 // .. ==> 0XF80007B8[13:13] = 0x00000000U
3375 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3376 // ..
3377 EMIT_MASKWRITE(0XF80007B8, 0x00003F01U ,0x00000201U),
3378 // .. TRI_ENABLE = 1
3379 // .. ==> 0XF80007BC[0:0] = 0x00000001U
3380 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3381 // .. Speed = 0
3382 // .. ==> 0XF80007BC[8:8] = 0x00000000U
3383 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3384 // .. IO_Type = 1
3385 // .. ==> 0XF80007BC[11:9] = 0x00000001U
3386 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3387 // .. PULLUP = 0
3388 // .. ==> 0XF80007BC[12:12] = 0x00000000U
3389 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3390 // .. DisableRcvr = 0
3391 // .. ==> 0XF80007BC[13:13] = 0x00000000U
3392 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3393 // ..
3394 EMIT_MASKWRITE(0XF80007BC, 0x00003F01U ,0x00000201U),
3395 // .. TRI_ENABLE = 0
3396 // .. ==> 0XF80007C0[0:0] = 0x00000000U
3397 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3398 // .. L0_SEL = 0
3399 // .. ==> 0XF80007C0[1:1] = 0x00000000U
3400 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3401 // .. L1_SEL = 0
3402 // .. ==> 0XF80007C0[2:2] = 0x00000000U
3403 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3404 // .. L2_SEL = 0
3405 // .. ==> 0XF80007C0[4:3] = 0x00000000U
3406 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3407 // .. L3_SEL = 7
3408 // .. ==> 0XF80007C0[7:5] = 0x00000007U
3409 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
3410 // .. Speed = 0
3411 // .. ==> 0XF80007C0[8:8] = 0x00000000U
3412 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3413 // .. IO_Type = 1
3414 // .. ==> 0XF80007C0[11:9] = 0x00000001U
3415 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3416 // .. PULLUP = 0
3417 // .. ==> 0XF80007C0[12:12] = 0x00000000U
3418 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3419 // .. DisableRcvr = 0
3420 // .. ==> 0XF80007C0[13:13] = 0x00000000U
3421 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3422 // ..
3423 EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
3424 // .. TRI_ENABLE = 1
3425 // .. ==> 0XF80007C4[0:0] = 0x00000001U
3426 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3427 // .. L0_SEL = 0
3428 // .. ==> 0XF80007C4[1:1] = 0x00000000U
3429 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3430 // .. L1_SEL = 0
3431 // .. ==> 0XF80007C4[2:2] = 0x00000000U
3432 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3433 // .. L2_SEL = 0
3434 // .. ==> 0XF80007C4[4:3] = 0x00000000U
3435 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3436 // .. L3_SEL = 7
3437 // .. ==> 0XF80007C4[7:5] = 0x00000007U
3438 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
3439 // .. Speed = 0
3440 // .. ==> 0XF80007C4[8:8] = 0x00000000U
3441 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3442 // .. IO_Type = 1
3443 // .. ==> 0XF80007C4[11:9] = 0x00000001U
3444 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3445 // .. PULLUP = 0
3446 // .. ==> 0XF80007C4[12:12] = 0x00000000U
3447 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3448 // .. DisableRcvr = 0
3449 // .. ==> 0XF80007C4[13:13] = 0x00000000U
3450 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3451 // ..
3452 EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
3453 // .. TRI_ENABLE = 1
3454 // .. ==> 0XF80007C8[0:0] = 0x00000001U
3455 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3456 // .. L0_SEL = 0
3457 // .. ==> 0XF80007C8[1:1] = 0x00000000U
3458 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3459 // .. L1_SEL = 0
3460 // .. ==> 0XF80007C8[2:2] = 0x00000000U
3461 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3462 // .. L2_SEL = 0
3463 // .. ==> 0XF80007C8[4:3] = 0x00000000U
3464 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3465 // .. L3_SEL = 0
3466 // .. ==> 0XF80007C8[7:5] = 0x00000000U
3467 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3468 // .. Speed = 0
3469 // .. ==> 0XF80007C8[8:8] = 0x00000000U
3470 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3471 // .. IO_Type = 1
3472 // .. ==> 0XF80007C8[11:9] = 0x00000001U
3473 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3474 // .. PULLUP = 0
3475 // .. ==> 0XF80007C8[12:12] = 0x00000000U
3476 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3477 // .. DisableRcvr = 0
3478 // .. ==> 0XF80007C8[13:13] = 0x00000000U
3479 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3480 // ..
3481 EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00000201U),
3482 // .. TRI_ENABLE = 1
3483 // .. ==> 0XF80007CC[0:0] = 0x00000001U
3484 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3485 // .. L0_SEL = 0
3486 // .. ==> 0XF80007CC[1:1] = 0x00000000U
3487 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3488 // .. L1_SEL = 0
3489 // .. ==> 0XF80007CC[2:2] = 0x00000000U
3490 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3491 // .. L2_SEL = 0
3492 // .. ==> 0XF80007CC[4:3] = 0x00000000U
3493 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3494 // .. L3_SEL = 0
3495 // .. ==> 0XF80007CC[7:5] = 0x00000000U
3496 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
3497 // .. Speed = 0
3498 // .. ==> 0XF80007CC[8:8] = 0x00000000U
3499 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3500 // .. IO_Type = 1
3501 // .. ==> 0XF80007CC[11:9] = 0x00000001U
3502 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3503 // .. PULLUP = 0
3504 // .. ==> 0XF80007CC[12:12] = 0x00000000U
3505 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3506 // .. DisableRcvr = 0
3507 // .. ==> 0XF80007CC[13:13] = 0x00000000U
3508 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3509 // ..
3510 EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00000201U),
3511 // .. TRI_ENABLE = 0
3512 // .. ==> 0XF80007D0[0:0] = 0x00000000U
3513 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3514 // .. L0_SEL = 0
3515 // .. ==> 0XF80007D0[1:1] = 0x00000000U
3516 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3517 // .. L1_SEL = 0
3518 // .. ==> 0XF80007D0[2:2] = 0x00000000U
3519 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3520 // .. L2_SEL = 0
3521 // .. ==> 0XF80007D0[4:3] = 0x00000000U
3522 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3523 // .. L3_SEL = 4
3524 // .. ==> 0XF80007D0[7:5] = 0x00000004U
3525 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3526 // .. Speed = 0
3527 // .. ==> 0XF80007D0[8:8] = 0x00000000U
3528 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3529 // .. IO_Type = 1
3530 // .. ==> 0XF80007D0[11:9] = 0x00000001U
3531 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3532 // .. PULLUP = 0
3533 // .. ==> 0XF80007D0[12:12] = 0x00000000U
3534 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3535 // .. DisableRcvr = 0
3536 // .. ==> 0XF80007D0[13:13] = 0x00000000U
3537 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3538 // ..
3539 EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
3540 // .. TRI_ENABLE = 0
3541 // .. ==> 0XF80007D4[0:0] = 0x00000000U
3542 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3543 // .. L0_SEL = 0
3544 // .. ==> 0XF80007D4[1:1] = 0x00000000U
3545 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
3546 // .. L1_SEL = 0
3547 // .. ==> 0XF80007D4[2:2] = 0x00000000U
3548 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
3549 // .. L2_SEL = 0
3550 // .. ==> 0XF80007D4[4:3] = 0x00000000U
3551 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
3552 // .. L3_SEL = 4
3553 // .. ==> 0XF80007D4[7:5] = 0x00000004U
3554 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
3555 // .. Speed = 0
3556 // .. ==> 0XF80007D4[8:8] = 0x00000000U
3557 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3558 // .. IO_Type = 1
3559 // .. ==> 0XF80007D4[11:9] = 0x00000001U
3560 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
3561 // .. PULLUP = 0
3562 // .. ==> 0XF80007D4[12:12] = 0x00000000U
3563 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
3564 // .. DisableRcvr = 0
3565 // .. ==> 0XF80007D4[13:13] = 0x00000000U
3566 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
3567 // ..
3568 EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
3569 // .. SDIO0_WP_SEL = 46
3570 // .. ==> 0XF8000830[5:0] = 0x0000002EU
3571 // .. ==> MASK : 0x0000003FU VAL : 0x0000002EU
3572 // .. SDIO0_CD_SEL = 47
3573 // .. ==> 0XF8000830[21:16] = 0x0000002FU
3574 // .. ==> MASK : 0x003F0000U VAL : 0x002F0000U
3575 // ..
3576 EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x002F002EU),
3577 // .. FINISH: MIO PROGRAMMING
3578 // .. START: LOCK IT BACK
3579 // .. LOCK_KEY = 0X767B
3580 // .. ==> 0XF8000004[15:0] = 0x0000767BU
3581 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
3582 // ..
3583 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
3584 // .. FINISH: LOCK IT BACK
3585 // FINISH: top
3586 //
3587 EMIT_EXIT(),
3588
3589 //
3590};
3591
3592unsigned long ps7_peripherals_init_data_3_0[] = {
3593 // START: top
3594 // .. START: SLCR SETTINGS
3595 // .. UNLOCK_KEY = 0XDF0D
3596 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
3597 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
3598 // ..
3599 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
3600 // .. FINISH: SLCR SETTINGS
3601 // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
3602 // .. IBUF_DISABLE_MODE = 0x1
3603 // .. ==> 0XF8000B48[7:7] = 0x00000001U
3604 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3605 // .. TERM_DISABLE_MODE = 0x1
3606 // .. ==> 0XF8000B48[8:8] = 0x00000001U
3607 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3608 // ..
3609 EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
3610 // .. IBUF_DISABLE_MODE = 0x1
3611 // .. ==> 0XF8000B4C[7:7] = 0x00000001U
3612 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3613 // .. TERM_DISABLE_MODE = 0x1
3614 // .. ==> 0XF8000B4C[8:8] = 0x00000001U
3615 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3616 // ..
3617 EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
3618 // .. IBUF_DISABLE_MODE = 0x1
3619 // .. ==> 0XF8000B50[7:7] = 0x00000001U
3620 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3621 // .. TERM_DISABLE_MODE = 0x1
3622 // .. ==> 0XF8000B50[8:8] = 0x00000001U
3623 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3624 // ..
3625 EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
3626 // .. IBUF_DISABLE_MODE = 0x1
3627 // .. ==> 0XF8000B54[7:7] = 0x00000001U
3628 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
3629 // .. TERM_DISABLE_MODE = 0x1
3630 // .. ==> 0XF8000B54[8:8] = 0x00000001U
3631 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
3632 // ..
3633 EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
3634 // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
3635 // .. START: LOCK IT BACK
3636 // .. LOCK_KEY = 0X767B
3637 // .. ==> 0XF8000004[15:0] = 0x0000767BU
3638 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
3639 // ..
3640 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
3641 // .. FINISH: LOCK IT BACK
3642 // .. START: SRAM/NOR SET OPMODE
3643 // .. FINISH: SRAM/NOR SET OPMODE
3644 // .. START: UART REGISTERS
3645 // .. BDIV = 0x6
3646 // .. ==> 0XE0001034[7:0] = 0x00000006U
3647 // .. ==> MASK : 0x000000FFU VAL : 0x00000006U
3648 // ..
3649 EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
3650 // .. CD = 0x3e
3651 // .. ==> 0XE0001018[15:0] = 0x0000003EU
3652 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000003EU
3653 // ..
3654 EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
3655 // .. STPBRK = 0x0
3656 // .. ==> 0XE0001000[8:8] = 0x00000000U
3657 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
3658 // .. STTBRK = 0x0
3659 // .. ==> 0XE0001000[7:7] = 0x00000000U
3660 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
3661 // .. RSTTO = 0x0
3662 // .. ==> 0XE0001000[6:6] = 0x00000000U
3663 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
3664 // .. TXDIS = 0x0
3665 // .. ==> 0XE0001000[5:5] = 0x00000000U
3666 // .. ==> MASK : 0x00000020U VAL : 0x00000000U
3667 // .. TXEN = 0x1
3668 // .. ==> 0XE0001000[4:4] = 0x00000001U
3669 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
3670 // .. RXDIS = 0x0
3671 // .. ==> 0XE0001000[3:3] = 0x00000000U
3672 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
3673 // .. RXEN = 0x1
3674 // .. ==> 0XE0001000[2:2] = 0x00000001U
3675 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
3676 // .. TXRES = 0x1
3677 // .. ==> 0XE0001000[1:1] = 0x00000001U
3678 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
3679 // .. RXRES = 0x1
3680 // .. ==> 0XE0001000[0:0] = 0x00000001U
3681 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
3682 // ..
3683 EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
3684 // .. CHMODE = 0x0
3685 // .. ==> 0XE0001004[9:8] = 0x00000000U
3686 // .. ==> MASK : 0x00000300U VAL : 0x00000000U
3687 // .. NBSTOP = 0x0
3688 // .. ==> 0XE0001004[7:6] = 0x00000000U
3689 // .. ==> MASK : 0x000000C0U VAL : 0x00000000U
3690 // .. PAR = 0x4
3691 // .. ==> 0XE0001004[5:3] = 0x00000004U
3692 // .. ==> MASK : 0x00000038U VAL : 0x00000020U
3693 // .. CHRL = 0x0
3694 // .. ==> 0XE0001004[2:1] = 0x00000000U
3695 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
3696 // .. CLKS = 0x0
3697 // .. ==> 0XE0001004[0:0] = 0x00000000U
3698 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
3699 // ..
3700 EMIT_MASKWRITE(0XE0001004, 0x000003FFU ,0x00000020U),
3701 // .. FINISH: UART REGISTERS
3702 // .. START: QSPI REGISTERS
3703 // .. Holdb_dr = 1
3704 // .. ==> 0XE000D000[19:19] = 0x00000001U
3705 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
3706 // ..
3707 EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
3708 // .. FINISH: QSPI REGISTERS
3709 // .. START: PL POWER ON RESET REGISTERS
3710 // .. PCFG_POR_CNT_4K = 0
3711 // .. ==> 0XF8007000[29:29] = 0x00000000U
3712 // .. ==> MASK : 0x20000000U VAL : 0x00000000U
3713 // ..
3714 EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
3715 // .. FINISH: PL POWER ON RESET REGISTERS
3716 // .. START: SMC TIMING CALCULATION REGISTER UPDATE
3717 // .. .. START: NAND SET CYCLE
3718 // .. .. FINISH: NAND SET CYCLE
3719 // .. .. START: OPMODE
3720 // .. .. FINISH: OPMODE
3721 // .. .. START: DIRECT COMMAND
3722 // .. .. FINISH: DIRECT COMMAND
3723 // .. .. START: SRAM/NOR CS0 SET CYCLE
3724 // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
3725 // .. .. START: DIRECT COMMAND
3726 // .. .. FINISH: DIRECT COMMAND
3727 // .. .. START: NOR CS0 BASE ADDRESS
3728 // .. .. FINISH: NOR CS0 BASE ADDRESS
3729 // .. .. START: SRAM/NOR CS1 SET CYCLE
3730 // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
3731 // .. .. START: DIRECT COMMAND
3732 // .. .. FINISH: DIRECT COMMAND
3733 // .. .. START: NOR CS1 BASE ADDRESS
3734 // .. .. FINISH: NOR CS1 BASE ADDRESS
3735 // .. .. START: USB RESET
3736 // .. .. .. START: USB0 RESET
3737 // .. .. .. .. START: DIR MODE BANK 0
3738 // .. .. .. .. FINISH: DIR MODE BANK 0
3739 // .. .. .. .. START: DIR MODE BANK 1
3740 // .. .. .. .. FINISH: DIR MODE BANK 1
3741 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3742 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3743 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3744 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3745 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3746 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3747 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3748 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3749 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3750 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3751 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3752 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3753 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3754 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3755 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3756 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3757 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3758 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3759 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3760 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3761 // .. .. .. .. START: ADD 1 MS DELAY
3762 // .. .. .. ..
3763 EMIT_MASKDELAY(0XF8F00200, 1),
3764 // .. .. .. .. FINISH: ADD 1 MS DELAY
3765 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3766 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3767 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3768 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3769 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3770 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3771 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3772 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3773 // .. .. .. FINISH: USB0 RESET
3774 // .. .. .. START: USB1 RESET
3775 // .. .. .. .. START: DIR MODE BANK 0
3776 // .. .. .. .. FINISH: DIR MODE BANK 0
3777 // .. .. .. .. START: DIR MODE BANK 1
3778 // .. .. .. .. FINISH: DIR MODE BANK 1
3779 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3780 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3781 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3782 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3783 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3784 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3785 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3786 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3787 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3788 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3789 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3790 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3791 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3792 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3793 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3794 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3795 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3796 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3797 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3798 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3799 // .. .. .. .. START: ADD 1 MS DELAY
3800 // .. .. .. ..
3801 EMIT_MASKDELAY(0XF8F00200, 1),
3802 // .. .. .. .. FINISH: ADD 1 MS DELAY
3803 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3804 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3805 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3806 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3807 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3808 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3809 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3810 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3811 // .. .. .. FINISH: USB1 RESET
3812 // .. .. FINISH: USB RESET
3813 // .. .. START: ENET RESET
3814 // .. .. .. START: ENET0 RESET
3815 // .. .. .. .. START: DIR MODE BANK 0
3816 // .. .. .. .. FINISH: DIR MODE BANK 0
3817 // .. .. .. .. START: DIR MODE BANK 1
3818 // .. .. .. .. FINISH: DIR MODE BANK 1
3819 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3820 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3821 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3822 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3823 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3824 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3825 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3826 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3827 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3828 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3829 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3830 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3831 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3832 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3833 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3834 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3835 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3836 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3837 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3838 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3839 // .. .. .. .. START: ADD 1 MS DELAY
3840 // .. .. .. ..
3841 EMIT_MASKDELAY(0XF8F00200, 1),
3842 // .. .. .. .. FINISH: ADD 1 MS DELAY
3843 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3844 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3845 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3846 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3847 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3848 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3849 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3850 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3851 // .. .. .. FINISH: ENET0 RESET
3852 // .. .. .. START: ENET1 RESET
3853 // .. .. .. .. START: DIR MODE BANK 0
3854 // .. .. .. .. FINISH: DIR MODE BANK 0
3855 // .. .. .. .. START: DIR MODE BANK 1
3856 // .. .. .. .. FINISH: DIR MODE BANK 1
3857 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3858 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3859 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3860 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3861 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3862 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3863 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3864 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3865 // .. .. .. .. START: OUTPUT ENABLE BANK 0
3866 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3867 // .. .. .. .. START: OUTPUT ENABLE BANK 1
3868 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3869 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3870 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3871 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3872 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3873 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3874 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3875 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3876 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3877 // .. .. .. .. START: ADD 1 MS DELAY
3878 // .. .. .. ..
3879 EMIT_MASKDELAY(0XF8F00200, 1),
3880 // .. .. .. .. FINISH: ADD 1 MS DELAY
3881 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3882 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3883 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3884 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3885 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3886 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3887 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3888 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3889 // .. .. .. FINISH: ENET1 RESET
3890 // .. .. FINISH: ENET RESET
3891 // .. .. START: I2C RESET
3892 // .. .. .. START: I2C0 RESET
3893 // .. .. .. .. START: DIR MODE GPIO BANK0
3894 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
3895 // .. .. .. .. START: DIR MODE GPIO BANK1
3896 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
3897 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3898 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3899 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3900 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3901 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3902 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3903 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3904 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3905 // .. .. .. .. START: OUTPUT ENABLE
3906 // .. .. .. .. FINISH: OUTPUT ENABLE
3907 // .. .. .. .. START: OUTPUT ENABLE
3908 // .. .. .. .. FINISH: OUTPUT ENABLE
3909 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3910 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3911 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3912 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3913 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3914 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3915 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3916 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3917 // .. .. .. .. START: ADD 1 MS DELAY
3918 // .. .. .. ..
3919 EMIT_MASKDELAY(0XF8F00200, 1),
3920 // .. .. .. .. FINISH: ADD 1 MS DELAY
3921 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3922 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3923 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3924 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3925 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3926 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3927 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3928 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3929 // .. .. .. FINISH: I2C0 RESET
3930 // .. .. .. START: I2C1 RESET
3931 // .. .. .. .. START: DIR MODE GPIO BANK0
3932 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
3933 // .. .. .. .. START: DIR MODE GPIO BANK1
3934 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
3935 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3936 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3937 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3938 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3939 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3940 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3941 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3942 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3943 // .. .. .. .. START: OUTPUT ENABLE
3944 // .. .. .. .. FINISH: OUTPUT ENABLE
3945 // .. .. .. .. START: OUTPUT ENABLE
3946 // .. .. .. .. FINISH: OUTPUT ENABLE
3947 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3948 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3949 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3950 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3951 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3952 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3953 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3954 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3955 // .. .. .. .. START: ADD 1 MS DELAY
3956 // .. .. .. ..
3957 EMIT_MASKDELAY(0XF8F00200, 1),
3958 // .. .. .. .. FINISH: ADD 1 MS DELAY
3959 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3960 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3961 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3962 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3963 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3964 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3965 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3966 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3967 // .. .. .. FINISH: I2C1 RESET
3968 // .. .. FINISH: I2C RESET
3969 // .. .. START: NOR CHIP SELECT
3970 // .. .. .. START: DIR MODE BANK 0
3971 // .. .. .. FINISH: DIR MODE BANK 0
3972 // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3973 // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3974 // .. .. .. START: OUTPUT ENABLE BANK 0
3975 // .. .. .. FINISH: OUTPUT ENABLE BANK 0
3976 // .. .. FINISH: NOR CHIP SELECT
3977 // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
3978 // FINISH: top
3979 //
3980 EMIT_EXIT(),
3981
3982 //
3983};
3984
3985unsigned long ps7_post_config_3_0[] = {
3986 // START: top
3987 // .. START: SLCR SETTINGS
3988 // .. UNLOCK_KEY = 0XDF0D
3989 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
3990 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
3991 // ..
3992 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
3993 // .. FINISH: SLCR SETTINGS
3994 // .. START: ENABLING LEVEL SHIFTER
3995 // .. USER_LVL_INP_EN_0 = 1
3996 // .. ==> 0XF8000900[3:3] = 0x00000001U
3997 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
3998 // .. USER_LVL_OUT_EN_0 = 1
3999 // .. ==> 0XF8000900[2:2] = 0x00000001U
4000 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
4001 // .. USER_LVL_INP_EN_1 = 1
4002 // .. ==> 0XF8000900[1:1] = 0x00000001U
4003 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
4004 // .. USER_LVL_OUT_EN_1 = 1
4005 // .. ==> 0XF8000900[0:0] = 0x00000001U
4006 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4007 // ..
4008 EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
4009 // .. FINISH: ENABLING LEVEL SHIFTER
4010 // .. START: FPGA RESETS TO 0
4011 // .. reserved_3 = 0
4012 // .. ==> 0XF8000240[31:25] = 0x00000000U
4013 // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
4014 // .. reserved_FPGA_ACP_RST = 0
4015 // .. ==> 0XF8000240[24:24] = 0x00000000U
4016 // .. ==> MASK : 0x01000000U VAL : 0x00000000U
4017 // .. reserved_FPGA_AXDS3_RST = 0
4018 // .. ==> 0XF8000240[23:23] = 0x00000000U
4019 // .. ==> MASK : 0x00800000U VAL : 0x00000000U
4020 // .. reserved_FPGA_AXDS2_RST = 0
4021 // .. ==> 0XF8000240[22:22] = 0x00000000U
4022 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
4023 // .. reserved_FPGA_AXDS1_RST = 0
4024 // .. ==> 0XF8000240[21:21] = 0x00000000U
4025 // .. ==> MASK : 0x00200000U VAL : 0x00000000U
4026 // .. reserved_FPGA_AXDS0_RST = 0
4027 // .. ==> 0XF8000240[20:20] = 0x00000000U
4028 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
4029 // .. reserved_2 = 0
4030 // .. ==> 0XF8000240[19:18] = 0x00000000U
4031 // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
4032 // .. reserved_FSSW1_FPGA_RST = 0
4033 // .. ==> 0XF8000240[17:17] = 0x00000000U
4034 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
4035 // .. reserved_FSSW0_FPGA_RST = 0
4036 // .. ==> 0XF8000240[16:16] = 0x00000000U
4037 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
4038 // .. reserved_1 = 0
4039 // .. ==> 0XF8000240[15:14] = 0x00000000U
4040 // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
4041 // .. reserved_FPGA_FMSW1_RST = 0
4042 // .. ==> 0XF8000240[13:13] = 0x00000000U
4043 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
4044 // .. reserved_FPGA_FMSW0_RST = 0
4045 // .. ==> 0XF8000240[12:12] = 0x00000000U
4046 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
4047 // .. reserved_FPGA_DMA3_RST = 0
4048 // .. ==> 0XF8000240[11:11] = 0x00000000U
4049 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
4050 // .. reserved_FPGA_DMA2_RST = 0
4051 // .. ==> 0XF8000240[10:10] = 0x00000000U
4052 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
4053 // .. reserved_FPGA_DMA1_RST = 0
4054 // .. ==> 0XF8000240[9:9] = 0x00000000U
4055 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
4056 // .. reserved_FPGA_DMA0_RST = 0
4057 // .. ==> 0XF8000240[8:8] = 0x00000000U
4058 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
4059 // .. reserved = 0
4060 // .. ==> 0XF8000240[7:4] = 0x00000000U
4061 // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
4062 // .. FPGA3_OUT_RST = 0
4063 // .. ==> 0XF8000240[3:3] = 0x00000000U
4064 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
4065 // .. FPGA2_OUT_RST = 0
4066 // .. ==> 0XF8000240[2:2] = 0x00000000U
4067 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
4068 // .. FPGA1_OUT_RST = 0
4069 // .. ==> 0XF8000240[1:1] = 0x00000000U
4070 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
4071 // .. FPGA0_OUT_RST = 0
4072 // .. ==> 0XF8000240[0:0] = 0x00000000U
4073 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
4074 // ..
4075 EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
4076 // .. FINISH: FPGA RESETS TO 0
4077 // .. START: AFI REGISTERS
4078 // .. .. START: AFI0 REGISTERS
4079 // .. .. FINISH: AFI0 REGISTERS
4080 // .. .. START: AFI1 REGISTERS
4081 // .. .. FINISH: AFI1 REGISTERS
4082 // .. .. START: AFI2 REGISTERS
4083 // .. .. FINISH: AFI2 REGISTERS
4084 // .. .. START: AFI3 REGISTERS
4085 // .. .. FINISH: AFI3 REGISTERS
4086 // .. FINISH: AFI REGISTERS
4087 // .. START: LOCK IT BACK
4088 // .. LOCK_KEY = 0X767B
4089 // .. ==> 0XF8000004[15:0] = 0x0000767BU
4090 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
4091 // ..
4092 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4093 // .. FINISH: LOCK IT BACK
4094 // FINISH: top
4095 //
4096 EMIT_EXIT(),
4097
4098 //
4099};
4100
4101unsigned long ps7_debug_3_0[] = {
4102 // START: top
4103 // .. START: CROSS TRIGGER CONFIGURATIONS
4104 // .. .. START: UNLOCKING CTI REGISTERS
4105 // .. .. KEY = 0XC5ACCE55
4106 // .. .. ==> 0XF8898FB0[31:0] = 0xC5ACCE55U
4107 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
4108 // .. ..
4109 EMIT_MASKWRITE(0XF8898FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
4110 // .. .. KEY = 0XC5ACCE55
4111 // .. .. ==> 0XF8899FB0[31:0] = 0xC5ACCE55U
4112 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
4113 // .. ..
4114 EMIT_MASKWRITE(0XF8899FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
4115 // .. .. KEY = 0XC5ACCE55
4116 // .. .. ==> 0XF8809FB0[31:0] = 0xC5ACCE55U
4117 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
4118 // .. ..
4119 EMIT_MASKWRITE(0XF8809FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
4120 // .. .. FINISH: UNLOCKING CTI REGISTERS
4121 // .. .. START: ENABLING CTI MODULES AND CHANNELS
4122 // .. .. FINISH: ENABLING CTI MODULES AND CHANNELS
4123 // .. .. START: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
4124 // .. .. FINISH: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
4125 // .. FINISH: CROSS TRIGGER CONFIGURATIONS
4126 // FINISH: top
4127 //
4128 EMIT_EXIT(),
4129
4130 //
4131};
4132
4133unsigned long ps7_pll_init_data_2_0[] = {
4134 // START: top
4135 // .. START: SLCR SETTINGS
4136 // .. UNLOCK_KEY = 0XDF0D
4137 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4138 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
4139 // ..
4140 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4141 // .. FINISH: SLCR SETTINGS
4142 // .. START: PLL SLCR REGISTERS
4143 // .. .. START: ARM PLL INIT
4144 // .. .. PLL_RES = 0x2
4145 // .. .. ==> 0XF8000110[7:4] = 0x00000002U
4146 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
4147 // .. .. PLL_CP = 0x2
4148 // .. .. ==> 0XF8000110[11:8] = 0x00000002U
4149 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4150 // .. .. LOCK_CNT = 0xfa
4151 // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
4152 // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
4153 // .. ..
4154 EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
4155 // .. .. .. START: UPDATE FB_DIV
4156 // .. .. .. PLL_FDIV = 0x28
4157 // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
4158 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
4159 // .. .. ..
4160 EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
4161 // .. .. .. FINISH: UPDATE FB_DIV
4162 // .. .. .. START: BY PASS PLL
4163 // .. .. .. PLL_BYPASS_FORCE = 1
4164 // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
4165 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
4166 // .. .. ..
4167 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
4168 // .. .. .. FINISH: BY PASS PLL
4169 // .. .. .. START: ASSERT RESET
4170 // .. .. .. PLL_RESET = 1
4171 // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
4172 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4173 // .. .. ..
4174 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
4175 // .. .. .. FINISH: ASSERT RESET
4176 // .. .. .. START: DEASSERT RESET
4177 // .. .. .. PLL_RESET = 0
4178 // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
4179 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4180 // .. .. ..
4181 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
4182 // .. .. .. FINISH: DEASSERT RESET
4183 // .. .. .. START: CHECK PLL STATUS
4184 // .. .. .. ARM_PLL_LOCK = 1
4185 // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
4186 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4187 // .. .. ..
4188 EMIT_MASKPOLL(0XF800010C, 0x00000001U),
4189 // .. .. .. FINISH: CHECK PLL STATUS
4190 // .. .. .. START: REMOVE PLL BY PASS
4191 // .. .. .. PLL_BYPASS_FORCE = 0
4192 // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
4193 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
4194 // .. .. ..
4195 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
4196 // .. .. .. FINISH: REMOVE PLL BY PASS
4197 // .. .. .. SRCSEL = 0x0
4198 // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
4199 // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
4200 // .. .. .. DIVISOR = 0x2
4201 // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
4202 // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
4203 // .. .. .. CPU_6OR4XCLKACT = 0x1
4204 // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
4205 // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
4206 // .. .. .. CPU_3OR2XCLKACT = 0x1
4207 // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
4208 // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
4209 // .. .. .. CPU_2XCLKACT = 0x1
4210 // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
4211 // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
4212 // .. .. .. CPU_1XCLKACT = 0x1
4213 // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
4214 // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
4215 // .. .. .. CPU_PERI_CLKACT = 0x1
4216 // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
4217 // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
4218 // .. .. ..
4219 EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
4220 // .. .. FINISH: ARM PLL INIT
4221 // .. .. START: DDR PLL INIT
4222 // .. .. PLL_RES = 0x2
4223 // .. .. ==> 0XF8000114[7:4] = 0x00000002U
4224 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
4225 // .. .. PLL_CP = 0x2
4226 // .. .. ==> 0XF8000114[11:8] = 0x00000002U
4227 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4228 // .. .. LOCK_CNT = 0x12c
4229 // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
4230 // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
4231 // .. ..
4232 EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
4233 // .. .. .. START: UPDATE FB_DIV
4234 // .. .. .. PLL_FDIV = 0x20
4235 // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
4236 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
4237 // .. .. ..
4238 EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
4239 // .. .. .. FINISH: UPDATE FB_DIV
4240 // .. .. .. START: BY PASS PLL
4241 // .. .. .. PLL_BYPASS_FORCE = 1
4242 // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
4243 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
4244 // .. .. ..
4245 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
4246 // .. .. .. FINISH: BY PASS PLL
4247 // .. .. .. START: ASSERT RESET
4248 // .. .. .. PLL_RESET = 1
4249 // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
4250 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4251 // .. .. ..
4252 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
4253 // .. .. .. FINISH: ASSERT RESET
4254 // .. .. .. START: DEASSERT RESET
4255 // .. .. .. PLL_RESET = 0
4256 // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
4257 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4258 // .. .. ..
4259 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
4260 // .. .. .. FINISH: DEASSERT RESET
4261 // .. .. .. START: CHECK PLL STATUS
4262 // .. .. .. DDR_PLL_LOCK = 1
4263 // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
4264 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
4265 // .. .. ..
4266 EMIT_MASKPOLL(0XF800010C, 0x00000002U),
4267 // .. .. .. FINISH: CHECK PLL STATUS
4268 // .. .. .. START: REMOVE PLL BY PASS
4269 // .. .. .. PLL_BYPASS_FORCE = 0
4270 // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
4271 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
4272 // .. .. ..
4273 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
4274 // .. .. .. FINISH: REMOVE PLL BY PASS
4275 // .. .. .. DDR_3XCLKACT = 0x1
4276 // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
4277 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4278 // .. .. .. DDR_2XCLKACT = 0x1
4279 // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
4280 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
4281 // .. .. .. DDR_3XCLK_DIVISOR = 0x2
4282 // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
4283 // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
4284 // .. .. .. DDR_2XCLK_DIVISOR = 0x3
4285 // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
4286 // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
4287 // .. .. ..
4288 EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
4289 // .. .. FINISH: DDR PLL INIT
4290 // .. .. START: IO PLL INIT
4291 // .. .. PLL_RES = 0xc
4292 // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
4293 // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
4294 // .. .. PLL_CP = 0x2
4295 // .. .. ==> 0XF8000118[11:8] = 0x00000002U
4296 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4297 // .. .. LOCK_CNT = 0x145
4298 // .. .. ==> 0XF8000118[21:12] = 0x00000145U
4299 // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
4300 // .. ..
4301 EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
4302 // .. .. .. START: UPDATE FB_DIV
4303 // .. .. .. PLL_FDIV = 0x1e
4304 // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
4305 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
4306 // .. .. ..
4307 EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
4308 // .. .. .. FINISH: UPDATE FB_DIV
4309 // .. .. .. START: BY PASS PLL
4310 // .. .. .. PLL_BYPASS_FORCE = 1
4311 // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
4312 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
4313 // .. .. ..
4314 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
4315 // .. .. .. FINISH: BY PASS PLL
4316 // .. .. .. START: ASSERT RESET
4317 // .. .. .. PLL_RESET = 1
4318 // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
4319 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
4320 // .. .. ..
4321 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
4322 // .. .. .. FINISH: ASSERT RESET
4323 // .. .. .. START: DEASSERT RESET
4324 // .. .. .. PLL_RESET = 0
4325 // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
4326 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4327 // .. .. ..
4328 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
4329 // .. .. .. FINISH: DEASSERT RESET
4330 // .. .. .. START: CHECK PLL STATUS
4331 // .. .. .. IO_PLL_LOCK = 1
4332 // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
4333 // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
4334 // .. .. ..
4335 EMIT_MASKPOLL(0XF800010C, 0x00000004U),
4336 // .. .. .. FINISH: CHECK PLL STATUS
4337 // .. .. .. START: REMOVE PLL BY PASS
4338 // .. .. .. PLL_BYPASS_FORCE = 0
4339 // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
4340 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
4341 // .. .. ..
4342 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
4343 // .. .. .. FINISH: REMOVE PLL BY PASS
4344 // .. .. FINISH: IO PLL INIT
4345 // .. FINISH: PLL SLCR REGISTERS
4346 // .. START: LOCK IT BACK
4347 // .. LOCK_KEY = 0X767B
4348 // .. ==> 0XF8000004[15:0] = 0x0000767BU
4349 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
4350 // ..
4351 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4352 // .. FINISH: LOCK IT BACK
4353 // FINISH: top
4354 //
4355 EMIT_EXIT(),
4356
4357 //
4358};
4359
4360unsigned long ps7_clock_init_data_2_0[] = {
4361 // START: top
4362 // .. START: SLCR SETTINGS
4363 // .. UNLOCK_KEY = 0XDF0D
4364 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4365 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
4366 // ..
4367 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4368 // .. FINISH: SLCR SETTINGS
4369 // .. START: CLOCK CONTROL SLCR REGISTERS
4370 // .. CLKACT = 0x1
4371 // .. ==> 0XF8000128[0:0] = 0x00000001U
4372 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4373 // .. DIVISOR0 = 0x23
4374 // .. ==> 0XF8000128[13:8] = 0x00000023U
4375 // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
4376 // .. DIVISOR1 = 0x3
4377 // .. ==> 0XF8000128[25:20] = 0x00000003U
4378 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
4379 // ..
4380 EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
4381 // .. CLKACT = 0x1
4382 // .. ==> 0XF8000138[0:0] = 0x00000001U
4383 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4384 // .. SRCSEL = 0x0
4385 // .. ==> 0XF8000138[4:4] = 0x00000000U
4386 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
4387 // ..
4388 EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
4389 // .. CLKACT = 0x1
4390 // .. ==> 0XF8000140[0:0] = 0x00000001U
4391 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4392 // .. SRCSEL = 0x0
4393 // .. ==> 0XF8000140[6:4] = 0x00000000U
4394 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
4395 // .. DIVISOR = 0x8
4396 // .. ==> 0XF8000140[13:8] = 0x00000008U
4397 // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
4398 // .. DIVISOR1 = 0x1
4399 // .. ==> 0XF8000140[25:20] = 0x00000001U
4400 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4401 // ..
4402 EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00100801U),
4403 // .. CLKACT = 0x1
4404 // .. ==> 0XF800014C[0:0] = 0x00000001U
4405 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4406 // .. SRCSEL = 0x0
4407 // .. ==> 0XF800014C[5:4] = 0x00000000U
4408 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4409 // .. DIVISOR = 0x5
4410 // .. ==> 0XF800014C[13:8] = 0x00000005U
4411 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
4412 // ..
4413 EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
4414 // .. CLKACT0 = 0x1
4415 // .. ==> 0XF8000150[0:0] = 0x00000001U
4416 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4417 // .. CLKACT1 = 0x0
4418 // .. ==> 0XF8000150[1:1] = 0x00000000U
4419 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
4420 // .. SRCSEL = 0x0
4421 // .. ==> 0XF8000150[5:4] = 0x00000000U
4422 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4423 // .. DIVISOR = 0x14
4424 // .. ==> 0XF8000150[13:8] = 0x00000014U
4425 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4426 // ..
4427 EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
4428 // .. CLKACT0 = 0x0
4429 // .. ==> 0XF8000154[0:0] = 0x00000000U
4430 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
4431 // .. CLKACT1 = 0x1
4432 // .. ==> 0XF8000154[1:1] = 0x00000001U
4433 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
4434 // .. SRCSEL = 0x0
4435 // .. ==> 0XF8000154[5:4] = 0x00000000U
4436 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4437 // .. DIVISOR = 0x14
4438 // .. ==> 0XF8000154[13:8] = 0x00000014U
4439 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4440 // ..
4441 EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
4442 // .. CLKACT = 0x1
4443 // .. ==> 0XF8000168[0:0] = 0x00000001U
4444 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4445 // .. SRCSEL = 0x0
4446 // .. ==> 0XF8000168[5:4] = 0x00000000U
4447 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4448 // .. DIVISOR = 0x5
4449 // .. ==> 0XF8000168[13:8] = 0x00000005U
4450 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
4451 // ..
4452 EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
4453 // .. SRCSEL = 0x0
4454 // .. ==> 0XF8000170[5:4] = 0x00000000U
4455 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4456 // .. DIVISOR0 = 0xa
4457 // .. ==> 0XF8000170[13:8] = 0x0000000AU
4458 // .. ==> MASK : 0x00003F00U VAL : 0x00000A00U
4459 // .. DIVISOR1 = 0x1
4460 // .. ==> 0XF8000170[25:20] = 0x00000001U
4461 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4462 // ..
4463 EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00100A00U),
4464 // .. SRCSEL = 0x0
4465 // .. ==> 0XF8000180[5:4] = 0x00000000U
4466 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4467 // .. DIVISOR0 = 0x7
4468 // .. ==> 0XF8000180[13:8] = 0x00000007U
4469 // .. ==> MASK : 0x00003F00U VAL : 0x00000700U
4470 // .. DIVISOR1 = 0x1
4471 // .. ==> 0XF8000180[25:20] = 0x00000001U
4472 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4473 // ..
4474 EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00100700U),
4475 // .. SRCSEL = 0x0
4476 // .. ==> 0XF8000190[5:4] = 0x00000000U
4477 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4478 // .. DIVISOR0 = 0x14
4479 // .. ==> 0XF8000190[13:8] = 0x00000014U
4480 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4481 // .. DIVISOR1 = 0x1
4482 // .. ==> 0XF8000190[25:20] = 0x00000001U
4483 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4484 // ..
4485 EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
4486 // .. SRCSEL = 0x0
4487 // .. ==> 0XF80001A0[5:4] = 0x00000000U
4488 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
4489 // .. DIVISOR0 = 0x14
4490 // .. ==> 0XF80001A0[13:8] = 0x00000014U
4491 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
4492 // .. DIVISOR1 = 0x1
4493 // .. ==> 0XF80001A0[25:20] = 0x00000001U
4494 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
4495 // ..
4496 EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
4497 // .. CLK_621_TRUE = 0x1
4498 // .. ==> 0XF80001C4[0:0] = 0x00000001U
4499 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4500 // ..
4501 EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
4502 // .. DMA_CPU_2XCLKACT = 0x1
4503 // .. ==> 0XF800012C[0:0] = 0x00000001U
4504 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
4505 // .. USB0_CPU_1XCLKACT = 0x1
4506 // .. ==> 0XF800012C[2:2] = 0x00000001U
4507 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
4508 // .. USB1_CPU_1XCLKACT = 0x1
4509 // .. ==> 0XF800012C[3:3] = 0x00000001U
4510 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
4511 // .. GEM0_CPU_1XCLKACT = 0x1
4512 // .. ==> 0XF800012C[6:6] = 0x00000001U
4513 // .. ==> MASK : 0x00000040U VAL : 0x00000040U
4514 // .. GEM1_CPU_1XCLKACT = 0x0
4515 // .. ==> 0XF800012C[7:7] = 0x00000000U
4516 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
4517 // .. SDI0_CPU_1XCLKACT = 0x1
4518 // .. ==> 0XF800012C[10:10] = 0x00000001U
4519 // .. ==> MASK : 0x00000400U VAL : 0x00000400U
4520 // .. SDI1_CPU_1XCLKACT = 0x0
4521 // .. ==> 0XF800012C[11:11] = 0x00000000U
4522 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
4523 // .. SPI0_CPU_1XCLKACT = 0x0
4524 // .. ==> 0XF800012C[14:14] = 0x00000000U
4525 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
4526 // .. SPI1_CPU_1XCLKACT = 0x0
4527 // .. ==> 0XF800012C[15:15] = 0x00000000U
4528 // .. ==> MASK : 0x00008000U VAL : 0x00000000U
4529 // .. CAN0_CPU_1XCLKACT = 0x0
4530 // .. ==> 0XF800012C[16:16] = 0x00000000U
4531 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
4532 // .. CAN1_CPU_1XCLKACT = 0x0
4533 // .. ==> 0XF800012C[17:17] = 0x00000000U
4534 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
4535 // .. I2C0_CPU_1XCLKACT = 0x1
4536 // .. ==> 0XF800012C[18:18] = 0x00000001U
4537 // .. ==> MASK : 0x00040000U VAL : 0x00040000U
4538 // .. I2C1_CPU_1XCLKACT = 0x1
4539 // .. ==> 0XF800012C[19:19] = 0x00000001U
4540 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
4541 // .. UART0_CPU_1XCLKACT = 0x0
4542 // .. ==> 0XF800012C[20:20] = 0x00000000U
4543 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
4544 // .. UART1_CPU_1XCLKACT = 0x1
4545 // .. ==> 0XF800012C[21:21] = 0x00000001U
4546 // .. ==> MASK : 0x00200000U VAL : 0x00200000U
4547 // .. GPIO_CPU_1XCLKACT = 0x1
4548 // .. ==> 0XF800012C[22:22] = 0x00000001U
4549 // .. ==> MASK : 0x00400000U VAL : 0x00400000U
4550 // .. LQSPI_CPU_1XCLKACT = 0x1
4551 // .. ==> 0XF800012C[23:23] = 0x00000001U
4552 // .. ==> MASK : 0x00800000U VAL : 0x00800000U
4553 // .. SMC_CPU_1XCLKACT = 0x1
4554 // .. ==> 0XF800012C[24:24] = 0x00000001U
4555 // .. ==> MASK : 0x01000000U VAL : 0x01000000U
4556 // ..
4557 EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01EC044DU),
4558 // .. FINISH: CLOCK CONTROL SLCR REGISTERS
4559 // .. START: THIS SHOULD BE BLANK
4560 // .. FINISH: THIS SHOULD BE BLANK
4561 // .. START: LOCK IT BACK
4562 // .. LOCK_KEY = 0X767B
4563 // .. ==> 0XF8000004[15:0] = 0x0000767BU
4564 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
4565 // ..
4566 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4567 // .. FINISH: LOCK IT BACK
4568 // FINISH: top
4569 //
4570 EMIT_EXIT(),
4571
4572 //
4573};
4574
4575unsigned long ps7_ddr_init_data_2_0[] = {
4576 // START: top
4577 // .. START: DDR INITIALIZATION
4578 // .. .. START: LOCK DDR
4579 // .. .. reg_ddrc_soft_rstb = 0
4580 // .. .. ==> 0XF8006000[0:0] = 0x00000000U
4581 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4582 // .. .. reg_ddrc_powerdown_en = 0x0
4583 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
4584 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
4585 // .. .. reg_ddrc_data_bus_width = 0x0
4586 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
4587 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
4588 // .. .. reg_ddrc_burst8_refresh = 0x0
4589 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
4590 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
4591 // .. .. reg_ddrc_rdwr_idle_gap = 0x1
4592 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
4593 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
4594 // .. .. reg_ddrc_dis_rd_bypass = 0x0
4595 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
4596 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
4597 // .. .. reg_ddrc_dis_act_bypass = 0x0
4598 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
4599 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
4600 // .. .. reg_ddrc_dis_auto_refresh = 0x0
4601 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
4602 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
4603 // .. ..
4604 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
4605 // .. .. FINISH: LOCK DDR
4606 // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
4607 // .. .. ==> 0XF8006004[11:0] = 0x00000081U
4608 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
4609 // .. .. reg_ddrc_active_ranks = 0x1
4610 // .. .. ==> 0XF8006004[13:12] = 0x00000001U
4611 // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
4612 // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
4613 // .. .. ==> 0XF8006004[18:14] = 0x00000000U
4614 // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
4615 // .. .. reg_ddrc_wr_odt_block = 0x1
4616 // .. .. ==> 0XF8006004[20:19] = 0x00000001U
4617 // .. .. ==> MASK : 0x00180000U VAL : 0x00080000U
4618 // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
4619 // .. .. ==> 0XF8006004[21:21] = 0x00000000U
4620 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
4621 // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
4622 // .. .. ==> 0XF8006004[26:22] = 0x00000000U
4623 // .. .. ==> MASK : 0x07C00000U VAL : 0x00000000U
4624 // .. .. reg_ddrc_addrmap_open_bank = 0x0
4625 // .. .. ==> 0XF8006004[27:27] = 0x00000000U
4626 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
4627 // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
4628 // .. .. ==> 0XF8006004[28:28] = 0x00000000U
4629 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
4630 // .. ..
4631 EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
4632 // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
4633 // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
4634 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
4635 // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
4636 // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
4637 // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
4638 // .. .. reg_ddrc_hpr_xact_run_length = 0xf
4639 // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
4640 // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
4641 // .. ..
4642 EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
4643 // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
4644 // .. .. ==> 0XF800600C[10:0] = 0x00000001U
4645 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
4646 // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
4647 // .. .. ==> 0XF800600C[21:11] = 0x00000002U
4648 // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
4649 // .. .. reg_ddrc_lpr_xact_run_length = 0x8
4650 // .. .. ==> 0XF800600C[25:22] = 0x00000008U
4651 // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
4652 // .. ..
4653 EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
4654 // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
4655 // .. .. ==> 0XF8006010[10:0] = 0x00000001U
4656 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
4657 // .. .. reg_ddrc_w_xact_run_length = 0x8
4658 // .. .. ==> 0XF8006010[14:11] = 0x00000008U
4659 // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
4660 // .. .. reg_ddrc_w_max_starve_x32 = 0x2
4661 // .. .. ==> 0XF8006010[25:15] = 0x00000002U
4662 // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
4663 // .. ..
4664 EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
4665 // .. .. reg_ddrc_t_rc = 0x1b
4666 // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
4667 // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001BU
4668 // .. .. reg_ddrc_t_rfc_min = 0x56
4669 // .. .. ==> 0XF8006014[13:6] = 0x00000056U
4670 // .. .. ==> MASK : 0x00003FC0U VAL : 0x00001580U
4671 // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
4672 // .. .. ==> 0XF8006014[20:14] = 0x00000010U
4673 // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
4674 // .. ..
4675 EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
4676 // .. .. reg_ddrc_wr2pre = 0x12
4677 // .. .. ==> 0XF8006018[4:0] = 0x00000012U
4678 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
4679 // .. .. reg_ddrc_powerdown_to_x32 = 0x6
4680 // .. .. ==> 0XF8006018[9:5] = 0x00000006U
4681 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
4682 // .. .. reg_ddrc_t_faw = 0x18
4683 // .. .. ==> 0XF8006018[15:10] = 0x00000018U
4684 // .. .. ==> MASK : 0x0000FC00U VAL : 0x00006000U
4685 // .. .. reg_ddrc_t_ras_max = 0x24
4686 // .. .. ==> 0XF8006018[21:16] = 0x00000024U
4687 // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
4688 // .. .. reg_ddrc_t_ras_min = 0x14
4689 // .. .. ==> 0XF8006018[26:22] = 0x00000014U
4690 // .. .. ==> MASK : 0x07C00000U VAL : 0x05000000U
4691 // .. .. reg_ddrc_t_cke = 0x4
4692 // .. .. ==> 0XF8006018[31:28] = 0x00000004U
4693 // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
4694 // .. ..
4695 EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452460D2U),
4696 // .. .. reg_ddrc_write_latency = 0x5
4697 // .. .. ==> 0XF800601C[4:0] = 0x00000005U
4698 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
4699 // .. .. reg_ddrc_rd2wr = 0x7
4700 // .. .. ==> 0XF800601C[9:5] = 0x00000007U
4701 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
4702 // .. .. reg_ddrc_wr2rd = 0xe
4703 // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
4704 // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
4705 // .. .. reg_ddrc_t_xp = 0x4
4706 // .. .. ==> 0XF800601C[19:15] = 0x00000004U
4707 // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
4708 // .. .. reg_ddrc_pad_pd = 0x0
4709 // .. .. ==> 0XF800601C[22:20] = 0x00000000U
4710 // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
4711 // .. .. reg_ddrc_rd2pre = 0x4
4712 // .. .. ==> 0XF800601C[27:23] = 0x00000004U
4713 // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
4714 // .. .. reg_ddrc_t_rcd = 0x7
4715 // .. .. ==> 0XF800601C[31:28] = 0x00000007U
4716 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
4717 // .. ..
4718 EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
4719 // .. .. reg_ddrc_t_ccd = 0x4
4720 // .. .. ==> 0XF8006020[4:2] = 0x00000004U
4721 // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
4722 // .. .. reg_ddrc_t_rrd = 0x6
4723 // .. .. ==> 0XF8006020[7:5] = 0x00000006U
4724 // .. .. ==> MASK : 0x000000E0U VAL : 0x000000C0U
4725 // .. .. reg_ddrc_refresh_margin = 0x2
4726 // .. .. ==> 0XF8006020[11:8] = 0x00000002U
4727 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
4728 // .. .. reg_ddrc_t_rp = 0x7
4729 // .. .. ==> 0XF8006020[15:12] = 0x00000007U
4730 // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
4731 // .. .. reg_ddrc_refresh_to_x32 = 0x8
4732 // .. .. ==> 0XF8006020[20:16] = 0x00000008U
4733 // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
4734 // .. .. reg_ddrc_sdram = 0x1
4735 // .. .. ==> 0XF8006020[21:21] = 0x00000001U
4736 // .. .. ==> MASK : 0x00200000U VAL : 0x00200000U
4737 // .. .. reg_ddrc_mobile = 0x0
4738 // .. .. ==> 0XF8006020[22:22] = 0x00000000U
4739 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
4740 // .. .. reg_ddrc_clock_stop_en = 0x0
4741 // .. .. ==> 0XF8006020[23:23] = 0x00000000U
4742 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
4743 // .. .. reg_ddrc_read_latency = 0x7
4744 // .. .. ==> 0XF8006020[28:24] = 0x00000007U
4745 // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
4746 // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
4747 // .. .. ==> 0XF8006020[29:29] = 0x00000001U
4748 // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
4749 // .. .. reg_ddrc_dis_pad_pd = 0x0
4750 // .. .. ==> 0XF8006020[30:30] = 0x00000000U
4751 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
4752 // .. .. reg_ddrc_loopback = 0x0
4753 // .. .. ==> 0XF8006020[31:31] = 0x00000000U
4754 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
4755 // .. ..
4756 EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x272872D0U),
4757 // .. .. reg_ddrc_en_2t_timing_mode = 0x0
4758 // .. .. ==> 0XF8006024[0:0] = 0x00000000U
4759 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4760 // .. .. reg_ddrc_prefer_write = 0x0
4761 // .. .. ==> 0XF8006024[1:1] = 0x00000000U
4762 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
4763 // .. .. reg_ddrc_max_rank_rd = 0xf
4764 // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
4765 // .. .. ==> MASK : 0x0000003CU VAL : 0x0000003CU
4766 // .. .. reg_ddrc_mr_wr = 0x0
4767 // .. .. ==> 0XF8006024[6:6] = 0x00000000U
4768 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
4769 // .. .. reg_ddrc_mr_addr = 0x0
4770 // .. .. ==> 0XF8006024[8:7] = 0x00000000U
4771 // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
4772 // .. .. reg_ddrc_mr_data = 0x0
4773 // .. .. ==> 0XF8006024[24:9] = 0x00000000U
4774 // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
4775 // .. .. ddrc_reg_mr_wr_busy = 0x0
4776 // .. .. ==> 0XF8006024[25:25] = 0x00000000U
4777 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
4778 // .. .. reg_ddrc_mr_type = 0x0
4779 // .. .. ==> 0XF8006024[26:26] = 0x00000000U
4780 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
4781 // .. .. reg_ddrc_mr_rdata_valid = 0x0
4782 // .. .. ==> 0XF8006024[27:27] = 0x00000000U
4783 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
4784 // .. ..
4785 EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
4786 // .. .. reg_ddrc_final_wait_x32 = 0x7
4787 // .. .. ==> 0XF8006028[6:0] = 0x00000007U
4788 // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
4789 // .. .. reg_ddrc_pre_ocd_x32 = 0x0
4790 // .. .. ==> 0XF8006028[10:7] = 0x00000000U
4791 // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
4792 // .. .. reg_ddrc_t_mrd = 0x4
4793 // .. .. ==> 0XF8006028[13:11] = 0x00000004U
4794 // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
4795 // .. ..
4796 EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
4797 // .. .. reg_ddrc_emr2 = 0x8
4798 // .. .. ==> 0XF800602C[15:0] = 0x00000008U
4799 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
4800 // .. .. reg_ddrc_emr3 = 0x0
4801 // .. .. ==> 0XF800602C[31:16] = 0x00000000U
4802 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
4803 // .. ..
4804 EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
4805 // .. .. reg_ddrc_mr = 0x930
4806 // .. .. ==> 0XF8006030[15:0] = 0x00000930U
4807 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
4808 // .. .. reg_ddrc_emr = 0x4
4809 // .. .. ==> 0XF8006030[31:16] = 0x00000004U
4810 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
4811 // .. ..
4812 EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
4813 // .. .. reg_ddrc_burst_rdwr = 0x4
4814 // .. .. ==> 0XF8006034[3:0] = 0x00000004U
4815 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
4816 // .. .. reg_ddrc_pre_cke_x1024 = 0x105
4817 // .. .. ==> 0XF8006034[13:4] = 0x00000105U
4818 // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
4819 // .. .. reg_ddrc_post_cke_x1024 = 0x1
4820 // .. .. ==> 0XF8006034[25:16] = 0x00000001U
4821 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
4822 // .. .. reg_ddrc_burstchop = 0x0
4823 // .. .. ==> 0XF8006034[28:28] = 0x00000000U
4824 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
4825 // .. ..
4826 EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
4827 // .. .. reg_ddrc_force_low_pri_n = 0x0
4828 // .. .. ==> 0XF8006038[0:0] = 0x00000000U
4829 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
4830 // .. .. reg_ddrc_dis_dq = 0x0
4831 // .. .. ==> 0XF8006038[1:1] = 0x00000000U
4832 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
4833 // .. .. reg_phy_debug_mode = 0x0
4834 // .. .. ==> 0XF8006038[6:6] = 0x00000000U
4835 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
4836 // .. .. reg_phy_wr_level_start = 0x0
4837 // .. .. ==> 0XF8006038[7:7] = 0x00000000U
4838 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
4839 // .. .. reg_phy_rd_level_start = 0x0
4840 // .. .. ==> 0XF8006038[8:8] = 0x00000000U
4841 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
4842 // .. .. reg_phy_dq0_wait_t = 0x0
4843 // .. .. ==> 0XF8006038[12:9] = 0x00000000U
4844 // .. .. ==> MASK : 0x00001E00U VAL : 0x00000000U
4845 // .. ..
4846 EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
4847 // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
4848 // .. .. ==> 0XF800603C[3:0] = 0x00000007U
4849 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
4850 // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
4851 // .. .. ==> 0XF800603C[7:4] = 0x00000007U
4852 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
4853 // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
4854 // .. .. ==> 0XF800603C[11:8] = 0x00000007U
4855 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
4856 // .. .. reg_ddrc_addrmap_col_b5 = 0x0
4857 // .. .. ==> 0XF800603C[15:12] = 0x00000000U
4858 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
4859 // .. .. reg_ddrc_addrmap_col_b6 = 0x0
4860 // .. .. ==> 0XF800603C[19:16] = 0x00000000U
4861 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
4862 // .. ..
4863 EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
4864 // .. .. reg_ddrc_addrmap_col_b2 = 0x0
4865 // .. .. ==> 0XF8006040[3:0] = 0x00000000U
4866 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
4867 // .. .. reg_ddrc_addrmap_col_b3 = 0x0
4868 // .. .. ==> 0XF8006040[7:4] = 0x00000000U
4869 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
4870 // .. .. reg_ddrc_addrmap_col_b4 = 0x0
4871 // .. .. ==> 0XF8006040[11:8] = 0x00000000U
4872 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
4873 // .. .. reg_ddrc_addrmap_col_b7 = 0x0
4874 // .. .. ==> 0XF8006040[15:12] = 0x00000000U
4875 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
4876 // .. .. reg_ddrc_addrmap_col_b8 = 0x0
4877 // .. .. ==> 0XF8006040[19:16] = 0x00000000U
4878 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
4879 // .. .. reg_ddrc_addrmap_col_b9 = 0xf
4880 // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
4881 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
4882 // .. .. reg_ddrc_addrmap_col_b10 = 0xf
4883 // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
4884 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
4885 // .. .. reg_ddrc_addrmap_col_b11 = 0xf
4886 // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
4887 // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
4888 // .. ..
4889 EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
4890 // .. .. reg_ddrc_addrmap_row_b0 = 0x6
4891 // .. .. ==> 0XF8006044[3:0] = 0x00000006U
4892 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
4893 // .. .. reg_ddrc_addrmap_row_b1 = 0x6
4894 // .. .. ==> 0XF8006044[7:4] = 0x00000006U
4895 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
4896 // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
4897 // .. .. ==> 0XF8006044[11:8] = 0x00000006U
4898 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
4899 // .. .. reg_ddrc_addrmap_row_b12 = 0x6
4900 // .. .. ==> 0XF8006044[15:12] = 0x00000006U
4901 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
4902 // .. .. reg_ddrc_addrmap_row_b13 = 0x6
4903 // .. .. ==> 0XF8006044[19:16] = 0x00000006U
4904 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
4905 // .. .. reg_ddrc_addrmap_row_b14 = 0xf
4906 // .. .. ==> 0XF8006044[23:20] = 0x0000000FU
4907 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
4908 // .. .. reg_ddrc_addrmap_row_b15 = 0xf
4909 // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
4910 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
4911 // .. ..
4912 EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0FF66666U),
4913 // .. .. reg_ddrc_rank0_rd_odt = 0x0
4914 // .. .. ==> 0XF8006048[2:0] = 0x00000000U
4915 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
4916 // .. .. reg_ddrc_rank0_wr_odt = 0x1
4917 // .. .. ==> 0XF8006048[5:3] = 0x00000001U
4918 // .. .. ==> MASK : 0x00000038U VAL : 0x00000008U
4919 // .. .. reg_ddrc_rank1_rd_odt = 0x1
4920 // .. .. ==> 0XF8006048[8:6] = 0x00000001U
4921 // .. .. ==> MASK : 0x000001C0U VAL : 0x00000040U
4922 // .. .. reg_ddrc_rank1_wr_odt = 0x1
4923 // .. .. ==> 0XF8006048[11:9] = 0x00000001U
4924 // .. .. ==> MASK : 0x00000E00U VAL : 0x00000200U
4925 // .. .. reg_phy_rd_local_odt = 0x0
4926 // .. .. ==> 0XF8006048[13:12] = 0x00000000U
4927 // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
4928 // .. .. reg_phy_wr_local_odt = 0x3
4929 // .. .. ==> 0XF8006048[15:14] = 0x00000003U
4930 // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
4931 // .. .. reg_phy_idle_local_odt = 0x3
4932 // .. .. ==> 0XF8006048[17:16] = 0x00000003U
4933 // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
4934 // .. .. reg_ddrc_rank2_rd_odt = 0x0
4935 // .. .. ==> 0XF8006048[20:18] = 0x00000000U
4936 // .. .. ==> MASK : 0x001C0000U VAL : 0x00000000U
4937 // .. .. reg_ddrc_rank2_wr_odt = 0x0
4938 // .. .. ==> 0XF8006048[23:21] = 0x00000000U
4939 // .. .. ==> MASK : 0x00E00000U VAL : 0x00000000U
4940 // .. .. reg_ddrc_rank3_rd_odt = 0x0
4941 // .. .. ==> 0XF8006048[26:24] = 0x00000000U
4942 // .. .. ==> MASK : 0x07000000U VAL : 0x00000000U
4943 // .. .. reg_ddrc_rank3_wr_odt = 0x0
4944 // .. .. ==> 0XF8006048[29:27] = 0x00000000U
4945 // .. .. ==> MASK : 0x38000000U VAL : 0x00000000U
4946 // .. ..
4947 EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
4948 // .. .. reg_phy_rd_cmd_to_data = 0x0
4949 // .. .. ==> 0XF8006050[3:0] = 0x00000000U
4950 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
4951 // .. .. reg_phy_wr_cmd_to_data = 0x0
4952 // .. .. ==> 0XF8006050[7:4] = 0x00000000U
4953 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
4954 // .. .. reg_phy_rdc_we_to_re_delay = 0x8
4955 // .. .. ==> 0XF8006050[11:8] = 0x00000008U
4956 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
4957 // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
4958 // .. .. ==> 0XF8006050[15:15] = 0x00000000U
4959 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
4960 // .. .. reg_phy_use_fixed_re = 0x1
4961 // .. .. ==> 0XF8006050[16:16] = 0x00000001U
4962 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
4963 // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
4964 // .. .. ==> 0XF8006050[17:17] = 0x00000000U
4965 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
4966 // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
4967 // .. .. ==> 0XF8006050[18:18] = 0x00000000U
4968 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
4969 // .. .. reg_phy_clk_stall_level = 0x0
4970 // .. .. ==> 0XF8006050[19:19] = 0x00000000U
4971 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
4972 // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
4973 // .. .. ==> 0XF8006050[27:24] = 0x00000007U
4974 // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
4975 // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
4976 // .. .. ==> 0XF8006050[31:28] = 0x00000007U
4977 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
4978 // .. ..
4979 EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
4980 // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
4981 // .. .. ==> 0XF8006058[7:0] = 0x00000001U
4982 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000001U
4983 // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
4984 // .. .. ==> 0XF8006058[15:8] = 0x00000001U
4985 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000100U
4986 // .. .. reg_ddrc_dis_dll_calib = 0x0
4987 // .. .. ==> 0XF8006058[16:16] = 0x00000000U
4988 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
4989 // .. ..
4990 EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
4991 // .. .. reg_ddrc_rd_odt_delay = 0x3
4992 // .. .. ==> 0XF800605C[3:0] = 0x00000003U
4993 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
4994 // .. .. reg_ddrc_wr_odt_delay = 0x0
4995 // .. .. ==> 0XF800605C[7:4] = 0x00000000U
4996 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
4997 // .. .. reg_ddrc_rd_odt_hold = 0x0
4998 // .. .. ==> 0XF800605C[11:8] = 0x00000000U
4999 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
5000 // .. .. reg_ddrc_wr_odt_hold = 0x5
5001 // .. .. ==> 0XF800605C[15:12] = 0x00000005U
5002 // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
5003 // .. ..
5004 EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
5005 // .. .. reg_ddrc_pageclose = 0x0
5006 // .. .. ==> 0XF8006060[0:0] = 0x00000000U
5007 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5008 // .. .. reg_ddrc_lpr_num_entries = 0x1f
5009 // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
5010 // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
5011 // .. .. reg_ddrc_auto_pre_en = 0x0
5012 // .. .. ==> 0XF8006060[7:7] = 0x00000000U
5013 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
5014 // .. .. reg_ddrc_refresh_update_level = 0x0
5015 // .. .. ==> 0XF8006060[8:8] = 0x00000000U
5016 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
5017 // .. .. reg_ddrc_dis_wc = 0x0
5018 // .. .. ==> 0XF8006060[9:9] = 0x00000000U
5019 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
5020 // .. .. reg_ddrc_dis_collision_page_opt = 0x0
5021 // .. .. ==> 0XF8006060[10:10] = 0x00000000U
5022 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5023 // .. .. reg_ddrc_selfref_en = 0x0
5024 // .. .. ==> 0XF8006060[12:12] = 0x00000000U
5025 // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
5026 // .. ..
5027 EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
5028 // .. .. reg_ddrc_go2critical_hysteresis = 0x0
5029 // .. .. ==> 0XF8006064[12:5] = 0x00000000U
5030 // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
5031 // .. .. reg_arb_go2critical_en = 0x1
5032 // .. .. ==> 0XF8006064[17:17] = 0x00000001U
5033 // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
5034 // .. ..
5035 EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
5036 // .. .. reg_ddrc_wrlvl_ww = 0x41
5037 // .. .. ==> 0XF8006068[7:0] = 0x00000041U
5038 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
5039 // .. .. reg_ddrc_rdlvl_rr = 0x41
5040 // .. .. ==> 0XF8006068[15:8] = 0x00000041U
5041 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
5042 // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
5043 // .. .. ==> 0XF8006068[25:16] = 0x00000028U
5044 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
5045 // .. ..
5046 EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
5047 // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
5048 // .. .. ==> 0XF800606C[7:0] = 0x00000010U
5049 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
5050 // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
5051 // .. .. ==> 0XF800606C[15:8] = 0x00000016U
5052 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
5053 // .. ..
5054 EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
5055 // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
5056 // .. .. ==> 0XF8006078[3:0] = 0x00000001U
5057 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000001U
5058 // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
5059 // .. .. ==> 0XF8006078[7:4] = 0x00000001U
5060 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000010U
5061 // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
5062 // .. .. ==> 0XF8006078[11:8] = 0x00000001U
5063 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000100U
5064 // .. .. reg_ddrc_t_cksre = 0x6
5065 // .. .. ==> 0XF8006078[15:12] = 0x00000006U
5066 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
5067 // .. .. reg_ddrc_t_cksrx = 0x6
5068 // .. .. ==> 0XF8006078[19:16] = 0x00000006U
5069 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
5070 // .. .. reg_ddrc_t_ckesr = 0x4
5071 // .. .. ==> 0XF8006078[25:20] = 0x00000004U
5072 // .. .. ==> MASK : 0x03F00000U VAL : 0x00400000U
5073 // .. ..
5074 EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
5075 // .. .. reg_ddrc_t_ckpde = 0x2
5076 // .. .. ==> 0XF800607C[3:0] = 0x00000002U
5077 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000002U
5078 // .. .. reg_ddrc_t_ckpdx = 0x2
5079 // .. .. ==> 0XF800607C[7:4] = 0x00000002U
5080 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
5081 // .. .. reg_ddrc_t_ckdpde = 0x2
5082 // .. .. ==> 0XF800607C[11:8] = 0x00000002U
5083 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
5084 // .. .. reg_ddrc_t_ckdpdx = 0x2
5085 // .. .. ==> 0XF800607C[15:12] = 0x00000002U
5086 // .. .. ==> MASK : 0x0000F000U VAL : 0x00002000U
5087 // .. .. reg_ddrc_t_ckcsx = 0x3
5088 // .. .. ==> 0XF800607C[19:16] = 0x00000003U
5089 // .. .. ==> MASK : 0x000F0000U VAL : 0x00030000U
5090 // .. ..
5091 EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
5092 // .. .. refresh_timer0_start_value_x32 = 0x0
5093 // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
5094 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000000U
5095 // .. .. refresh_timer1_start_value_x32 = 0x8
5096 // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
5097 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00008000U
5098 // .. ..
5099 EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
5100 // .. .. reg_ddrc_dis_auto_zq = 0x0
5101 // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
5102 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5103 // .. .. reg_ddrc_ddr3 = 0x1
5104 // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
5105 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
5106 // .. .. reg_ddrc_t_mod = 0x200
5107 // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
5108 // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
5109 // .. .. reg_ddrc_t_zq_long_nop = 0x200
5110 // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
5111 // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
5112 // .. .. reg_ddrc_t_zq_short_nop = 0x40
5113 // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
5114 // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
5115 // .. ..
5116 EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
5117 // .. .. t_zq_short_interval_x1024 = 0xcb73
5118 // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
5119 // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
5120 // .. .. dram_rstn_x1024 = 0x69
5121 // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
5122 // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
5123 // .. ..
5124 EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
5125 // .. .. deeppowerdown_en = 0x0
5126 // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
5127 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5128 // .. .. deeppowerdown_to_x1024 = 0xff
5129 // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
5130 // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
5131 // .. ..
5132 EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
5133 // .. .. dfi_wrlvl_max_x1024 = 0xfff
5134 // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
5135 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
5136 // .. .. dfi_rdlvl_max_x1024 = 0xfff
5137 // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
5138 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
5139 // .. .. ddrc_reg_twrlvl_max_error = 0x0
5140 // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
5141 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
5142 // .. .. ddrc_reg_trdlvl_max_error = 0x0
5143 // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
5144 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
5145 // .. .. reg_ddrc_dfi_wr_level_en = 0x1
5146 // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
5147 // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
5148 // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
5149 // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
5150 // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
5151 // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
5152 // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
5153 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
5154 // .. ..
5155 EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
5156 // .. .. reg_ddrc_2t_delay = 0x0
5157 // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
5158 // .. .. ==> MASK : 0x000001FFU VAL : 0x00000000U
5159 // .. .. reg_ddrc_skip_ocd = 0x1
5160 // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
5161 // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
5162 // .. .. reg_ddrc_dis_pre_bypass = 0x0
5163 // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
5164 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5165 // .. ..
5166 EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
5167 // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
5168 // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
5169 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
5170 // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
5171 // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
5172 // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
5173 // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
5174 // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
5175 // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
5176 // .. ..
5177 EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
5178 // .. .. START: RESET ECC ERROR
5179 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
5180 // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
5181 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5182 // .. .. Clear_Correctable_DRAM_ECC_error = 1
5183 // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
5184 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
5185 // .. ..
5186 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
5187 // .. .. FINISH: RESET ECC ERROR
5188 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
5189 // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
5190 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5191 // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
5192 // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
5193 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5194 // .. ..
5195 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
5196 // .. .. CORR_ECC_LOG_VALID = 0x0
5197 // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
5198 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5199 // .. .. ECC_CORRECTED_BIT_NUM = 0x0
5200 // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
5201 // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
5202 // .. ..
5203 EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
5204 // .. .. UNCORR_ECC_LOG_VALID = 0x0
5205 // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
5206 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5207 // .. ..
5208 EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
5209 // .. .. STAT_NUM_CORR_ERR = 0x0
5210 // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
5211 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
5212 // .. .. STAT_NUM_UNCORR_ERR = 0x0
5213 // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
5214 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
5215 // .. ..
5216 EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
5217 // .. .. reg_ddrc_ecc_mode = 0x0
5218 // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
5219 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
5220 // .. .. reg_ddrc_dis_scrub = 0x1
5221 // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
5222 // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
5223 // .. ..
5224 EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
5225 // .. .. reg_phy_dif_on = 0x0
5226 // .. .. ==> 0XF8006114[3:0] = 0x00000000U
5227 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
5228 // .. .. reg_phy_dif_off = 0x0
5229 // .. .. ==> 0XF8006114[7:4] = 0x00000000U
5230 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
5231 // .. ..
5232 EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
5233 // .. .. reg_phy_data_slice_in_use = 0x1
5234 // .. .. ==> 0XF8006118[0:0] = 0x00000001U
5235 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5236 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5237 // .. .. ==> 0XF8006118[1:1] = 0x00000000U
5238 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5239 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5240 // .. .. ==> 0XF8006118[2:2] = 0x00000000U
5241 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5242 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5243 // .. .. ==> 0XF8006118[3:3] = 0x00000000U
5244 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5245 // .. .. reg_phy_board_lpbk_tx = 0x0
5246 // .. .. ==> 0XF8006118[4:4] = 0x00000000U
5247 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5248 // .. .. reg_phy_board_lpbk_rx = 0x0
5249 // .. .. ==> 0XF8006118[5:5] = 0x00000000U
5250 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5251 // .. .. reg_phy_bist_shift_dq = 0x0
5252 // .. .. ==> 0XF8006118[14:6] = 0x00000000U
5253 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5254 // .. .. reg_phy_bist_err_clr = 0x0
5255 // .. .. ==> 0XF8006118[23:15] = 0x00000000U
5256 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5257 // .. .. reg_phy_dq_offset = 0x40
5258 // .. .. ==> 0XF8006118[30:24] = 0x00000040U
5259 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5260 // .. ..
5261 EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
5262 // .. .. reg_phy_data_slice_in_use = 0x1
5263 // .. .. ==> 0XF800611C[0:0] = 0x00000001U
5264 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5265 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5266 // .. .. ==> 0XF800611C[1:1] = 0x00000000U
5267 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5268 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5269 // .. .. ==> 0XF800611C[2:2] = 0x00000000U
5270 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5271 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5272 // .. .. ==> 0XF800611C[3:3] = 0x00000000U
5273 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5274 // .. .. reg_phy_board_lpbk_tx = 0x0
5275 // .. .. ==> 0XF800611C[4:4] = 0x00000000U
5276 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5277 // .. .. reg_phy_board_lpbk_rx = 0x0
5278 // .. .. ==> 0XF800611C[5:5] = 0x00000000U
5279 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5280 // .. .. reg_phy_bist_shift_dq = 0x0
5281 // .. .. ==> 0XF800611C[14:6] = 0x00000000U
5282 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5283 // .. .. reg_phy_bist_err_clr = 0x0
5284 // .. .. ==> 0XF800611C[23:15] = 0x00000000U
5285 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5286 // .. .. reg_phy_dq_offset = 0x40
5287 // .. .. ==> 0XF800611C[30:24] = 0x00000040U
5288 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5289 // .. ..
5290 EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
5291 // .. .. reg_phy_data_slice_in_use = 0x1
5292 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
5293 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5294 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5295 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
5296 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5297 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5298 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
5299 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5300 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5301 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
5302 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5303 // .. .. reg_phy_board_lpbk_tx = 0x0
5304 // .. .. ==> 0XF8006120[4:4] = 0x00000000U
5305 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5306 // .. .. reg_phy_board_lpbk_rx = 0x0
5307 // .. .. ==> 0XF8006120[5:5] = 0x00000000U
5308 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5309 // .. .. reg_phy_bist_shift_dq = 0x0
5310 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
5311 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5312 // .. .. reg_phy_bist_err_clr = 0x0
5313 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
5314 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5315 // .. .. reg_phy_dq_offset = 0x40
5316 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
5317 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5318 // .. .. reg_phy_data_slice_in_use = 0x1
5319 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
5320 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5321 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5322 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
5323 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5324 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5325 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
5326 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5327 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5328 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
5329 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5330 // .. .. reg_phy_board_lpbk_tx = 0x0
5331 // .. .. ==> 0XF8006120[4:4] = 0x00000000U
5332 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5333 // .. .. reg_phy_board_lpbk_rx = 0x0
5334 // .. .. ==> 0XF8006120[5:5] = 0x00000000U
5335 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5336 // .. .. reg_phy_bist_shift_dq = 0x0
5337 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
5338 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5339 // .. .. reg_phy_bist_err_clr = 0x0
5340 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
5341 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5342 // .. .. reg_phy_dq_offset = 0x40
5343 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
5344 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5345 // .. ..
5346 EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
5347 // .. .. reg_phy_data_slice_in_use = 0x1
5348 // .. .. ==> 0XF8006124[0:0] = 0x00000001U
5349 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5350 // .. .. reg_phy_rdlvl_inc_mode = 0x0
5351 // .. .. ==> 0XF8006124[1:1] = 0x00000000U
5352 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5353 // .. .. reg_phy_gatelvl_inc_mode = 0x0
5354 // .. .. ==> 0XF8006124[2:2] = 0x00000000U
5355 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5356 // .. .. reg_phy_wrlvl_inc_mode = 0x0
5357 // .. .. ==> 0XF8006124[3:3] = 0x00000000U
5358 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5359 // .. .. reg_phy_board_lpbk_tx = 0x0
5360 // .. .. ==> 0XF8006124[4:4] = 0x00000000U
5361 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5362 // .. .. reg_phy_board_lpbk_rx = 0x0
5363 // .. .. ==> 0XF8006124[5:5] = 0x00000000U
5364 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
5365 // .. .. reg_phy_bist_shift_dq = 0x0
5366 // .. .. ==> 0XF8006124[14:6] = 0x00000000U
5367 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
5368 // .. .. reg_phy_bist_err_clr = 0x0
5369 // .. .. ==> 0XF8006124[23:15] = 0x00000000U
5370 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
5371 // .. .. reg_phy_dq_offset = 0x40
5372 // .. .. ==> 0XF8006124[30:24] = 0x00000040U
5373 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
5374 // .. ..
5375 EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
5376 // .. .. reg_phy_wrlvl_init_ratio = 0x3
5377 // .. .. ==> 0XF800612C[9:0] = 0x00000003U
5378 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
5379 // .. .. reg_phy_gatelvl_init_ratio = 0xcf
5380 // .. .. ==> 0XF800612C[19:10] = 0x000000CFU
5381 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00033C00U
5382 // .. ..
5383 EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x00033C03U),
5384 // .. .. reg_phy_wrlvl_init_ratio = 0x3
5385 // .. .. ==> 0XF8006130[9:0] = 0x00000003U
5386 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
5387 // .. .. reg_phy_gatelvl_init_ratio = 0xd0
5388 // .. .. ==> 0XF8006130[19:10] = 0x000000D0U
5389 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00034000U
5390 // .. ..
5391 EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00034003U),
5392 // .. .. reg_phy_wrlvl_init_ratio = 0x0
5393 // .. .. ==> 0XF8006134[9:0] = 0x00000000U
5394 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
5395 // .. .. reg_phy_gatelvl_init_ratio = 0xbd
5396 // .. .. ==> 0XF8006134[19:10] = 0x000000BDU
5397 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002F400U
5398 // .. ..
5399 EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0002F400U),
5400 // .. .. reg_phy_wrlvl_init_ratio = 0x0
5401 // .. .. ==> 0XF8006138[9:0] = 0x00000000U
5402 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
5403 // .. .. reg_phy_gatelvl_init_ratio = 0xc1
5404 // .. .. ==> 0XF8006138[19:10] = 0x000000C1U
5405 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00030400U
5406 // .. ..
5407 EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x00030400U),
5408 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5409 // .. .. ==> 0XF8006140[9:0] = 0x00000035U
5410 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5411 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5412 // .. .. ==> 0XF8006140[10:10] = 0x00000000U
5413 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5414 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5415 // .. .. ==> 0XF8006140[19:11] = 0x00000000U
5416 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5417 // .. ..
5418 EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
5419 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5420 // .. .. ==> 0XF8006144[9:0] = 0x00000035U
5421 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5422 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5423 // .. .. ==> 0XF8006144[10:10] = 0x00000000U
5424 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5425 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5426 // .. .. ==> 0XF8006144[19:11] = 0x00000000U
5427 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5428 // .. ..
5429 EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
5430 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5431 // .. .. ==> 0XF8006148[9:0] = 0x00000035U
5432 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5433 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5434 // .. .. ==> 0XF8006148[10:10] = 0x00000000U
5435 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5436 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5437 // .. .. ==> 0XF8006148[19:11] = 0x00000000U
5438 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5439 // .. ..
5440 EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
5441 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5442 // .. .. ==> 0XF800614C[9:0] = 0x00000035U
5443 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
5444 // .. .. reg_phy_rd_dqs_slave_force = 0x0
5445 // .. .. ==> 0XF800614C[10:10] = 0x00000000U
5446 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5447 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5448 // .. .. ==> 0XF800614C[19:11] = 0x00000000U
5449 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5450 // .. ..
5451 EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
5452 // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
5453 // .. .. ==> 0XF8006154[9:0] = 0x00000083U
5454 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
5455 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5456 // .. .. ==> 0XF8006154[10:10] = 0x00000000U
5457 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5458 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5459 // .. .. ==> 0XF8006154[19:11] = 0x00000000U
5460 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5461 // .. ..
5462 EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x00000083U),
5463 // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
5464 // .. .. ==> 0XF8006158[9:0] = 0x00000083U
5465 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
5466 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5467 // .. .. ==> 0XF8006158[10:10] = 0x00000000U
5468 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5469 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5470 // .. .. ==> 0XF8006158[19:11] = 0x00000000U
5471 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5472 // .. ..
5473 EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000083U),
5474 // .. .. reg_phy_wr_dqs_slave_ratio = 0x7f
5475 // .. .. ==> 0XF800615C[9:0] = 0x0000007FU
5476 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000007FU
5477 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5478 // .. .. ==> 0XF800615C[10:10] = 0x00000000U
5479 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5480 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5481 // .. .. ==> 0XF800615C[19:11] = 0x00000000U
5482 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5483 // .. ..
5484 EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000007FU),
5485 // .. .. reg_phy_wr_dqs_slave_ratio = 0x78
5486 // .. .. ==> 0XF8006160[9:0] = 0x00000078U
5487 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000078U
5488 // .. .. reg_phy_wr_dqs_slave_force = 0x0
5489 // .. .. ==> 0XF8006160[10:10] = 0x00000000U
5490 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5491 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5492 // .. .. ==> 0XF8006160[19:11] = 0x00000000U
5493 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5494 // .. ..
5495 EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x00000078U),
5496 // .. .. reg_phy_fifo_we_slave_ratio = 0x124
5497 // .. .. ==> 0XF8006168[10:0] = 0x00000124U
5498 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000124U
5499 // .. .. reg_phy_fifo_we_in_force = 0x0
5500 // .. .. ==> 0XF8006168[11:11] = 0x00000000U
5501 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5502 // .. .. reg_phy_fifo_we_in_delay = 0x0
5503 // .. .. ==> 0XF8006168[20:12] = 0x00000000U
5504 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5505 // .. ..
5506 EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000124U),
5507 // .. .. reg_phy_fifo_we_slave_ratio = 0x125
5508 // .. .. ==> 0XF800616C[10:0] = 0x00000125U
5509 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000125U
5510 // .. .. reg_phy_fifo_we_in_force = 0x0
5511 // .. .. ==> 0XF800616C[11:11] = 0x00000000U
5512 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5513 // .. .. reg_phy_fifo_we_in_delay = 0x0
5514 // .. .. ==> 0XF800616C[20:12] = 0x00000000U
5515 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5516 // .. ..
5517 EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x00000125U),
5518 // .. .. reg_phy_fifo_we_slave_ratio = 0x112
5519 // .. .. ==> 0XF8006170[10:0] = 0x00000112U
5520 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000112U
5521 // .. .. reg_phy_fifo_we_in_force = 0x0
5522 // .. .. ==> 0XF8006170[11:11] = 0x00000000U
5523 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5524 // .. .. reg_phy_fifo_we_in_delay = 0x0
5525 // .. .. ==> 0XF8006170[20:12] = 0x00000000U
5526 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5527 // .. ..
5528 EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000112U),
5529 // .. .. reg_phy_fifo_we_slave_ratio = 0x116
5530 // .. .. ==> 0XF8006174[10:0] = 0x00000116U
5531 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000116U
5532 // .. .. reg_phy_fifo_we_in_force = 0x0
5533 // .. .. ==> 0XF8006174[11:11] = 0x00000000U
5534 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
5535 // .. .. reg_phy_fifo_we_in_delay = 0x0
5536 // .. .. ==> 0XF8006174[20:12] = 0x00000000U
5537 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
5538 // .. ..
5539 EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000116U),
5540 // .. .. reg_phy_wr_data_slave_ratio = 0xc3
5541 // .. .. ==> 0XF800617C[9:0] = 0x000000C3U
5542 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
5543 // .. .. reg_phy_wr_data_slave_force = 0x0
5544 // .. .. ==> 0XF800617C[10:10] = 0x00000000U
5545 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5546 // .. .. reg_phy_wr_data_slave_delay = 0x0
5547 // .. .. ==> 0XF800617C[19:11] = 0x00000000U
5548 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5549 // .. ..
5550 EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000C3U),
5551 // .. .. reg_phy_wr_data_slave_ratio = 0xc3
5552 // .. .. ==> 0XF8006180[9:0] = 0x000000C3U
5553 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
5554 // .. .. reg_phy_wr_data_slave_force = 0x0
5555 // .. .. ==> 0XF8006180[10:10] = 0x00000000U
5556 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5557 // .. .. reg_phy_wr_data_slave_delay = 0x0
5558 // .. .. ==> 0XF8006180[19:11] = 0x00000000U
5559 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5560 // .. ..
5561 EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000C3U),
5562 // .. .. reg_phy_wr_data_slave_ratio = 0xbf
5563 // .. .. ==> 0XF8006184[9:0] = 0x000000BFU
5564 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000BFU
5565 // .. .. reg_phy_wr_data_slave_force = 0x0
5566 // .. .. ==> 0XF8006184[10:10] = 0x00000000U
5567 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5568 // .. .. reg_phy_wr_data_slave_delay = 0x0
5569 // .. .. ==> 0XF8006184[19:11] = 0x00000000U
5570 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5571 // .. ..
5572 EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000BFU),
5573 // .. .. reg_phy_wr_data_slave_ratio = 0xb8
5574 // .. .. ==> 0XF8006188[9:0] = 0x000000B8U
5575 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000B8U
5576 // .. .. reg_phy_wr_data_slave_force = 0x0
5577 // .. .. ==> 0XF8006188[10:10] = 0x00000000U
5578 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
5579 // .. .. reg_phy_wr_data_slave_delay = 0x0
5580 // .. .. ==> 0XF8006188[19:11] = 0x00000000U
5581 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
5582 // .. ..
5583 EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000B8U),
5584 // .. .. reg_phy_loopback = 0x0
5585 // .. .. ==> 0XF8006190[0:0] = 0x00000000U
5586 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5587 // .. .. reg_phy_bl2 = 0x0
5588 // .. .. ==> 0XF8006190[1:1] = 0x00000000U
5589 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5590 // .. .. reg_phy_at_spd_atpg = 0x0
5591 // .. .. ==> 0XF8006190[2:2] = 0x00000000U
5592 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5593 // .. .. reg_phy_bist_enable = 0x0
5594 // .. .. ==> 0XF8006190[3:3] = 0x00000000U
5595 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
5596 // .. .. reg_phy_bist_force_err = 0x0
5597 // .. .. ==> 0XF8006190[4:4] = 0x00000000U
5598 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
5599 // .. .. reg_phy_bist_mode = 0x0
5600 // .. .. ==> 0XF8006190[6:5] = 0x00000000U
5601 // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
5602 // .. .. reg_phy_invert_clkout = 0x1
5603 // .. .. ==> 0XF8006190[7:7] = 0x00000001U
5604 // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
5605 // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
5606 // .. .. ==> 0XF8006190[8:8] = 0x00000000U
5607 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
5608 // .. .. reg_phy_sel_logic = 0x0
5609 // .. .. ==> 0XF8006190[9:9] = 0x00000000U
5610 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
5611 // .. .. reg_phy_ctrl_slave_ratio = 0x100
5612 // .. .. ==> 0XF8006190[19:10] = 0x00000100U
5613 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
5614 // .. .. reg_phy_ctrl_slave_force = 0x0
5615 // .. .. ==> 0XF8006190[20:20] = 0x00000000U
5616 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
5617 // .. .. reg_phy_ctrl_slave_delay = 0x0
5618 // .. .. ==> 0XF8006190[27:21] = 0x00000000U
5619 // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
5620 // .. .. reg_phy_use_rank0_delays = 0x1
5621 // .. .. ==> 0XF8006190[28:28] = 0x00000001U
5622 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
5623 // .. .. reg_phy_lpddr = 0x0
5624 // .. .. ==> 0XF8006190[29:29] = 0x00000000U
5625 // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
5626 // .. .. reg_phy_cmd_latency = 0x0
5627 // .. .. ==> 0XF8006190[30:30] = 0x00000000U
5628 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
5629 // .. .. reg_phy_int_lpbk = 0x0
5630 // .. .. ==> 0XF8006190[31:31] = 0x00000000U
5631 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
5632 // .. ..
5633 EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
5634 // .. .. reg_phy_wr_rl_delay = 0x2
5635 // .. .. ==> 0XF8006194[4:0] = 0x00000002U
5636 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
5637 // .. .. reg_phy_rd_rl_delay = 0x4
5638 // .. .. ==> 0XF8006194[9:5] = 0x00000004U
5639 // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
5640 // .. .. reg_phy_dll_lock_diff = 0xf
5641 // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
5642 // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
5643 // .. .. reg_phy_use_wr_level = 0x1
5644 // .. .. ==> 0XF8006194[14:14] = 0x00000001U
5645 // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
5646 // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
5647 // .. .. ==> 0XF8006194[15:15] = 0x00000001U
5648 // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
5649 // .. .. reg_phy_use_rd_data_eye_level = 0x1
5650 // .. .. ==> 0XF8006194[16:16] = 0x00000001U
5651 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
5652 // .. .. reg_phy_dis_calib_rst = 0x0
5653 // .. .. ==> 0XF8006194[17:17] = 0x00000000U
5654 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5655 // .. .. reg_phy_ctrl_slave_delay = 0x0
5656 // .. .. ==> 0XF8006194[19:18] = 0x00000000U
5657 // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
5658 // .. ..
5659 EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
5660 // .. .. reg_arb_page_addr_mask = 0x0
5661 // .. .. ==> 0XF8006204[31:0] = 0x00000000U
5662 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
5663 // .. ..
5664 EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
5665 // .. .. reg_arb_pri_wr_portn = 0x3ff
5666 // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
5667 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5668 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5669 // .. .. ==> 0XF8006208[16:16] = 0x00000000U
5670 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5671 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5672 // .. .. ==> 0XF8006208[17:17] = 0x00000000U
5673 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5674 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5675 // .. .. ==> 0XF8006208[18:18] = 0x00000000U
5676 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5677 // .. .. reg_arb_dis_rmw_portn = 0x1
5678 // .. .. ==> 0XF8006208[19:19] = 0x00000001U
5679 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5680 // .. ..
5681 EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
5682 // .. .. reg_arb_pri_wr_portn = 0x3ff
5683 // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
5684 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5685 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5686 // .. .. ==> 0XF800620C[16:16] = 0x00000000U
5687 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5688 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5689 // .. .. ==> 0XF800620C[17:17] = 0x00000000U
5690 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5691 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5692 // .. .. ==> 0XF800620C[18:18] = 0x00000000U
5693 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5694 // .. .. reg_arb_dis_rmw_portn = 0x1
5695 // .. .. ==> 0XF800620C[19:19] = 0x00000001U
5696 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5697 // .. ..
5698 EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
5699 // .. .. reg_arb_pri_wr_portn = 0x3ff
5700 // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
5701 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5702 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5703 // .. .. ==> 0XF8006210[16:16] = 0x00000000U
5704 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5705 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5706 // .. .. ==> 0XF8006210[17:17] = 0x00000000U
5707 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5708 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5709 // .. .. ==> 0XF8006210[18:18] = 0x00000000U
5710 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5711 // .. .. reg_arb_dis_rmw_portn = 0x1
5712 // .. .. ==> 0XF8006210[19:19] = 0x00000001U
5713 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5714 // .. ..
5715 EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
5716 // .. .. reg_arb_pri_wr_portn = 0x3ff
5717 // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
5718 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5719 // .. .. reg_arb_disable_aging_wr_portn = 0x0
5720 // .. .. ==> 0XF8006214[16:16] = 0x00000000U
5721 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5722 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5723 // .. .. ==> 0XF8006214[17:17] = 0x00000000U
5724 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5725 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5726 // .. .. ==> 0XF8006214[18:18] = 0x00000000U
5727 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5728 // .. .. reg_arb_dis_rmw_portn = 0x1
5729 // .. .. ==> 0XF8006214[19:19] = 0x00000001U
5730 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
5731 // .. ..
5732 EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
5733 // .. .. reg_arb_pri_rd_portn = 0x3ff
5734 // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
5735 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5736 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5737 // .. .. ==> 0XF8006218[16:16] = 0x00000000U
5738 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5739 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5740 // .. .. ==> 0XF8006218[17:17] = 0x00000000U
5741 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5742 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5743 // .. .. ==> 0XF8006218[18:18] = 0x00000000U
5744 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5745 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5746 // .. .. ==> 0XF8006218[19:19] = 0x00000000U
5747 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5748 // .. ..
5749 EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
5750 // .. .. reg_arb_pri_rd_portn = 0x3ff
5751 // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
5752 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5753 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5754 // .. .. ==> 0XF800621C[16:16] = 0x00000000U
5755 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5756 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5757 // .. .. ==> 0XF800621C[17:17] = 0x00000000U
5758 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5759 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5760 // .. .. ==> 0XF800621C[18:18] = 0x00000000U
5761 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5762 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5763 // .. .. ==> 0XF800621C[19:19] = 0x00000000U
5764 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5765 // .. ..
5766 EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
5767 // .. .. reg_arb_pri_rd_portn = 0x3ff
5768 // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
5769 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5770 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5771 // .. .. ==> 0XF8006220[16:16] = 0x00000000U
5772 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5773 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5774 // .. .. ==> 0XF8006220[17:17] = 0x00000000U
5775 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5776 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5777 // .. .. ==> 0XF8006220[18:18] = 0x00000000U
5778 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5779 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5780 // .. .. ==> 0XF8006220[19:19] = 0x00000000U
5781 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5782 // .. ..
5783 EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
5784 // .. .. reg_arb_pri_rd_portn = 0x3ff
5785 // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
5786 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
5787 // .. .. reg_arb_disable_aging_rd_portn = 0x0
5788 // .. .. ==> 0XF8006224[16:16] = 0x00000000U
5789 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5790 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5791 // .. .. ==> 0XF8006224[17:17] = 0x00000000U
5792 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
5793 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5794 // .. .. ==> 0XF8006224[18:18] = 0x00000000U
5795 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
5796 // .. .. reg_arb_set_hpr_rd_portn = 0x0
5797 // .. .. ==> 0XF8006224[19:19] = 0x00000000U
5798 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
5799 // .. ..
5800 EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
5801 // .. .. reg_ddrc_lpddr2 = 0x0
5802 // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
5803 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
5804 // .. .. reg_ddrc_per_bank_refresh = 0x0
5805 // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
5806 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5807 // .. .. reg_ddrc_derate_enable = 0x0
5808 // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
5809 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
5810 // .. .. reg_ddrc_mr4_margin = 0x0
5811 // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
5812 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
5813 // .. ..
5814 EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
5815 // .. .. reg_ddrc_mr4_read_interval = 0x0
5816 // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
5817 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
5818 // .. ..
5819 EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
5820 // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
5821 // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
5822 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
5823 // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
5824 // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
5825 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
5826 // .. .. reg_ddrc_t_mrw = 0x5
5827 // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
5828 // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
5829 // .. ..
5830 EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
5831 // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
5832 // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
5833 // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
5834 // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
5835 // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
5836 // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
5837 // .. ..
5838 EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
5839 // .. .. START: POLL ON DCI STATUS
5840 // .. .. DONE = 1
5841 // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
5842 // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
5843 // .. ..
5844 EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
5845 // .. .. FINISH: POLL ON DCI STATUS
5846 // .. .. START: UNLOCK DDR
5847 // .. .. reg_ddrc_soft_rstb = 0x1
5848 // .. .. ==> 0XF8006000[0:0] = 0x00000001U
5849 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
5850 // .. .. reg_ddrc_powerdown_en = 0x0
5851 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
5852 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
5853 // .. .. reg_ddrc_data_bus_width = 0x0
5854 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
5855 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
5856 // .. .. reg_ddrc_burst8_refresh = 0x0
5857 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
5858 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
5859 // .. .. reg_ddrc_rdwr_idle_gap = 1
5860 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
5861 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
5862 // .. .. reg_ddrc_dis_rd_bypass = 0x0
5863 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
5864 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
5865 // .. .. reg_ddrc_dis_act_bypass = 0x0
5866 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
5867 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
5868 // .. .. reg_ddrc_dis_auto_refresh = 0x0
5869 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
5870 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
5871 // .. ..
5872 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
5873 // .. .. FINISH: UNLOCK DDR
5874 // .. .. START: CHECK DDR STATUS
5875 // .. .. ddrc_reg_operating_mode = 1
5876 // .. .. ==> 0XF8006054[2:0] = 0x00000001U
5877 // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
5878 // .. ..
5879 EMIT_MASKPOLL(0XF8006054, 0x00000007U),
5880 // .. .. FINISH: CHECK DDR STATUS
5881 // .. FINISH: DDR INITIALIZATION
5882 // FINISH: top
5883 //
5884 EMIT_EXIT(),
5885
5886 //
5887};
5888
5889unsigned long ps7_mio_init_data_2_0[] = {
5890 // START: top
5891 // .. START: SLCR SETTINGS
5892 // .. UNLOCK_KEY = 0XDF0D
5893 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
5894 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
5895 // ..
5896 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
5897 // .. FINISH: SLCR SETTINGS
5898 // .. START: OCM REMAPPING
5899 // .. FINISH: OCM REMAPPING
5900 // .. START: DDRIOB SETTINGS
5901 // .. INP_POWER = 0x0
5902 // .. ==> 0XF8000B40[0:0] = 0x00000000U
5903 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
5904 // .. INP_TYPE = 0x0
5905 // .. ==> 0XF8000B40[2:1] = 0x00000000U
5906 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
5907 // .. DCI_UPDATE = 0x0
5908 // .. ==> 0XF8000B40[3:3] = 0x00000000U
5909 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
5910 // .. TERM_EN = 0x0
5911 // .. ==> 0XF8000B40[4:4] = 0x00000000U
5912 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
5913 // .. DCR_TYPE = 0x0
5914 // .. ==> 0XF8000B40[6:5] = 0x00000000U
5915 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
5916 // .. IBUF_DISABLE_MODE = 0x0
5917 // .. ==> 0XF8000B40[7:7] = 0x00000000U
5918 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
5919 // .. TERM_DISABLE_MODE = 0x0
5920 // .. ==> 0XF8000B40[8:8] = 0x00000000U
5921 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
5922 // .. OUTPUT_EN = 0x3
5923 // .. ==> 0XF8000B40[10:9] = 0x00000003U
5924 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
5925 // .. PULLUP_EN = 0x0
5926 // .. ==> 0XF8000B40[11:11] = 0x00000000U
5927 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
5928 // ..
5929 EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
5930 // .. INP_POWER = 0x0
5931 // .. ==> 0XF8000B44[0:0] = 0x00000000U
5932 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
5933 // .. INP_TYPE = 0x0
5934 // .. ==> 0XF8000B44[2:1] = 0x00000000U
5935 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
5936 // .. DCI_UPDATE = 0x0
5937 // .. ==> 0XF8000B44[3:3] = 0x00000000U
5938 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
5939 // .. TERM_EN = 0x0
5940 // .. ==> 0XF8000B44[4:4] = 0x00000000U
5941 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
5942 // .. DCR_TYPE = 0x0
5943 // .. ==> 0XF8000B44[6:5] = 0x00000000U
5944 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
5945 // .. IBUF_DISABLE_MODE = 0x0
5946 // .. ==> 0XF8000B44[7:7] = 0x00000000U
5947 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
5948 // .. TERM_DISABLE_MODE = 0x0
5949 // .. ==> 0XF8000B44[8:8] = 0x00000000U
5950 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
5951 // .. OUTPUT_EN = 0x3
5952 // .. ==> 0XF8000B44[10:9] = 0x00000003U
5953 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
5954 // .. PULLUP_EN = 0x0
5955 // .. ==> 0XF8000B44[11:11] = 0x00000000U
5956 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
5957 // ..
5958 EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
5959 // .. INP_POWER = 0x0
5960 // .. ==> 0XF8000B48[0:0] = 0x00000000U
5961 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
5962 // .. INP_TYPE = 0x1
5963 // .. ==> 0XF8000B48[2:1] = 0x00000001U
5964 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
5965 // .. DCI_UPDATE = 0x0
5966 // .. ==> 0XF8000B48[3:3] = 0x00000000U
5967 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
5968 // .. TERM_EN = 0x1
5969 // .. ==> 0XF8000B48[4:4] = 0x00000001U
5970 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
5971 // .. DCR_TYPE = 0x3
5972 // .. ==> 0XF8000B48[6:5] = 0x00000003U
5973 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
5974 // .. IBUF_DISABLE_MODE = 0
5975 // .. ==> 0XF8000B48[7:7] = 0x00000000U
5976 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
5977 // .. TERM_DISABLE_MODE = 0
5978 // .. ==> 0XF8000B48[8:8] = 0x00000000U
5979 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
5980 // .. OUTPUT_EN = 0x3
5981 // .. ==> 0XF8000B48[10:9] = 0x00000003U
5982 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
5983 // .. PULLUP_EN = 0x0
5984 // .. ==> 0XF8000B48[11:11] = 0x00000000U
5985 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
5986 // ..
5987 EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
5988 // .. INP_POWER = 0x0
5989 // .. ==> 0XF8000B4C[0:0] = 0x00000000U
5990 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
5991 // .. INP_TYPE = 0x1
5992 // .. ==> 0XF8000B4C[2:1] = 0x00000001U
5993 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
5994 // .. DCI_UPDATE = 0x0
5995 // .. ==> 0XF8000B4C[3:3] = 0x00000000U
5996 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
5997 // .. TERM_EN = 0x1
5998 // .. ==> 0XF8000B4C[4:4] = 0x00000001U
5999 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6000 // .. DCR_TYPE = 0x3
6001 // .. ==> 0XF8000B4C[6:5] = 0x00000003U
6002 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6003 // .. IBUF_DISABLE_MODE = 0
6004 // .. ==> 0XF8000B4C[7:7] = 0x00000000U
6005 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6006 // .. TERM_DISABLE_MODE = 0
6007 // .. ==> 0XF8000B4C[8:8] = 0x00000000U
6008 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6009 // .. OUTPUT_EN = 0x3
6010 // .. ==> 0XF8000B4C[10:9] = 0x00000003U
6011 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6012 // .. PULLUP_EN = 0x0
6013 // .. ==> 0XF8000B4C[11:11] = 0x00000000U
6014 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6015 // ..
6016 EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
6017 // .. INP_POWER = 0x0
6018 // .. ==> 0XF8000B50[0:0] = 0x00000000U
6019 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6020 // .. INP_TYPE = 0x2
6021 // .. ==> 0XF8000B50[2:1] = 0x00000002U
6022 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
6023 // .. DCI_UPDATE = 0x0
6024 // .. ==> 0XF8000B50[3:3] = 0x00000000U
6025 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6026 // .. TERM_EN = 0x1
6027 // .. ==> 0XF8000B50[4:4] = 0x00000001U
6028 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6029 // .. DCR_TYPE = 0x3
6030 // .. ==> 0XF8000B50[6:5] = 0x00000003U
6031 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6032 // .. IBUF_DISABLE_MODE = 0
6033 // .. ==> 0XF8000B50[7:7] = 0x00000000U
6034 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6035 // .. TERM_DISABLE_MODE = 0
6036 // .. ==> 0XF8000B50[8:8] = 0x00000000U
6037 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6038 // .. OUTPUT_EN = 0x3
6039 // .. ==> 0XF8000B50[10:9] = 0x00000003U
6040 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6041 // .. PULLUP_EN = 0x0
6042 // .. ==> 0XF8000B50[11:11] = 0x00000000U
6043 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6044 // ..
6045 EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
6046 // .. INP_POWER = 0x0
6047 // .. ==> 0XF8000B54[0:0] = 0x00000000U
6048 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6049 // .. INP_TYPE = 0x2
6050 // .. ==> 0XF8000B54[2:1] = 0x00000002U
6051 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
6052 // .. DCI_UPDATE = 0x0
6053 // .. ==> 0XF8000B54[3:3] = 0x00000000U
6054 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6055 // .. TERM_EN = 0x1
6056 // .. ==> 0XF8000B54[4:4] = 0x00000001U
6057 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
6058 // .. DCR_TYPE = 0x3
6059 // .. ==> 0XF8000B54[6:5] = 0x00000003U
6060 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
6061 // .. IBUF_DISABLE_MODE = 0
6062 // .. ==> 0XF8000B54[7:7] = 0x00000000U
6063 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6064 // .. TERM_DISABLE_MODE = 0
6065 // .. ==> 0XF8000B54[8:8] = 0x00000000U
6066 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6067 // .. OUTPUT_EN = 0x3
6068 // .. ==> 0XF8000B54[10:9] = 0x00000003U
6069 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6070 // .. PULLUP_EN = 0x0
6071 // .. ==> 0XF8000B54[11:11] = 0x00000000U
6072 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6073 // ..
6074 EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
6075 // .. INP_POWER = 0x0
6076 // .. ==> 0XF8000B58[0:0] = 0x00000000U
6077 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6078 // .. INP_TYPE = 0x0
6079 // .. ==> 0XF8000B58[2:1] = 0x00000000U
6080 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
6081 // .. DCI_UPDATE = 0x0
6082 // .. ==> 0XF8000B58[3:3] = 0x00000000U
6083 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
6084 // .. TERM_EN = 0x0
6085 // .. ==> 0XF8000B58[4:4] = 0x00000000U
6086 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
6087 // .. DCR_TYPE = 0x0
6088 // .. ==> 0XF8000B58[6:5] = 0x00000000U
6089 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
6090 // .. IBUF_DISABLE_MODE = 0x0
6091 // .. ==> 0XF8000B58[7:7] = 0x00000000U
6092 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
6093 // .. TERM_DISABLE_MODE = 0x0
6094 // .. ==> 0XF8000B58[8:8] = 0x00000000U
6095 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6096 // .. OUTPUT_EN = 0x3
6097 // .. ==> 0XF8000B58[10:9] = 0x00000003U
6098 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
6099 // .. PULLUP_EN = 0x0
6100 // .. ==> 0XF8000B58[11:11] = 0x00000000U
6101 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
6102 // ..
6103 EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
6104 // .. DRIVE_P = 0x1c
6105 // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
6106 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6107 // .. DRIVE_N = 0xc
6108 // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
6109 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6110 // .. SLEW_P = 0x3
6111 // .. ==> 0XF8000B5C[18:14] = 0x00000003U
6112 // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
6113 // .. SLEW_N = 0x3
6114 // .. ==> 0XF8000B5C[23:19] = 0x00000003U
6115 // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
6116 // .. GTL = 0x0
6117 // .. ==> 0XF8000B5C[26:24] = 0x00000000U
6118 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6119 // .. RTERM = 0x0
6120 // .. ==> 0XF8000B5C[31:27] = 0x00000000U
6121 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6122 // ..
6123 EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
6124 // .. DRIVE_P = 0x1c
6125 // .. ==> 0XF8000B60[6:0] = 0x0000001CU
6126 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6127 // .. DRIVE_N = 0xc
6128 // .. ==> 0XF8000B60[13:7] = 0x0000000CU
6129 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6130 // .. SLEW_P = 0x6
6131 // .. ==> 0XF8000B60[18:14] = 0x00000006U
6132 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
6133 // .. SLEW_N = 0x1f
6134 // .. ==> 0XF8000B60[23:19] = 0x0000001FU
6135 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
6136 // .. GTL = 0x0
6137 // .. ==> 0XF8000B60[26:24] = 0x00000000U
6138 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6139 // .. RTERM = 0x0
6140 // .. ==> 0XF8000B60[31:27] = 0x00000000U
6141 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6142 // ..
6143 EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
6144 // .. DRIVE_P = 0x1c
6145 // .. ==> 0XF8000B64[6:0] = 0x0000001CU
6146 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6147 // .. DRIVE_N = 0xc
6148 // .. ==> 0XF8000B64[13:7] = 0x0000000CU
6149 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6150 // .. SLEW_P = 0x6
6151 // .. ==> 0XF8000B64[18:14] = 0x00000006U
6152 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
6153 // .. SLEW_N = 0x1f
6154 // .. ==> 0XF8000B64[23:19] = 0x0000001FU
6155 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
6156 // .. GTL = 0x0
6157 // .. ==> 0XF8000B64[26:24] = 0x00000000U
6158 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6159 // .. RTERM = 0x0
6160 // .. ==> 0XF8000B64[31:27] = 0x00000000U
6161 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6162 // ..
6163 EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
6164 // .. DRIVE_P = 0x1c
6165 // .. ==> 0XF8000B68[6:0] = 0x0000001CU
6166 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
6167 // .. DRIVE_N = 0xc
6168 // .. ==> 0XF8000B68[13:7] = 0x0000000CU
6169 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
6170 // .. SLEW_P = 0x6
6171 // .. ==> 0XF8000B68[18:14] = 0x00000006U
6172 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
6173 // .. SLEW_N = 0x1f
6174 // .. ==> 0XF8000B68[23:19] = 0x0000001FU
6175 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
6176 // .. GTL = 0x0
6177 // .. ==> 0XF8000B68[26:24] = 0x00000000U
6178 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
6179 // .. RTERM = 0x0
6180 // .. ==> 0XF8000B68[31:27] = 0x00000000U
6181 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
6182 // ..
6183 EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
6184 // .. VREF_INT_EN = 0x1
6185 // .. ==> 0XF8000B6C[0:0] = 0x00000001U
6186 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6187 // .. VREF_SEL = 0x4
6188 // .. ==> 0XF8000B6C[4:1] = 0x00000004U
6189 // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
6190 // .. VREF_EXT_EN = 0x0
6191 // .. ==> 0XF8000B6C[6:5] = 0x00000000U
6192 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
6193 // .. VREF_PULLUP_EN = 0x0
6194 // .. ==> 0XF8000B6C[8:7] = 0x00000000U
6195 // .. ==> MASK : 0x00000180U VAL : 0x00000000U
6196 // .. REFIO_EN = 0x1
6197 // .. ==> 0XF8000B6C[9:9] = 0x00000001U
6198 // .. ==> MASK : 0x00000200U VAL : 0x00000200U
6199 // .. REFIO_TEST = 0x3
6200 // .. ==> 0XF8000B6C[11:10] = 0x00000003U
6201 // .. ==> MASK : 0x00000C00U VAL : 0x00000C00U
6202 // .. REFIO_PULLUP_EN = 0x0
6203 // .. ==> 0XF8000B6C[12:12] = 0x00000000U
6204 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6205 // .. DRST_B_PULLUP_EN = 0x0
6206 // .. ==> 0XF8000B6C[13:13] = 0x00000000U
6207 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6208 // .. CKE_PULLUP_EN = 0x0
6209 // .. ==> 0XF8000B6C[14:14] = 0x00000000U
6210 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
6211 // ..
6212 EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
6213 // .. .. START: ASSERT RESET
6214 // .. .. RESET = 1
6215 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
6216 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
6217 // .. .. VRN_OUT = 0x1
6218 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6219 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
6220 // .. ..
6221 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
6222 // .. .. FINISH: ASSERT RESET
6223 // .. .. START: DEASSERT RESET
6224 // .. .. RESET = 0
6225 // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
6226 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
6227 // .. .. VRN_OUT = 0x1
6228 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6229 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
6230 // .. ..
6231 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
6232 // .. .. FINISH: DEASSERT RESET
6233 // .. .. RESET = 0x1
6234 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
6235 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
6236 // .. .. ENABLE = 0x1
6237 // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
6238 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
6239 // .. .. VRP_TRI = 0x0
6240 // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
6241 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
6242 // .. .. VRN_TRI = 0x0
6243 // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
6244 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
6245 // .. .. VRP_OUT = 0x0
6246 // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
6247 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
6248 // .. .. VRN_OUT = 0x1
6249 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6250 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
6251 // .. .. NREF_OPT1 = 0x0
6252 // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
6253 // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
6254 // .. .. NREF_OPT2 = 0x0
6255 // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
6256 // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
6257 // .. .. NREF_OPT4 = 0x1
6258 // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
6259 // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
6260 // .. .. PREF_OPT1 = 0x0
6261 // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
6262 // .. .. ==> MASK : 0x0001C000U VAL : 0x00000000U
6263 // .. .. PREF_OPT2 = 0x0
6264 // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
6265 // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
6266 // .. .. UPDATE_CONTROL = 0x0
6267 // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
6268 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
6269 // .. .. INIT_COMPLETE = 0x0
6270 // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
6271 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
6272 // .. .. TST_CLK = 0x0
6273 // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
6274 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
6275 // .. .. TST_HLN = 0x0
6276 // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
6277 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
6278 // .. .. TST_HLP = 0x0
6279 // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
6280 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
6281 // .. .. TST_RST = 0x0
6282 // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
6283 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
6284 // .. .. INT_DCI_EN = 0x0
6285 // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
6286 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
6287 // .. ..
6288 EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
6289 // .. FINISH: DDRIOB SETTINGS
6290 // .. START: MIO PROGRAMMING
6291 // .. TRI_ENABLE = 0
6292 // .. ==> 0XF8000700[0:0] = 0x00000000U
6293 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6294 // .. L0_SEL = 0
6295 // .. ==> 0XF8000700[1:1] = 0x00000000U
6296 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6297 // .. L1_SEL = 0
6298 // .. ==> 0XF8000700[2:2] = 0x00000000U
6299 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6300 // .. L2_SEL = 0
6301 // .. ==> 0XF8000700[4:3] = 0x00000000U
6302 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6303 // .. L3_SEL = 0
6304 // .. ==> 0XF8000700[7:5] = 0x00000000U
6305 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6306 // .. Speed = 0
6307 // .. ==> 0XF8000700[8:8] = 0x00000000U
6308 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6309 // .. IO_Type = 3
6310 // .. ==> 0XF8000700[11:9] = 0x00000003U
6311 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6312 // .. PULLUP = 0
6313 // .. ==> 0XF8000700[12:12] = 0x00000000U
6314 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6315 // .. DisableRcvr = 0
6316 // .. ==> 0XF8000700[13:13] = 0x00000000U
6317 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6318 // ..
6319 EMIT_MASKWRITE(0XF8000700, 0x00003FFFU ,0x00000600U),
6320 // .. TRI_ENABLE = 0
6321 // .. ==> 0XF8000704[0:0] = 0x00000000U
6322 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6323 // .. L0_SEL = 1
6324 // .. ==> 0XF8000704[1:1] = 0x00000001U
6325 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6326 // .. L1_SEL = 0
6327 // .. ==> 0XF8000704[2:2] = 0x00000000U
6328 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6329 // .. L2_SEL = 0
6330 // .. ==> 0XF8000704[4:3] = 0x00000000U
6331 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6332 // .. L3_SEL = 0
6333 // .. ==> 0XF8000704[7:5] = 0x00000000U
6334 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6335 // .. Speed = 1
6336 // .. ==> 0XF8000704[8:8] = 0x00000001U
6337 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6338 // .. IO_Type = 3
6339 // .. ==> 0XF8000704[11:9] = 0x00000003U
6340 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6341 // .. PULLUP = 0
6342 // .. ==> 0XF8000704[12:12] = 0x00000000U
6343 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6344 // .. DisableRcvr = 0
6345 // .. ==> 0XF8000704[13:13] = 0x00000000U
6346 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6347 // ..
6348 EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00000702U),
6349 // .. TRI_ENABLE = 0
6350 // .. ==> 0XF8000708[0:0] = 0x00000000U
6351 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6352 // .. L0_SEL = 1
6353 // .. ==> 0XF8000708[1:1] = 0x00000001U
6354 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6355 // .. L1_SEL = 0
6356 // .. ==> 0XF8000708[2:2] = 0x00000000U
6357 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6358 // .. L2_SEL = 0
6359 // .. ==> 0XF8000708[4:3] = 0x00000000U
6360 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6361 // .. L3_SEL = 0
6362 // .. ==> 0XF8000708[7:5] = 0x00000000U
6363 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6364 // .. Speed = 1
6365 // .. ==> 0XF8000708[8:8] = 0x00000001U
6366 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6367 // .. IO_Type = 3
6368 // .. ==> 0XF8000708[11:9] = 0x00000003U
6369 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6370 // .. PULLUP = 0
6371 // .. ==> 0XF8000708[12:12] = 0x00000000U
6372 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6373 // .. DisableRcvr = 0
6374 // .. ==> 0XF8000708[13:13] = 0x00000000U
6375 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6376 // ..
6377 EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000702U),
6378 // .. TRI_ENABLE = 0
6379 // .. ==> 0XF800070C[0:0] = 0x00000000U
6380 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6381 // .. L0_SEL = 1
6382 // .. ==> 0XF800070C[1:1] = 0x00000001U
6383 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6384 // .. L1_SEL = 0
6385 // .. ==> 0XF800070C[2:2] = 0x00000000U
6386 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6387 // .. L2_SEL = 0
6388 // .. ==> 0XF800070C[4:3] = 0x00000000U
6389 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6390 // .. L3_SEL = 0
6391 // .. ==> 0XF800070C[7:5] = 0x00000000U
6392 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6393 // .. Speed = 1
6394 // .. ==> 0XF800070C[8:8] = 0x00000001U
6395 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6396 // .. IO_Type = 3
6397 // .. ==> 0XF800070C[11:9] = 0x00000003U
6398 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6399 // .. PULLUP = 0
6400 // .. ==> 0XF800070C[12:12] = 0x00000000U
6401 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6402 // .. DisableRcvr = 0
6403 // .. ==> 0XF800070C[13:13] = 0x00000000U
6404 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6405 // ..
6406 EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000702U),
6407 // .. TRI_ENABLE = 0
6408 // .. ==> 0XF8000710[0:0] = 0x00000000U
6409 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6410 // .. L0_SEL = 1
6411 // .. ==> 0XF8000710[1:1] = 0x00000001U
6412 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6413 // .. L1_SEL = 0
6414 // .. ==> 0XF8000710[2:2] = 0x00000000U
6415 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6416 // .. L2_SEL = 0
6417 // .. ==> 0XF8000710[4:3] = 0x00000000U
6418 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6419 // .. L3_SEL = 0
6420 // .. ==> 0XF8000710[7:5] = 0x00000000U
6421 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6422 // .. Speed = 1
6423 // .. ==> 0XF8000710[8:8] = 0x00000001U
6424 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6425 // .. IO_Type = 3
6426 // .. ==> 0XF8000710[11:9] = 0x00000003U
6427 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6428 // .. PULLUP = 0
6429 // .. ==> 0XF8000710[12:12] = 0x00000000U
6430 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6431 // .. DisableRcvr = 0
6432 // .. ==> 0XF8000710[13:13] = 0x00000000U
6433 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6434 // ..
6435 EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000702U),
6436 // .. TRI_ENABLE = 0
6437 // .. ==> 0XF8000714[0:0] = 0x00000000U
6438 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6439 // .. L0_SEL = 1
6440 // .. ==> 0XF8000714[1:1] = 0x00000001U
6441 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6442 // .. L1_SEL = 0
6443 // .. ==> 0XF8000714[2:2] = 0x00000000U
6444 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6445 // .. L2_SEL = 0
6446 // .. ==> 0XF8000714[4:3] = 0x00000000U
6447 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6448 // .. L3_SEL = 0
6449 // .. ==> 0XF8000714[7:5] = 0x00000000U
6450 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6451 // .. Speed = 1
6452 // .. ==> 0XF8000714[8:8] = 0x00000001U
6453 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6454 // .. IO_Type = 3
6455 // .. ==> 0XF8000714[11:9] = 0x00000003U
6456 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6457 // .. PULLUP = 0
6458 // .. ==> 0XF8000714[12:12] = 0x00000000U
6459 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6460 // .. DisableRcvr = 0
6461 // .. ==> 0XF8000714[13:13] = 0x00000000U
6462 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6463 // ..
6464 EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000702U),
6465 // .. TRI_ENABLE = 0
6466 // .. ==> 0XF8000718[0:0] = 0x00000000U
6467 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6468 // .. L0_SEL = 1
6469 // .. ==> 0XF8000718[1:1] = 0x00000001U
6470 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6471 // .. L1_SEL = 0
6472 // .. ==> 0XF8000718[2:2] = 0x00000000U
6473 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6474 // .. L2_SEL = 0
6475 // .. ==> 0XF8000718[4:3] = 0x00000000U
6476 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6477 // .. L3_SEL = 0
6478 // .. ==> 0XF8000718[7:5] = 0x00000000U
6479 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6480 // .. Speed = 1
6481 // .. ==> 0XF8000718[8:8] = 0x00000001U
6482 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6483 // .. IO_Type = 3
6484 // .. ==> 0XF8000718[11:9] = 0x00000003U
6485 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6486 // .. PULLUP = 0
6487 // .. ==> 0XF8000718[12:12] = 0x00000000U
6488 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6489 // .. DisableRcvr = 0
6490 // .. ==> 0XF8000718[13:13] = 0x00000000U
6491 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6492 // ..
6493 EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000702U),
6494 // .. TRI_ENABLE = 0
6495 // .. ==> 0XF800071C[0:0] = 0x00000000U
6496 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6497 // .. L0_SEL = 0
6498 // .. ==> 0XF800071C[1:1] = 0x00000000U
6499 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6500 // .. L1_SEL = 0
6501 // .. ==> 0XF800071C[2:2] = 0x00000000U
6502 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6503 // .. L2_SEL = 0
6504 // .. ==> 0XF800071C[4:3] = 0x00000000U
6505 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6506 // .. L3_SEL = 0
6507 // .. ==> 0XF800071C[7:5] = 0x00000000U
6508 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6509 // .. Speed = 0
6510 // .. ==> 0XF800071C[8:8] = 0x00000000U
6511 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6512 // .. IO_Type = 3
6513 // .. ==> 0XF800071C[11:9] = 0x00000003U
6514 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6515 // .. PULLUP = 0
6516 // .. ==> 0XF800071C[12:12] = 0x00000000U
6517 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6518 // .. DisableRcvr = 0
6519 // .. ==> 0XF800071C[13:13] = 0x00000000U
6520 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6521 // ..
6522 EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000600U),
6523 // .. TRI_ENABLE = 0
6524 // .. ==> 0XF8000720[0:0] = 0x00000000U
6525 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6526 // .. L0_SEL = 0
6527 // .. ==> 0XF8000720[1:1] = 0x00000000U
6528 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6529 // .. L1_SEL = 0
6530 // .. ==> 0XF8000720[2:2] = 0x00000000U
6531 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6532 // .. L2_SEL = 0
6533 // .. ==> 0XF8000720[4:3] = 0x00000000U
6534 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6535 // .. L3_SEL = 0
6536 // .. ==> 0XF8000720[7:5] = 0x00000000U
6537 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6538 // .. Speed = 1
6539 // .. ==> 0XF8000720[8:8] = 0x00000001U
6540 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6541 // .. IO_Type = 3
6542 // .. ==> 0XF8000720[11:9] = 0x00000003U
6543 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6544 // .. PULLUP = 0
6545 // .. ==> 0XF8000720[12:12] = 0x00000000U
6546 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6547 // .. DisableRcvr = 0
6548 // .. ==> 0XF8000720[13:13] = 0x00000000U
6549 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6550 // ..
6551 EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000700U),
6552 // .. TRI_ENABLE = 0
6553 // .. ==> 0XF8000724[0:0] = 0x00000000U
6554 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6555 // .. L0_SEL = 0
6556 // .. ==> 0XF8000724[1:1] = 0x00000000U
6557 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6558 // .. L1_SEL = 0
6559 // .. ==> 0XF8000724[2:2] = 0x00000000U
6560 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6561 // .. L2_SEL = 0
6562 // .. ==> 0XF8000724[4:3] = 0x00000000U
6563 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6564 // .. L3_SEL = 0
6565 // .. ==> 0XF8000724[7:5] = 0x00000000U
6566 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6567 // .. Speed = 0
6568 // .. ==> 0XF8000724[8:8] = 0x00000000U
6569 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6570 // .. IO_Type = 3
6571 // .. ==> 0XF8000724[11:9] = 0x00000003U
6572 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6573 // .. PULLUP = 0
6574 // .. ==> 0XF8000724[12:12] = 0x00000000U
6575 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6576 // .. DisableRcvr = 0
6577 // .. ==> 0XF8000724[13:13] = 0x00000000U
6578 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6579 // ..
6580 EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00000600U),
6581 // .. TRI_ENABLE = 0
6582 // .. ==> 0XF8000728[0:0] = 0x00000000U
6583 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6584 // .. L0_SEL = 0
6585 // .. ==> 0XF8000728[1:1] = 0x00000000U
6586 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6587 // .. L1_SEL = 0
6588 // .. ==> 0XF8000728[2:2] = 0x00000000U
6589 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6590 // .. L2_SEL = 0
6591 // .. ==> 0XF8000728[4:3] = 0x00000000U
6592 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6593 // .. L3_SEL = 0
6594 // .. ==> 0XF8000728[7:5] = 0x00000000U
6595 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6596 // .. Speed = 0
6597 // .. ==> 0XF8000728[8:8] = 0x00000000U
6598 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6599 // .. IO_Type = 3
6600 // .. ==> 0XF8000728[11:9] = 0x00000003U
6601 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6602 // .. PULLUP = 0
6603 // .. ==> 0XF8000728[12:12] = 0x00000000U
6604 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6605 // .. DisableRcvr = 0
6606 // .. ==> 0XF8000728[13:13] = 0x00000000U
6607 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6608 // ..
6609 EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00000600U),
6610 // .. TRI_ENABLE = 0
6611 // .. ==> 0XF800072C[0:0] = 0x00000000U
6612 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6613 // .. L0_SEL = 0
6614 // .. ==> 0XF800072C[1:1] = 0x00000000U
6615 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6616 // .. L1_SEL = 0
6617 // .. ==> 0XF800072C[2:2] = 0x00000000U
6618 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6619 // .. L2_SEL = 0
6620 // .. ==> 0XF800072C[4:3] = 0x00000000U
6621 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6622 // .. L3_SEL = 0
6623 // .. ==> 0XF800072C[7:5] = 0x00000000U
6624 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6625 // .. Speed = 0
6626 // .. ==> 0XF800072C[8:8] = 0x00000000U
6627 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6628 // .. IO_Type = 3
6629 // .. ==> 0XF800072C[11:9] = 0x00000003U
6630 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6631 // .. PULLUP = 0
6632 // .. ==> 0XF800072C[12:12] = 0x00000000U
6633 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6634 // .. DisableRcvr = 0
6635 // .. ==> 0XF800072C[13:13] = 0x00000000U
6636 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6637 // ..
6638 EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00000600U),
6639 // .. TRI_ENABLE = 0
6640 // .. ==> 0XF8000730[0:0] = 0x00000000U
6641 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6642 // .. L0_SEL = 0
6643 // .. ==> 0XF8000730[1:1] = 0x00000000U
6644 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6645 // .. L1_SEL = 0
6646 // .. ==> 0XF8000730[2:2] = 0x00000000U
6647 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6648 // .. L2_SEL = 0
6649 // .. ==> 0XF8000730[4:3] = 0x00000000U
6650 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6651 // .. L3_SEL = 0
6652 // .. ==> 0XF8000730[7:5] = 0x00000000U
6653 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6654 // .. Speed = 0
6655 // .. ==> 0XF8000730[8:8] = 0x00000000U
6656 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6657 // .. IO_Type = 3
6658 // .. ==> 0XF8000730[11:9] = 0x00000003U
6659 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6660 // .. PULLUP = 0
6661 // .. ==> 0XF8000730[12:12] = 0x00000000U
6662 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6663 // .. DisableRcvr = 0
6664 // .. ==> 0XF8000730[13:13] = 0x00000000U
6665 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6666 // ..
6667 EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00000600U),
6668 // .. TRI_ENABLE = 0
6669 // .. ==> 0XF8000734[0:0] = 0x00000000U
6670 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6671 // .. L0_SEL = 0
6672 // .. ==> 0XF8000734[1:1] = 0x00000000U
6673 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6674 // .. L1_SEL = 0
6675 // .. ==> 0XF8000734[2:2] = 0x00000000U
6676 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6677 // .. L2_SEL = 0
6678 // .. ==> 0XF8000734[4:3] = 0x00000000U
6679 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6680 // .. L3_SEL = 0
6681 // .. ==> 0XF8000734[7:5] = 0x00000000U
6682 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6683 // .. Speed = 0
6684 // .. ==> 0XF8000734[8:8] = 0x00000000U
6685 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6686 // .. IO_Type = 3
6687 // .. ==> 0XF8000734[11:9] = 0x00000003U
6688 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6689 // .. PULLUP = 0
6690 // .. ==> 0XF8000734[12:12] = 0x00000000U
6691 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6692 // .. DisableRcvr = 0
6693 // .. ==> 0XF8000734[13:13] = 0x00000000U
6694 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6695 // ..
6696 EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00000600U),
6697 // .. TRI_ENABLE = 0
6698 // .. ==> 0XF8000738[0:0] = 0x00000000U
6699 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6700 // .. L0_SEL = 0
6701 // .. ==> 0XF8000738[1:1] = 0x00000000U
6702 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6703 // .. L1_SEL = 0
6704 // .. ==> 0XF8000738[2:2] = 0x00000000U
6705 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6706 // .. L2_SEL = 0
6707 // .. ==> 0XF8000738[4:3] = 0x00000000U
6708 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6709 // .. L3_SEL = 0
6710 // .. ==> 0XF8000738[7:5] = 0x00000000U
6711 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6712 // .. Speed = 0
6713 // .. ==> 0XF8000738[8:8] = 0x00000000U
6714 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6715 // .. IO_Type = 3
6716 // .. ==> 0XF8000738[11:9] = 0x00000003U
6717 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6718 // .. PULLUP = 0
6719 // .. ==> 0XF8000738[12:12] = 0x00000000U
6720 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6721 // .. DisableRcvr = 0
6722 // .. ==> 0XF8000738[13:13] = 0x00000000U
6723 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6724 // ..
6725 EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00000600U),
6726 // .. TRI_ENABLE = 0
6727 // .. ==> 0XF800073C[0:0] = 0x00000000U
6728 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6729 // .. L0_SEL = 0
6730 // .. ==> 0XF800073C[1:1] = 0x00000000U
6731 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
6732 // .. L1_SEL = 0
6733 // .. ==> 0XF800073C[2:2] = 0x00000000U
6734 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6735 // .. L2_SEL = 0
6736 // .. ==> 0XF800073C[4:3] = 0x00000000U
6737 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6738 // .. L3_SEL = 0
6739 // .. ==> 0XF800073C[7:5] = 0x00000000U
6740 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6741 // .. Speed = 0
6742 // .. ==> 0XF800073C[8:8] = 0x00000000U
6743 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
6744 // .. IO_Type = 3
6745 // .. ==> 0XF800073C[11:9] = 0x00000003U
6746 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
6747 // .. PULLUP = 0
6748 // .. ==> 0XF800073C[12:12] = 0x00000000U
6749 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6750 // .. DisableRcvr = 0
6751 // .. ==> 0XF800073C[13:13] = 0x00000000U
6752 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6753 // ..
6754 EMIT_MASKWRITE(0XF800073C, 0x00003FFFU ,0x00000600U),
6755 // .. TRI_ENABLE = 0
6756 // .. ==> 0XF8000740[0:0] = 0x00000000U
6757 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6758 // .. L0_SEL = 1
6759 // .. ==> 0XF8000740[1:1] = 0x00000001U
6760 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6761 // .. L1_SEL = 0
6762 // .. ==> 0XF8000740[2:2] = 0x00000000U
6763 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6764 // .. L2_SEL = 0
6765 // .. ==> 0XF8000740[4:3] = 0x00000000U
6766 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6767 // .. L3_SEL = 0
6768 // .. ==> 0XF8000740[7:5] = 0x00000000U
6769 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6770 // .. Speed = 1
6771 // .. ==> 0XF8000740[8:8] = 0x00000001U
6772 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6773 // .. IO_Type = 1
6774 // .. ==> 0XF8000740[11:9] = 0x00000001U
6775 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6776 // .. PULLUP = 0
6777 // .. ==> 0XF8000740[12:12] = 0x00000000U
6778 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6779 // .. DisableRcvr = 0
6780 // .. ==> 0XF8000740[13:13] = 0x00000000U
6781 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6782 // ..
6783 EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00000302U),
6784 // .. TRI_ENABLE = 0
6785 // .. ==> 0XF8000744[0:0] = 0x00000000U
6786 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6787 // .. L0_SEL = 1
6788 // .. ==> 0XF8000744[1:1] = 0x00000001U
6789 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6790 // .. L1_SEL = 0
6791 // .. ==> 0XF8000744[2:2] = 0x00000000U
6792 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6793 // .. L2_SEL = 0
6794 // .. ==> 0XF8000744[4:3] = 0x00000000U
6795 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6796 // .. L3_SEL = 0
6797 // .. ==> 0XF8000744[7:5] = 0x00000000U
6798 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6799 // .. Speed = 1
6800 // .. ==> 0XF8000744[8:8] = 0x00000001U
6801 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6802 // .. IO_Type = 1
6803 // .. ==> 0XF8000744[11:9] = 0x00000001U
6804 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6805 // .. PULLUP = 0
6806 // .. ==> 0XF8000744[12:12] = 0x00000000U
6807 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6808 // .. DisableRcvr = 0
6809 // .. ==> 0XF8000744[13:13] = 0x00000000U
6810 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6811 // ..
6812 EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00000302U),
6813 // .. TRI_ENABLE = 0
6814 // .. ==> 0XF8000748[0:0] = 0x00000000U
6815 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6816 // .. L0_SEL = 1
6817 // .. ==> 0XF8000748[1:1] = 0x00000001U
6818 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6819 // .. L1_SEL = 0
6820 // .. ==> 0XF8000748[2:2] = 0x00000000U
6821 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6822 // .. L2_SEL = 0
6823 // .. ==> 0XF8000748[4:3] = 0x00000000U
6824 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6825 // .. L3_SEL = 0
6826 // .. ==> 0XF8000748[7:5] = 0x00000000U
6827 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6828 // .. Speed = 1
6829 // .. ==> 0XF8000748[8:8] = 0x00000001U
6830 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6831 // .. IO_Type = 1
6832 // .. ==> 0XF8000748[11:9] = 0x00000001U
6833 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6834 // .. PULLUP = 0
6835 // .. ==> 0XF8000748[12:12] = 0x00000000U
6836 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6837 // .. DisableRcvr = 0
6838 // .. ==> 0XF8000748[13:13] = 0x00000000U
6839 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6840 // ..
6841 EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00000302U),
6842 // .. TRI_ENABLE = 0
6843 // .. ==> 0XF800074C[0:0] = 0x00000000U
6844 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6845 // .. L0_SEL = 1
6846 // .. ==> 0XF800074C[1:1] = 0x00000001U
6847 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6848 // .. L1_SEL = 0
6849 // .. ==> 0XF800074C[2:2] = 0x00000000U
6850 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6851 // .. L2_SEL = 0
6852 // .. ==> 0XF800074C[4:3] = 0x00000000U
6853 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6854 // .. L3_SEL = 0
6855 // .. ==> 0XF800074C[7:5] = 0x00000000U
6856 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6857 // .. Speed = 1
6858 // .. ==> 0XF800074C[8:8] = 0x00000001U
6859 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6860 // .. IO_Type = 1
6861 // .. ==> 0XF800074C[11:9] = 0x00000001U
6862 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6863 // .. PULLUP = 0
6864 // .. ==> 0XF800074C[12:12] = 0x00000000U
6865 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6866 // .. DisableRcvr = 0
6867 // .. ==> 0XF800074C[13:13] = 0x00000000U
6868 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6869 // ..
6870 EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00000302U),
6871 // .. TRI_ENABLE = 0
6872 // .. ==> 0XF8000750[0:0] = 0x00000000U
6873 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6874 // .. L0_SEL = 1
6875 // .. ==> 0XF8000750[1:1] = 0x00000001U
6876 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6877 // .. L1_SEL = 0
6878 // .. ==> 0XF8000750[2:2] = 0x00000000U
6879 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6880 // .. L2_SEL = 0
6881 // .. ==> 0XF8000750[4:3] = 0x00000000U
6882 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6883 // .. L3_SEL = 0
6884 // .. ==> 0XF8000750[7:5] = 0x00000000U
6885 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6886 // .. Speed = 1
6887 // .. ==> 0XF8000750[8:8] = 0x00000001U
6888 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6889 // .. IO_Type = 1
6890 // .. ==> 0XF8000750[11:9] = 0x00000001U
6891 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6892 // .. PULLUP = 0
6893 // .. ==> 0XF8000750[12:12] = 0x00000000U
6894 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6895 // .. DisableRcvr = 0
6896 // .. ==> 0XF8000750[13:13] = 0x00000000U
6897 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6898 // ..
6899 EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00000302U),
6900 // .. TRI_ENABLE = 0
6901 // .. ==> 0XF8000754[0:0] = 0x00000000U
6902 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
6903 // .. L0_SEL = 1
6904 // .. ==> 0XF8000754[1:1] = 0x00000001U
6905 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6906 // .. L1_SEL = 0
6907 // .. ==> 0XF8000754[2:2] = 0x00000000U
6908 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6909 // .. L2_SEL = 0
6910 // .. ==> 0XF8000754[4:3] = 0x00000000U
6911 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6912 // .. L3_SEL = 0
6913 // .. ==> 0XF8000754[7:5] = 0x00000000U
6914 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6915 // .. Speed = 1
6916 // .. ==> 0XF8000754[8:8] = 0x00000001U
6917 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6918 // .. IO_Type = 1
6919 // .. ==> 0XF8000754[11:9] = 0x00000001U
6920 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6921 // .. PULLUP = 0
6922 // .. ==> 0XF8000754[12:12] = 0x00000000U
6923 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6924 // .. DisableRcvr = 0
6925 // .. ==> 0XF8000754[13:13] = 0x00000000U
6926 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6927 // ..
6928 EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00000302U),
6929 // .. TRI_ENABLE = 1
6930 // .. ==> 0XF8000758[0:0] = 0x00000001U
6931 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6932 // .. L0_SEL = 1
6933 // .. ==> 0XF8000758[1:1] = 0x00000001U
6934 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6935 // .. L1_SEL = 0
6936 // .. ==> 0XF8000758[2:2] = 0x00000000U
6937 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6938 // .. L2_SEL = 0
6939 // .. ==> 0XF8000758[4:3] = 0x00000000U
6940 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6941 // .. L3_SEL = 0
6942 // .. ==> 0XF8000758[7:5] = 0x00000000U
6943 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6944 // .. Speed = 1
6945 // .. ==> 0XF8000758[8:8] = 0x00000001U
6946 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6947 // .. IO_Type = 1
6948 // .. ==> 0XF8000758[11:9] = 0x00000001U
6949 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6950 // .. PULLUP = 0
6951 // .. ==> 0XF8000758[12:12] = 0x00000000U
6952 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6953 // .. DisableRcvr = 0
6954 // .. ==> 0XF8000758[13:13] = 0x00000000U
6955 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6956 // ..
6957 EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000303U),
6958 // .. TRI_ENABLE = 1
6959 // .. ==> 0XF800075C[0:0] = 0x00000001U
6960 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6961 // .. L0_SEL = 1
6962 // .. ==> 0XF800075C[1:1] = 0x00000001U
6963 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6964 // .. L1_SEL = 0
6965 // .. ==> 0XF800075C[2:2] = 0x00000000U
6966 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6967 // .. L2_SEL = 0
6968 // .. ==> 0XF800075C[4:3] = 0x00000000U
6969 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6970 // .. L3_SEL = 0
6971 // .. ==> 0XF800075C[7:5] = 0x00000000U
6972 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
6973 // .. Speed = 1
6974 // .. ==> 0XF800075C[8:8] = 0x00000001U
6975 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
6976 // .. IO_Type = 1
6977 // .. ==> 0XF800075C[11:9] = 0x00000001U
6978 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
6979 // .. PULLUP = 0
6980 // .. ==> 0XF800075C[12:12] = 0x00000000U
6981 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
6982 // .. DisableRcvr = 0
6983 // .. ==> 0XF800075C[13:13] = 0x00000000U
6984 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
6985 // ..
6986 EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000303U),
6987 // .. TRI_ENABLE = 1
6988 // .. ==> 0XF8000760[0:0] = 0x00000001U
6989 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
6990 // .. L0_SEL = 1
6991 // .. ==> 0XF8000760[1:1] = 0x00000001U
6992 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
6993 // .. L1_SEL = 0
6994 // .. ==> 0XF8000760[2:2] = 0x00000000U
6995 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
6996 // .. L2_SEL = 0
6997 // .. ==> 0XF8000760[4:3] = 0x00000000U
6998 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
6999 // .. L3_SEL = 0
7000 // .. ==> 0XF8000760[7:5] = 0x00000000U
7001 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7002 // .. Speed = 1
7003 // .. ==> 0XF8000760[8:8] = 0x00000001U
7004 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7005 // .. IO_Type = 1
7006 // .. ==> 0XF8000760[11:9] = 0x00000001U
7007 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7008 // .. PULLUP = 0
7009 // .. ==> 0XF8000760[12:12] = 0x00000000U
7010 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7011 // .. DisableRcvr = 0
7012 // .. ==> 0XF8000760[13:13] = 0x00000000U
7013 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7014 // ..
7015 EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000303U),
7016 // .. TRI_ENABLE = 1
7017 // .. ==> 0XF8000764[0:0] = 0x00000001U
7018 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7019 // .. L0_SEL = 1
7020 // .. ==> 0XF8000764[1:1] = 0x00000001U
7021 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7022 // .. L1_SEL = 0
7023 // .. ==> 0XF8000764[2:2] = 0x00000000U
7024 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7025 // .. L2_SEL = 0
7026 // .. ==> 0XF8000764[4:3] = 0x00000000U
7027 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7028 // .. L3_SEL = 0
7029 // .. ==> 0XF8000764[7:5] = 0x00000000U
7030 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7031 // .. Speed = 1
7032 // .. ==> 0XF8000764[8:8] = 0x00000001U
7033 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7034 // .. IO_Type = 1
7035 // .. ==> 0XF8000764[11:9] = 0x00000001U
7036 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7037 // .. PULLUP = 0
7038 // .. ==> 0XF8000764[12:12] = 0x00000000U
7039 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7040 // .. DisableRcvr = 0
7041 // .. ==> 0XF8000764[13:13] = 0x00000000U
7042 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7043 // ..
7044 EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000303U),
7045 // .. TRI_ENABLE = 1
7046 // .. ==> 0XF8000768[0:0] = 0x00000001U
7047 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7048 // .. L0_SEL = 1
7049 // .. ==> 0XF8000768[1:1] = 0x00000001U
7050 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7051 // .. L1_SEL = 0
7052 // .. ==> 0XF8000768[2:2] = 0x00000000U
7053 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7054 // .. L2_SEL = 0
7055 // .. ==> 0XF8000768[4:3] = 0x00000000U
7056 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7057 // .. L3_SEL = 0
7058 // .. ==> 0XF8000768[7:5] = 0x00000000U
7059 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7060 // .. Speed = 1
7061 // .. ==> 0XF8000768[8:8] = 0x00000001U
7062 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7063 // .. IO_Type = 1
7064 // .. ==> 0XF8000768[11:9] = 0x00000001U
7065 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7066 // .. PULLUP = 0
7067 // .. ==> 0XF8000768[12:12] = 0x00000000U
7068 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7069 // .. DisableRcvr = 0
7070 // .. ==> 0XF8000768[13:13] = 0x00000000U
7071 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7072 // ..
7073 EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000303U),
7074 // .. TRI_ENABLE = 1
7075 // .. ==> 0XF800076C[0:0] = 0x00000001U
7076 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7077 // .. L0_SEL = 1
7078 // .. ==> 0XF800076C[1:1] = 0x00000001U
7079 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7080 // .. L1_SEL = 0
7081 // .. ==> 0XF800076C[2:2] = 0x00000000U
7082 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7083 // .. L2_SEL = 0
7084 // .. ==> 0XF800076C[4:3] = 0x00000000U
7085 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7086 // .. L3_SEL = 0
7087 // .. ==> 0XF800076C[7:5] = 0x00000000U
7088 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7089 // .. Speed = 1
7090 // .. ==> 0XF800076C[8:8] = 0x00000001U
7091 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7092 // .. IO_Type = 1
7093 // .. ==> 0XF800076C[11:9] = 0x00000001U
7094 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7095 // .. PULLUP = 0
7096 // .. ==> 0XF800076C[12:12] = 0x00000000U
7097 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7098 // .. DisableRcvr = 0
7099 // .. ==> 0XF800076C[13:13] = 0x00000000U
7100 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7101 // ..
7102 EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000303U),
7103 // .. TRI_ENABLE = 0
7104 // .. ==> 0XF8000770[0:0] = 0x00000000U
7105 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7106 // .. L0_SEL = 0
7107 // .. ==> 0XF8000770[1:1] = 0x00000000U
7108 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7109 // .. L1_SEL = 1
7110 // .. ==> 0XF8000770[2:2] = 0x00000001U
7111 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7112 // .. L2_SEL = 0
7113 // .. ==> 0XF8000770[4:3] = 0x00000000U
7114 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7115 // .. L3_SEL = 0
7116 // .. ==> 0XF8000770[7:5] = 0x00000000U
7117 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7118 // .. Speed = 1
7119 // .. ==> 0XF8000770[8:8] = 0x00000001U
7120 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7121 // .. IO_Type = 1
7122 // .. ==> 0XF8000770[11:9] = 0x00000001U
7123 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7124 // .. PULLUP = 0
7125 // .. ==> 0XF8000770[12:12] = 0x00000000U
7126 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7127 // .. DisableRcvr = 0
7128 // .. ==> 0XF8000770[13:13] = 0x00000000U
7129 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7130 // ..
7131 EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000304U),
7132 // .. TRI_ENABLE = 1
7133 // .. ==> 0XF8000774[0:0] = 0x00000001U
7134 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7135 // .. L0_SEL = 0
7136 // .. ==> 0XF8000774[1:1] = 0x00000000U
7137 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7138 // .. L1_SEL = 1
7139 // .. ==> 0XF8000774[2:2] = 0x00000001U
7140 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7141 // .. L2_SEL = 0
7142 // .. ==> 0XF8000774[4:3] = 0x00000000U
7143 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7144 // .. L3_SEL = 0
7145 // .. ==> 0XF8000774[7:5] = 0x00000000U
7146 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7147 // .. Speed = 1
7148 // .. ==> 0XF8000774[8:8] = 0x00000001U
7149 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7150 // .. IO_Type = 1
7151 // .. ==> 0XF8000774[11:9] = 0x00000001U
7152 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7153 // .. PULLUP = 0
7154 // .. ==> 0XF8000774[12:12] = 0x00000000U
7155 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7156 // .. DisableRcvr = 0
7157 // .. ==> 0XF8000774[13:13] = 0x00000000U
7158 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7159 // ..
7160 EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000305U),
7161 // .. TRI_ENABLE = 0
7162 // .. ==> 0XF8000778[0:0] = 0x00000000U
7163 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7164 // .. L0_SEL = 0
7165 // .. ==> 0XF8000778[1:1] = 0x00000000U
7166 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7167 // .. L1_SEL = 1
7168 // .. ==> 0XF8000778[2:2] = 0x00000001U
7169 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7170 // .. L2_SEL = 0
7171 // .. ==> 0XF8000778[4:3] = 0x00000000U
7172 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7173 // .. L3_SEL = 0
7174 // .. ==> 0XF8000778[7:5] = 0x00000000U
7175 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7176 // .. Speed = 1
7177 // .. ==> 0XF8000778[8:8] = 0x00000001U
7178 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7179 // .. IO_Type = 1
7180 // .. ==> 0XF8000778[11:9] = 0x00000001U
7181 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7182 // .. PULLUP = 0
7183 // .. ==> 0XF8000778[12:12] = 0x00000000U
7184 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7185 // .. DisableRcvr = 0
7186 // .. ==> 0XF8000778[13:13] = 0x00000000U
7187 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7188 // ..
7189 EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000304U),
7190 // .. TRI_ENABLE = 1
7191 // .. ==> 0XF800077C[0:0] = 0x00000001U
7192 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7193 // .. L0_SEL = 0
7194 // .. ==> 0XF800077C[1:1] = 0x00000000U
7195 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7196 // .. L1_SEL = 1
7197 // .. ==> 0XF800077C[2:2] = 0x00000001U
7198 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7199 // .. L2_SEL = 0
7200 // .. ==> 0XF800077C[4:3] = 0x00000000U
7201 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7202 // .. L3_SEL = 0
7203 // .. ==> 0XF800077C[7:5] = 0x00000000U
7204 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7205 // .. Speed = 1
7206 // .. ==> 0XF800077C[8:8] = 0x00000001U
7207 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7208 // .. IO_Type = 1
7209 // .. ==> 0XF800077C[11:9] = 0x00000001U
7210 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7211 // .. PULLUP = 0
7212 // .. ==> 0XF800077C[12:12] = 0x00000000U
7213 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7214 // .. DisableRcvr = 0
7215 // .. ==> 0XF800077C[13:13] = 0x00000000U
7216 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7217 // ..
7218 EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000305U),
7219 // .. TRI_ENABLE = 0
7220 // .. ==> 0XF8000780[0:0] = 0x00000000U
7221 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7222 // .. L0_SEL = 0
7223 // .. ==> 0XF8000780[1:1] = 0x00000000U
7224 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7225 // .. L1_SEL = 1
7226 // .. ==> 0XF8000780[2:2] = 0x00000001U
7227 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7228 // .. L2_SEL = 0
7229 // .. ==> 0XF8000780[4:3] = 0x00000000U
7230 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7231 // .. L3_SEL = 0
7232 // .. ==> 0XF8000780[7:5] = 0x00000000U
7233 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7234 // .. Speed = 1
7235 // .. ==> 0XF8000780[8:8] = 0x00000001U
7236 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7237 // .. IO_Type = 1
7238 // .. ==> 0XF8000780[11:9] = 0x00000001U
7239 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7240 // .. PULLUP = 0
7241 // .. ==> 0XF8000780[12:12] = 0x00000000U
7242 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7243 // .. DisableRcvr = 0
7244 // .. ==> 0XF8000780[13:13] = 0x00000000U
7245 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7246 // ..
7247 EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000304U),
7248 // .. TRI_ENABLE = 0
7249 // .. ==> 0XF8000784[0:0] = 0x00000000U
7250 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7251 // .. L0_SEL = 0
7252 // .. ==> 0XF8000784[1:1] = 0x00000000U
7253 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7254 // .. L1_SEL = 1
7255 // .. ==> 0XF8000784[2:2] = 0x00000001U
7256 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7257 // .. L2_SEL = 0
7258 // .. ==> 0XF8000784[4:3] = 0x00000000U
7259 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7260 // .. L3_SEL = 0
7261 // .. ==> 0XF8000784[7:5] = 0x00000000U
7262 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7263 // .. Speed = 1
7264 // .. ==> 0XF8000784[8:8] = 0x00000001U
7265 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7266 // .. IO_Type = 1
7267 // .. ==> 0XF8000784[11:9] = 0x00000001U
7268 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7269 // .. PULLUP = 0
7270 // .. ==> 0XF8000784[12:12] = 0x00000000U
7271 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7272 // .. DisableRcvr = 0
7273 // .. ==> 0XF8000784[13:13] = 0x00000000U
7274 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7275 // ..
7276 EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000304U),
7277 // .. TRI_ENABLE = 0
7278 // .. ==> 0XF8000788[0:0] = 0x00000000U
7279 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7280 // .. L0_SEL = 0
7281 // .. ==> 0XF8000788[1:1] = 0x00000000U
7282 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7283 // .. L1_SEL = 1
7284 // .. ==> 0XF8000788[2:2] = 0x00000001U
7285 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7286 // .. L2_SEL = 0
7287 // .. ==> 0XF8000788[4:3] = 0x00000000U
7288 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7289 // .. L3_SEL = 0
7290 // .. ==> 0XF8000788[7:5] = 0x00000000U
7291 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7292 // .. Speed = 1
7293 // .. ==> 0XF8000788[8:8] = 0x00000001U
7294 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7295 // .. IO_Type = 1
7296 // .. ==> 0XF8000788[11:9] = 0x00000001U
7297 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7298 // .. PULLUP = 0
7299 // .. ==> 0XF8000788[12:12] = 0x00000000U
7300 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7301 // .. DisableRcvr = 0
7302 // .. ==> 0XF8000788[13:13] = 0x00000000U
7303 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7304 // ..
7305 EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000304U),
7306 // .. TRI_ENABLE = 0
7307 // .. ==> 0XF800078C[0:0] = 0x00000000U
7308 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7309 // .. L0_SEL = 0
7310 // .. ==> 0XF800078C[1:1] = 0x00000000U
7311 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7312 // .. L1_SEL = 1
7313 // .. ==> 0XF800078C[2:2] = 0x00000001U
7314 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7315 // .. L2_SEL = 0
7316 // .. ==> 0XF800078C[4:3] = 0x00000000U
7317 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7318 // .. L3_SEL = 0
7319 // .. ==> 0XF800078C[7:5] = 0x00000000U
7320 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7321 // .. Speed = 1
7322 // .. ==> 0XF800078C[8:8] = 0x00000001U
7323 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7324 // .. IO_Type = 1
7325 // .. ==> 0XF800078C[11:9] = 0x00000001U
7326 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7327 // .. PULLUP = 0
7328 // .. ==> 0XF800078C[12:12] = 0x00000000U
7329 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7330 // .. DisableRcvr = 0
7331 // .. ==> 0XF800078C[13:13] = 0x00000000U
7332 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7333 // ..
7334 EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000304U),
7335 // .. TRI_ENABLE = 1
7336 // .. ==> 0XF8000790[0:0] = 0x00000001U
7337 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7338 // .. L0_SEL = 0
7339 // .. ==> 0XF8000790[1:1] = 0x00000000U
7340 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7341 // .. L1_SEL = 1
7342 // .. ==> 0XF8000790[2:2] = 0x00000001U
7343 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7344 // .. L2_SEL = 0
7345 // .. ==> 0XF8000790[4:3] = 0x00000000U
7346 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7347 // .. L3_SEL = 0
7348 // .. ==> 0XF8000790[7:5] = 0x00000000U
7349 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7350 // .. Speed = 1
7351 // .. ==> 0XF8000790[8:8] = 0x00000001U
7352 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7353 // .. IO_Type = 1
7354 // .. ==> 0XF8000790[11:9] = 0x00000001U
7355 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7356 // .. PULLUP = 0
7357 // .. ==> 0XF8000790[12:12] = 0x00000000U
7358 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7359 // .. DisableRcvr = 0
7360 // .. ==> 0XF8000790[13:13] = 0x00000000U
7361 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7362 // ..
7363 EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000305U),
7364 // .. TRI_ENABLE = 0
7365 // .. ==> 0XF8000794[0:0] = 0x00000000U
7366 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7367 // .. L0_SEL = 0
7368 // .. ==> 0XF8000794[1:1] = 0x00000000U
7369 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7370 // .. L1_SEL = 1
7371 // .. ==> 0XF8000794[2:2] = 0x00000001U
7372 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7373 // .. L2_SEL = 0
7374 // .. ==> 0XF8000794[4:3] = 0x00000000U
7375 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7376 // .. L3_SEL = 0
7377 // .. ==> 0XF8000794[7:5] = 0x00000000U
7378 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7379 // .. Speed = 1
7380 // .. ==> 0XF8000794[8:8] = 0x00000001U
7381 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7382 // .. IO_Type = 1
7383 // .. ==> 0XF8000794[11:9] = 0x00000001U
7384 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7385 // .. PULLUP = 0
7386 // .. ==> 0XF8000794[12:12] = 0x00000000U
7387 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7388 // .. DisableRcvr = 0
7389 // .. ==> 0XF8000794[13:13] = 0x00000000U
7390 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7391 // ..
7392 EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000304U),
7393 // .. TRI_ENABLE = 0
7394 // .. ==> 0XF8000798[0:0] = 0x00000000U
7395 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7396 // .. L0_SEL = 0
7397 // .. ==> 0XF8000798[1:1] = 0x00000000U
7398 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7399 // .. L1_SEL = 1
7400 // .. ==> 0XF8000798[2:2] = 0x00000001U
7401 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7402 // .. L2_SEL = 0
7403 // .. ==> 0XF8000798[4:3] = 0x00000000U
7404 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7405 // .. L3_SEL = 0
7406 // .. ==> 0XF8000798[7:5] = 0x00000000U
7407 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7408 // .. Speed = 1
7409 // .. ==> 0XF8000798[8:8] = 0x00000001U
7410 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7411 // .. IO_Type = 1
7412 // .. ==> 0XF8000798[11:9] = 0x00000001U
7413 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7414 // .. PULLUP = 0
7415 // .. ==> 0XF8000798[12:12] = 0x00000000U
7416 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7417 // .. DisableRcvr = 0
7418 // .. ==> 0XF8000798[13:13] = 0x00000000U
7419 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7420 // ..
7421 EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000304U),
7422 // .. TRI_ENABLE = 0
7423 // .. ==> 0XF800079C[0:0] = 0x00000000U
7424 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7425 // .. L0_SEL = 0
7426 // .. ==> 0XF800079C[1:1] = 0x00000000U
7427 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7428 // .. L1_SEL = 1
7429 // .. ==> 0XF800079C[2:2] = 0x00000001U
7430 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7431 // .. L2_SEL = 0
7432 // .. ==> 0XF800079C[4:3] = 0x00000000U
7433 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7434 // .. L3_SEL = 0
7435 // .. ==> 0XF800079C[7:5] = 0x00000000U
7436 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7437 // .. Speed = 1
7438 // .. ==> 0XF800079C[8:8] = 0x00000001U
7439 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7440 // .. IO_Type = 1
7441 // .. ==> 0XF800079C[11:9] = 0x00000001U
7442 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7443 // .. PULLUP = 0
7444 // .. ==> 0XF800079C[12:12] = 0x00000000U
7445 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7446 // .. DisableRcvr = 0
7447 // .. ==> 0XF800079C[13:13] = 0x00000000U
7448 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7449 // ..
7450 EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000304U),
7451 // .. TRI_ENABLE = 0
7452 // .. ==> 0XF80007A0[0:0] = 0x00000000U
7453 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7454 // .. L0_SEL = 0
7455 // .. ==> 0XF80007A0[1:1] = 0x00000000U
7456 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7457 // .. L1_SEL = 0
7458 // .. ==> 0XF80007A0[2:2] = 0x00000000U
7459 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7460 // .. L2_SEL = 0
7461 // .. ==> 0XF80007A0[4:3] = 0x00000000U
7462 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7463 // .. L3_SEL = 4
7464 // .. ==> 0XF80007A0[7:5] = 0x00000004U
7465 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7466 // .. Speed = 1
7467 // .. ==> 0XF80007A0[8:8] = 0x00000001U
7468 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7469 // .. IO_Type = 1
7470 // .. ==> 0XF80007A0[11:9] = 0x00000001U
7471 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7472 // .. PULLUP = 0
7473 // .. ==> 0XF80007A0[12:12] = 0x00000000U
7474 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7475 // .. DisableRcvr = 0
7476 // .. ==> 0XF80007A0[13:13] = 0x00000000U
7477 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7478 // ..
7479 EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000380U),
7480 // .. TRI_ENABLE = 0
7481 // .. ==> 0XF80007A4[0:0] = 0x00000000U
7482 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7483 // .. L0_SEL = 0
7484 // .. ==> 0XF80007A4[1:1] = 0x00000000U
7485 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7486 // .. L1_SEL = 0
7487 // .. ==> 0XF80007A4[2:2] = 0x00000000U
7488 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7489 // .. L2_SEL = 0
7490 // .. ==> 0XF80007A4[4:3] = 0x00000000U
7491 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7492 // .. L3_SEL = 4
7493 // .. ==> 0XF80007A4[7:5] = 0x00000004U
7494 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7495 // .. Speed = 1
7496 // .. ==> 0XF80007A4[8:8] = 0x00000001U
7497 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7498 // .. IO_Type = 1
7499 // .. ==> 0XF80007A4[11:9] = 0x00000001U
7500 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7501 // .. PULLUP = 0
7502 // .. ==> 0XF80007A4[12:12] = 0x00000000U
7503 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7504 // .. DisableRcvr = 0
7505 // .. ==> 0XF80007A4[13:13] = 0x00000000U
7506 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7507 // ..
7508 EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000380U),
7509 // .. TRI_ENABLE = 0
7510 // .. ==> 0XF80007A8[0:0] = 0x00000000U
7511 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7512 // .. L0_SEL = 0
7513 // .. ==> 0XF80007A8[1:1] = 0x00000000U
7514 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7515 // .. L1_SEL = 0
7516 // .. ==> 0XF80007A8[2:2] = 0x00000000U
7517 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7518 // .. L2_SEL = 0
7519 // .. ==> 0XF80007A8[4:3] = 0x00000000U
7520 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7521 // .. L3_SEL = 4
7522 // .. ==> 0XF80007A8[7:5] = 0x00000004U
7523 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7524 // .. Speed = 1
7525 // .. ==> 0XF80007A8[8:8] = 0x00000001U
7526 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7527 // .. IO_Type = 1
7528 // .. ==> 0XF80007A8[11:9] = 0x00000001U
7529 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7530 // .. PULLUP = 0
7531 // .. ==> 0XF80007A8[12:12] = 0x00000000U
7532 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7533 // .. DisableRcvr = 0
7534 // .. ==> 0XF80007A8[13:13] = 0x00000000U
7535 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7536 // ..
7537 EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000380U),
7538 // .. TRI_ENABLE = 0
7539 // .. ==> 0XF80007AC[0:0] = 0x00000000U
7540 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7541 // .. L0_SEL = 0
7542 // .. ==> 0XF80007AC[1:1] = 0x00000000U
7543 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7544 // .. L1_SEL = 0
7545 // .. ==> 0XF80007AC[2:2] = 0x00000000U
7546 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7547 // .. L2_SEL = 0
7548 // .. ==> 0XF80007AC[4:3] = 0x00000000U
7549 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7550 // .. L3_SEL = 4
7551 // .. ==> 0XF80007AC[7:5] = 0x00000004U
7552 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7553 // .. Speed = 1
7554 // .. ==> 0XF80007AC[8:8] = 0x00000001U
7555 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7556 // .. IO_Type = 1
7557 // .. ==> 0XF80007AC[11:9] = 0x00000001U
7558 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7559 // .. PULLUP = 0
7560 // .. ==> 0XF80007AC[12:12] = 0x00000000U
7561 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7562 // .. DisableRcvr = 0
7563 // .. ==> 0XF80007AC[13:13] = 0x00000000U
7564 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7565 // ..
7566 EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000380U),
7567 // .. TRI_ENABLE = 0
7568 // .. ==> 0XF80007B0[0:0] = 0x00000000U
7569 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7570 // .. L0_SEL = 0
7571 // .. ==> 0XF80007B0[1:1] = 0x00000000U
7572 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7573 // .. L1_SEL = 0
7574 // .. ==> 0XF80007B0[2:2] = 0x00000000U
7575 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7576 // .. L2_SEL = 0
7577 // .. ==> 0XF80007B0[4:3] = 0x00000000U
7578 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7579 // .. L3_SEL = 4
7580 // .. ==> 0XF80007B0[7:5] = 0x00000004U
7581 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7582 // .. Speed = 1
7583 // .. ==> 0XF80007B0[8:8] = 0x00000001U
7584 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7585 // .. IO_Type = 1
7586 // .. ==> 0XF80007B0[11:9] = 0x00000001U
7587 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7588 // .. PULLUP = 0
7589 // .. ==> 0XF80007B0[12:12] = 0x00000000U
7590 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7591 // .. DisableRcvr = 0
7592 // .. ==> 0XF80007B0[13:13] = 0x00000000U
7593 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7594 // ..
7595 EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000380U),
7596 // .. TRI_ENABLE = 0
7597 // .. ==> 0XF80007B4[0:0] = 0x00000000U
7598 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7599 // .. L0_SEL = 0
7600 // .. ==> 0XF80007B4[1:1] = 0x00000000U
7601 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7602 // .. L1_SEL = 0
7603 // .. ==> 0XF80007B4[2:2] = 0x00000000U
7604 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7605 // .. L2_SEL = 0
7606 // .. ==> 0XF80007B4[4:3] = 0x00000000U
7607 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7608 // .. L3_SEL = 4
7609 // .. ==> 0XF80007B4[7:5] = 0x00000004U
7610 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7611 // .. Speed = 1
7612 // .. ==> 0XF80007B4[8:8] = 0x00000001U
7613 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7614 // .. IO_Type = 1
7615 // .. ==> 0XF80007B4[11:9] = 0x00000001U
7616 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7617 // .. PULLUP = 0
7618 // .. ==> 0XF80007B4[12:12] = 0x00000000U
7619 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7620 // .. DisableRcvr = 0
7621 // .. ==> 0XF80007B4[13:13] = 0x00000000U
7622 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7623 // ..
7624 EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000380U),
7625 // .. TRI_ENABLE = 1
7626 // .. ==> 0XF80007B8[0:0] = 0x00000001U
7627 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7628 // .. Speed = 0
7629 // .. ==> 0XF80007B8[8:8] = 0x00000000U
7630 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7631 // .. IO_Type = 1
7632 // .. ==> 0XF80007B8[11:9] = 0x00000001U
7633 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7634 // .. PULLUP = 0
7635 // .. ==> 0XF80007B8[12:12] = 0x00000000U
7636 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7637 // .. DisableRcvr = 0
7638 // .. ==> 0XF80007B8[13:13] = 0x00000000U
7639 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7640 // ..
7641 EMIT_MASKWRITE(0XF80007B8, 0x00003F01U ,0x00000201U),
7642 // .. TRI_ENABLE = 1
7643 // .. ==> 0XF80007BC[0:0] = 0x00000001U
7644 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7645 // .. Speed = 0
7646 // .. ==> 0XF80007BC[8:8] = 0x00000000U
7647 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7648 // .. IO_Type = 1
7649 // .. ==> 0XF80007BC[11:9] = 0x00000001U
7650 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7651 // .. PULLUP = 0
7652 // .. ==> 0XF80007BC[12:12] = 0x00000000U
7653 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7654 // .. DisableRcvr = 0
7655 // .. ==> 0XF80007BC[13:13] = 0x00000000U
7656 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7657 // ..
7658 EMIT_MASKWRITE(0XF80007BC, 0x00003F01U ,0x00000201U),
7659 // .. TRI_ENABLE = 0
7660 // .. ==> 0XF80007C0[0:0] = 0x00000000U
7661 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7662 // .. L0_SEL = 0
7663 // .. ==> 0XF80007C0[1:1] = 0x00000000U
7664 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7665 // .. L1_SEL = 0
7666 // .. ==> 0XF80007C0[2:2] = 0x00000000U
7667 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7668 // .. L2_SEL = 0
7669 // .. ==> 0XF80007C0[4:3] = 0x00000000U
7670 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7671 // .. L3_SEL = 7
7672 // .. ==> 0XF80007C0[7:5] = 0x00000007U
7673 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
7674 // .. Speed = 0
7675 // .. ==> 0XF80007C0[8:8] = 0x00000000U
7676 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7677 // .. IO_Type = 1
7678 // .. ==> 0XF80007C0[11:9] = 0x00000001U
7679 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7680 // .. PULLUP = 0
7681 // .. ==> 0XF80007C0[12:12] = 0x00000000U
7682 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7683 // .. DisableRcvr = 0
7684 // .. ==> 0XF80007C0[13:13] = 0x00000000U
7685 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7686 // ..
7687 EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
7688 // .. TRI_ENABLE = 1
7689 // .. ==> 0XF80007C4[0:0] = 0x00000001U
7690 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7691 // .. L0_SEL = 0
7692 // .. ==> 0XF80007C4[1:1] = 0x00000000U
7693 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7694 // .. L1_SEL = 0
7695 // .. ==> 0XF80007C4[2:2] = 0x00000000U
7696 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7697 // .. L2_SEL = 0
7698 // .. ==> 0XF80007C4[4:3] = 0x00000000U
7699 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7700 // .. L3_SEL = 7
7701 // .. ==> 0XF80007C4[7:5] = 0x00000007U
7702 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
7703 // .. Speed = 0
7704 // .. ==> 0XF80007C4[8:8] = 0x00000000U
7705 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7706 // .. IO_Type = 1
7707 // .. ==> 0XF80007C4[11:9] = 0x00000001U
7708 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7709 // .. PULLUP = 0
7710 // .. ==> 0XF80007C4[12:12] = 0x00000000U
7711 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7712 // .. DisableRcvr = 0
7713 // .. ==> 0XF80007C4[13:13] = 0x00000000U
7714 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7715 // ..
7716 EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
7717 // .. TRI_ENABLE = 1
7718 // .. ==> 0XF80007C8[0:0] = 0x00000001U
7719 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7720 // .. L0_SEL = 0
7721 // .. ==> 0XF80007C8[1:1] = 0x00000000U
7722 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7723 // .. L1_SEL = 0
7724 // .. ==> 0XF80007C8[2:2] = 0x00000000U
7725 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7726 // .. L2_SEL = 0
7727 // .. ==> 0XF80007C8[4:3] = 0x00000000U
7728 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7729 // .. L3_SEL = 0
7730 // .. ==> 0XF80007C8[7:5] = 0x00000000U
7731 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7732 // .. Speed = 0
7733 // .. ==> 0XF80007C8[8:8] = 0x00000000U
7734 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7735 // .. IO_Type = 1
7736 // .. ==> 0XF80007C8[11:9] = 0x00000001U
7737 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7738 // .. PULLUP = 0
7739 // .. ==> 0XF80007C8[12:12] = 0x00000000U
7740 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7741 // .. DisableRcvr = 0
7742 // .. ==> 0XF80007C8[13:13] = 0x00000000U
7743 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7744 // ..
7745 EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00000201U),
7746 // .. TRI_ENABLE = 1
7747 // .. ==> 0XF80007CC[0:0] = 0x00000001U
7748 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7749 // .. L0_SEL = 0
7750 // .. ==> 0XF80007CC[1:1] = 0x00000000U
7751 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7752 // .. L1_SEL = 0
7753 // .. ==> 0XF80007CC[2:2] = 0x00000000U
7754 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7755 // .. L2_SEL = 0
7756 // .. ==> 0XF80007CC[4:3] = 0x00000000U
7757 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7758 // .. L3_SEL = 0
7759 // .. ==> 0XF80007CC[7:5] = 0x00000000U
7760 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
7761 // .. Speed = 0
7762 // .. ==> 0XF80007CC[8:8] = 0x00000000U
7763 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7764 // .. IO_Type = 1
7765 // .. ==> 0XF80007CC[11:9] = 0x00000001U
7766 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7767 // .. PULLUP = 0
7768 // .. ==> 0XF80007CC[12:12] = 0x00000000U
7769 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7770 // .. DisableRcvr = 0
7771 // .. ==> 0XF80007CC[13:13] = 0x00000000U
7772 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7773 // ..
7774 EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00000201U),
7775 // .. TRI_ENABLE = 0
7776 // .. ==> 0XF80007D0[0:0] = 0x00000000U
7777 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7778 // .. L0_SEL = 0
7779 // .. ==> 0XF80007D0[1:1] = 0x00000000U
7780 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7781 // .. L1_SEL = 0
7782 // .. ==> 0XF80007D0[2:2] = 0x00000000U
7783 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7784 // .. L2_SEL = 0
7785 // .. ==> 0XF80007D0[4:3] = 0x00000000U
7786 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7787 // .. L3_SEL = 4
7788 // .. ==> 0XF80007D0[7:5] = 0x00000004U
7789 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7790 // .. Speed = 0
7791 // .. ==> 0XF80007D0[8:8] = 0x00000000U
7792 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7793 // .. IO_Type = 1
7794 // .. ==> 0XF80007D0[11:9] = 0x00000001U
7795 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7796 // .. PULLUP = 0
7797 // .. ==> 0XF80007D0[12:12] = 0x00000000U
7798 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7799 // .. DisableRcvr = 0
7800 // .. ==> 0XF80007D0[13:13] = 0x00000000U
7801 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7802 // ..
7803 EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
7804 // .. TRI_ENABLE = 0
7805 // .. ==> 0XF80007D4[0:0] = 0x00000000U
7806 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7807 // .. L0_SEL = 0
7808 // .. ==> 0XF80007D4[1:1] = 0x00000000U
7809 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
7810 // .. L1_SEL = 0
7811 // .. ==> 0XF80007D4[2:2] = 0x00000000U
7812 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
7813 // .. L2_SEL = 0
7814 // .. ==> 0XF80007D4[4:3] = 0x00000000U
7815 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
7816 // .. L3_SEL = 4
7817 // .. ==> 0XF80007D4[7:5] = 0x00000004U
7818 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
7819 // .. Speed = 0
7820 // .. ==> 0XF80007D4[8:8] = 0x00000000U
7821 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7822 // .. IO_Type = 1
7823 // .. ==> 0XF80007D4[11:9] = 0x00000001U
7824 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
7825 // .. PULLUP = 0
7826 // .. ==> 0XF80007D4[12:12] = 0x00000000U
7827 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
7828 // .. DisableRcvr = 0
7829 // .. ==> 0XF80007D4[13:13] = 0x00000000U
7830 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
7831 // ..
7832 EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
7833 // .. SDIO0_WP_SEL = 46
7834 // .. ==> 0XF8000830[5:0] = 0x0000002EU
7835 // .. ==> MASK : 0x0000003FU VAL : 0x0000002EU
7836 // .. SDIO0_CD_SEL = 47
7837 // .. ==> 0XF8000830[21:16] = 0x0000002FU
7838 // .. ==> MASK : 0x003F0000U VAL : 0x002F0000U
7839 // ..
7840 EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x002F002EU),
7841 // .. FINISH: MIO PROGRAMMING
7842 // .. START: LOCK IT BACK
7843 // .. LOCK_KEY = 0X767B
7844 // .. ==> 0XF8000004[15:0] = 0x0000767BU
7845 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
7846 // ..
7847 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
7848 // .. FINISH: LOCK IT BACK
7849 // FINISH: top
7850 //
7851 EMIT_EXIT(),
7852
7853 //
7854};
7855
7856unsigned long ps7_peripherals_init_data_2_0[] = {
7857 // START: top
7858 // .. START: SLCR SETTINGS
7859 // .. UNLOCK_KEY = 0XDF0D
7860 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
7861 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
7862 // ..
7863 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
7864 // .. FINISH: SLCR SETTINGS
7865 // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
7866 // .. IBUF_DISABLE_MODE = 0x1
7867 // .. ==> 0XF8000B48[7:7] = 0x00000001U
7868 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
7869 // .. TERM_DISABLE_MODE = 0x1
7870 // .. ==> 0XF8000B48[8:8] = 0x00000001U
7871 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7872 // ..
7873 EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
7874 // .. IBUF_DISABLE_MODE = 0x1
7875 // .. ==> 0XF8000B4C[7:7] = 0x00000001U
7876 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
7877 // .. TERM_DISABLE_MODE = 0x1
7878 // .. ==> 0XF8000B4C[8:8] = 0x00000001U
7879 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7880 // ..
7881 EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
7882 // .. IBUF_DISABLE_MODE = 0x1
7883 // .. ==> 0XF8000B50[7:7] = 0x00000001U
7884 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
7885 // .. TERM_DISABLE_MODE = 0x1
7886 // .. ==> 0XF8000B50[8:8] = 0x00000001U
7887 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7888 // ..
7889 EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
7890 // .. IBUF_DISABLE_MODE = 0x1
7891 // .. ==> 0XF8000B54[7:7] = 0x00000001U
7892 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
7893 // .. TERM_DISABLE_MODE = 0x1
7894 // .. ==> 0XF8000B54[8:8] = 0x00000001U
7895 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
7896 // ..
7897 EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
7898 // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
7899 // .. START: LOCK IT BACK
7900 // .. LOCK_KEY = 0X767B
7901 // .. ==> 0XF8000004[15:0] = 0x0000767BU
7902 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
7903 // ..
7904 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
7905 // .. FINISH: LOCK IT BACK
7906 // .. START: SRAM/NOR SET OPMODE
7907 // .. FINISH: SRAM/NOR SET OPMODE
7908 // .. START: UART REGISTERS
7909 // .. BDIV = 0x6
7910 // .. ==> 0XE0001034[7:0] = 0x00000006U
7911 // .. ==> MASK : 0x000000FFU VAL : 0x00000006U
7912 // ..
7913 EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
7914 // .. CD = 0x3e
7915 // .. ==> 0XE0001018[15:0] = 0x0000003EU
7916 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000003EU
7917 // ..
7918 EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
7919 // .. STPBRK = 0x0
7920 // .. ==> 0XE0001000[8:8] = 0x00000000U
7921 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
7922 // .. STTBRK = 0x0
7923 // .. ==> 0XE0001000[7:7] = 0x00000000U
7924 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
7925 // .. RSTTO = 0x0
7926 // .. ==> 0XE0001000[6:6] = 0x00000000U
7927 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
7928 // .. TXDIS = 0x0
7929 // .. ==> 0XE0001000[5:5] = 0x00000000U
7930 // .. ==> MASK : 0x00000020U VAL : 0x00000000U
7931 // .. TXEN = 0x1
7932 // .. ==> 0XE0001000[4:4] = 0x00000001U
7933 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
7934 // .. RXDIS = 0x0
7935 // .. ==> 0XE0001000[3:3] = 0x00000000U
7936 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
7937 // .. RXEN = 0x1
7938 // .. ==> 0XE0001000[2:2] = 0x00000001U
7939 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
7940 // .. TXRES = 0x1
7941 // .. ==> 0XE0001000[1:1] = 0x00000001U
7942 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
7943 // .. RXRES = 0x1
7944 // .. ==> 0XE0001000[0:0] = 0x00000001U
7945 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
7946 // ..
7947 EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
7948 // .. IRMODE = 0x0
7949 // .. ==> 0XE0001004[11:11] = 0x00000000U
7950 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
7951 // .. UCLKEN = 0x0
7952 // .. ==> 0XE0001004[10:10] = 0x00000000U
7953 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
7954 // .. CHMODE = 0x0
7955 // .. ==> 0XE0001004[9:8] = 0x00000000U
7956 // .. ==> MASK : 0x00000300U VAL : 0x00000000U
7957 // .. NBSTOP = 0x0
7958 // .. ==> 0XE0001004[7:6] = 0x00000000U
7959 // .. ==> MASK : 0x000000C0U VAL : 0x00000000U
7960 // .. PAR = 0x4
7961 // .. ==> 0XE0001004[5:3] = 0x00000004U
7962 // .. ==> MASK : 0x00000038U VAL : 0x00000020U
7963 // .. CHRL = 0x0
7964 // .. ==> 0XE0001004[2:1] = 0x00000000U
7965 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
7966 // .. CLKS = 0x0
7967 // .. ==> 0XE0001004[0:0] = 0x00000000U
7968 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
7969 // ..
7970 EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
7971 // .. FINISH: UART REGISTERS
7972 // .. START: QSPI REGISTERS
7973 // .. Holdb_dr = 1
7974 // .. ==> 0XE000D000[19:19] = 0x00000001U
7975 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
7976 // ..
7977 EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
7978 // .. FINISH: QSPI REGISTERS
7979 // .. START: PL POWER ON RESET REGISTERS
7980 // .. PCFG_POR_CNT_4K = 0
7981 // .. ==> 0XF8007000[29:29] = 0x00000000U
7982 // .. ==> MASK : 0x20000000U VAL : 0x00000000U
7983 // ..
7984 EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
7985 // .. FINISH: PL POWER ON RESET REGISTERS
7986 // .. START: SMC TIMING CALCULATION REGISTER UPDATE
7987 // .. .. START: NAND SET CYCLE
7988 // .. .. FINISH: NAND SET CYCLE
7989 // .. .. START: OPMODE
7990 // .. .. FINISH: OPMODE
7991 // .. .. START: DIRECT COMMAND
7992 // .. .. FINISH: DIRECT COMMAND
7993 // .. .. START: SRAM/NOR CS0 SET CYCLE
7994 // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
7995 // .. .. START: DIRECT COMMAND
7996 // .. .. FINISH: DIRECT COMMAND
7997 // .. .. START: NOR CS0 BASE ADDRESS
7998 // .. .. FINISH: NOR CS0 BASE ADDRESS
7999 // .. .. START: SRAM/NOR CS1 SET CYCLE
8000 // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
8001 // .. .. START: DIRECT COMMAND
8002 // .. .. FINISH: DIRECT COMMAND
8003 // .. .. START: NOR CS1 BASE ADDRESS
8004 // .. .. FINISH: NOR CS1 BASE ADDRESS
8005 // .. .. START: USB RESET
8006 // .. .. .. START: USB0 RESET
8007 // .. .. .. .. START: DIR MODE BANK 0
8008 // .. .. .. .. FINISH: DIR MODE BANK 0
8009 // .. .. .. .. START: DIR MODE BANK 1
8010 // .. .. .. .. FINISH: DIR MODE BANK 1
8011 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8012 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8013 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8014 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8015 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8016 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8017 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8018 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8019 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8020 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8021 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8022 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8023 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8024 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8025 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8026 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8027 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8028 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8029 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8030 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8031 // .. .. .. .. START: ADD 1 MS DELAY
8032 // .. .. .. ..
8033 EMIT_MASKDELAY(0XF8F00200, 1),
8034 // .. .. .. .. FINISH: ADD 1 MS DELAY
8035 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8036 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8037 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8038 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8039 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8040 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8041 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8042 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8043 // .. .. .. FINISH: USB0 RESET
8044 // .. .. .. START: USB1 RESET
8045 // .. .. .. .. START: DIR MODE BANK 0
8046 // .. .. .. .. FINISH: DIR MODE BANK 0
8047 // .. .. .. .. START: DIR MODE BANK 1
8048 // .. .. .. .. FINISH: DIR MODE BANK 1
8049 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8050 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8051 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8052 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8053 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8054 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8055 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8056 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8057 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8058 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8059 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8060 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8061 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8062 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8063 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8064 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8065 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8066 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8067 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8068 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8069 // .. .. .. .. START: ADD 1 MS DELAY
8070 // .. .. .. ..
8071 EMIT_MASKDELAY(0XF8F00200, 1),
8072 // .. .. .. .. FINISH: ADD 1 MS DELAY
8073 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8074 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8075 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8076 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8077 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8078 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8079 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8080 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8081 // .. .. .. FINISH: USB1 RESET
8082 // .. .. FINISH: USB RESET
8083 // .. .. START: ENET RESET
8084 // .. .. .. START: ENET0 RESET
8085 // .. .. .. .. START: DIR MODE BANK 0
8086 // .. .. .. .. FINISH: DIR MODE BANK 0
8087 // .. .. .. .. START: DIR MODE BANK 1
8088 // .. .. .. .. FINISH: DIR MODE BANK 1
8089 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8090 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8091 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8092 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8093 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8094 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8095 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8096 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8097 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8098 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8099 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8100 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8101 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8102 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8103 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8104 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8105 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8106 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8107 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8108 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8109 // .. .. .. .. START: ADD 1 MS DELAY
8110 // .. .. .. ..
8111 EMIT_MASKDELAY(0XF8F00200, 1),
8112 // .. .. .. .. FINISH: ADD 1 MS DELAY
8113 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8114 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8115 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8116 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8117 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8118 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8119 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8120 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8121 // .. .. .. FINISH: ENET0 RESET
8122 // .. .. .. START: ENET1 RESET
8123 // .. .. .. .. START: DIR MODE BANK 0
8124 // .. .. .. .. FINISH: DIR MODE BANK 0
8125 // .. .. .. .. START: DIR MODE BANK 1
8126 // .. .. .. .. FINISH: DIR MODE BANK 1
8127 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8128 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8129 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8130 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8131 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8132 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8133 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8134 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8135 // .. .. .. .. START: OUTPUT ENABLE BANK 0
8136 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8137 // .. .. .. .. START: OUTPUT ENABLE BANK 1
8138 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8139 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8140 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8141 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8142 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8143 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8144 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8145 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8146 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8147 // .. .. .. .. START: ADD 1 MS DELAY
8148 // .. .. .. ..
8149 EMIT_MASKDELAY(0XF8F00200, 1),
8150 // .. .. .. .. FINISH: ADD 1 MS DELAY
8151 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8152 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8153 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8154 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8155 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8156 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8157 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8158 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8159 // .. .. .. FINISH: ENET1 RESET
8160 // .. .. FINISH: ENET RESET
8161 // .. .. START: I2C RESET
8162 // .. .. .. START: I2C0 RESET
8163 // .. .. .. .. START: DIR MODE GPIO BANK0
8164 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
8165 // .. .. .. .. START: DIR MODE GPIO BANK1
8166 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
8167 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8168 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8169 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8170 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8171 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8172 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8173 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8174 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8175 // .. .. .. .. START: OUTPUT ENABLE
8176 // .. .. .. .. FINISH: OUTPUT ENABLE
8177 // .. .. .. .. START: OUTPUT ENABLE
8178 // .. .. .. .. FINISH: OUTPUT ENABLE
8179 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8180 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8181 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8182 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8183 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8184 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8185 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8186 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8187 // .. .. .. .. START: ADD 1 MS DELAY
8188 // .. .. .. ..
8189 EMIT_MASKDELAY(0XF8F00200, 1),
8190 // .. .. .. .. FINISH: ADD 1 MS DELAY
8191 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8192 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8193 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8194 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8195 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8196 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8197 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8198 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8199 // .. .. .. FINISH: I2C0 RESET
8200 // .. .. .. START: I2C1 RESET
8201 // .. .. .. .. START: DIR MODE GPIO BANK0
8202 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
8203 // .. .. .. .. START: DIR MODE GPIO BANK1
8204 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
8205 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8206 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8207 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8208 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8209 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8210 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8211 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8212 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8213 // .. .. .. .. START: OUTPUT ENABLE
8214 // .. .. .. .. FINISH: OUTPUT ENABLE
8215 // .. .. .. .. START: OUTPUT ENABLE
8216 // .. .. .. .. FINISH: OUTPUT ENABLE
8217 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8218 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8219 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8220 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8221 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8222 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8223 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8224 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8225 // .. .. .. .. START: ADD 1 MS DELAY
8226 // .. .. .. ..
8227 EMIT_MASKDELAY(0XF8F00200, 1),
8228 // .. .. .. .. FINISH: ADD 1 MS DELAY
8229 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8230 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8231 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8232 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8233 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8234 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8235 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8236 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8237 // .. .. .. FINISH: I2C1 RESET
8238 // .. .. FINISH: I2C RESET
8239 // .. .. START: NOR CHIP SELECT
8240 // .. .. .. START: DIR MODE BANK 0
8241 // .. .. .. FINISH: DIR MODE BANK 0
8242 // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8243 // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8244 // .. .. .. START: OUTPUT ENABLE BANK 0
8245 // .. .. .. FINISH: OUTPUT ENABLE BANK 0
8246 // .. .. FINISH: NOR CHIP SELECT
8247 // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
8248 // FINISH: top
8249 //
8250 EMIT_EXIT(),
8251
8252 //
8253};
8254
8255unsigned long ps7_post_config_2_0[] = {
8256 // START: top
8257 // .. START: SLCR SETTINGS
8258 // .. UNLOCK_KEY = 0XDF0D
8259 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8260 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8261 // ..
8262 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8263 // .. FINISH: SLCR SETTINGS
8264 // .. START: ENABLING LEVEL SHIFTER
8265 // .. USER_INP_ICT_EN_0 = 3
8266 // .. ==> 0XF8000900[1:0] = 0x00000003U
8267 // .. ==> MASK : 0x00000003U VAL : 0x00000003U
8268 // .. USER_INP_ICT_EN_1 = 3
8269 // .. ==> 0XF8000900[3:2] = 0x00000003U
8270 // .. ==> MASK : 0x0000000CU VAL : 0x0000000CU
8271 // ..
8272 EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
8273 // .. FINISH: ENABLING LEVEL SHIFTER
8274 // .. START: FPGA RESETS TO 0
8275 // .. reserved_3 = 0
8276 // .. ==> 0XF8000240[31:25] = 0x00000000U
8277 // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
8278 // .. FPGA_ACP_RST = 0
8279 // .. ==> 0XF8000240[24:24] = 0x00000000U
8280 // .. ==> MASK : 0x01000000U VAL : 0x00000000U
8281 // .. FPGA_AXDS3_RST = 0
8282 // .. ==> 0XF8000240[23:23] = 0x00000000U
8283 // .. ==> MASK : 0x00800000U VAL : 0x00000000U
8284 // .. FPGA_AXDS2_RST = 0
8285 // .. ==> 0XF8000240[22:22] = 0x00000000U
8286 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
8287 // .. FPGA_AXDS1_RST = 0
8288 // .. ==> 0XF8000240[21:21] = 0x00000000U
8289 // .. ==> MASK : 0x00200000U VAL : 0x00000000U
8290 // .. FPGA_AXDS0_RST = 0
8291 // .. ==> 0XF8000240[20:20] = 0x00000000U
8292 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
8293 // .. reserved_2 = 0
8294 // .. ==> 0XF8000240[19:18] = 0x00000000U
8295 // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
8296 // .. FSSW1_FPGA_RST = 0
8297 // .. ==> 0XF8000240[17:17] = 0x00000000U
8298 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
8299 // .. FSSW0_FPGA_RST = 0
8300 // .. ==> 0XF8000240[16:16] = 0x00000000U
8301 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
8302 // .. reserved_1 = 0
8303 // .. ==> 0XF8000240[15:14] = 0x00000000U
8304 // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
8305 // .. FPGA_FMSW1_RST = 0
8306 // .. ==> 0XF8000240[13:13] = 0x00000000U
8307 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
8308 // .. FPGA_FMSW0_RST = 0
8309 // .. ==> 0XF8000240[12:12] = 0x00000000U
8310 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
8311 // .. FPGA_DMA3_RST = 0
8312 // .. ==> 0XF8000240[11:11] = 0x00000000U
8313 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
8314 // .. FPGA_DMA2_RST = 0
8315 // .. ==> 0XF8000240[10:10] = 0x00000000U
8316 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
8317 // .. FPGA_DMA1_RST = 0
8318 // .. ==> 0XF8000240[9:9] = 0x00000000U
8319 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
8320 // .. FPGA_DMA0_RST = 0
8321 // .. ==> 0XF8000240[8:8] = 0x00000000U
8322 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
8323 // .. reserved = 0
8324 // .. ==> 0XF8000240[7:4] = 0x00000000U
8325 // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
8326 // .. FPGA3_OUT_RST = 0
8327 // .. ==> 0XF8000240[3:3] = 0x00000000U
8328 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
8329 // .. FPGA2_OUT_RST = 0
8330 // .. ==> 0XF8000240[2:2] = 0x00000000U
8331 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
8332 // .. FPGA1_OUT_RST = 0
8333 // .. ==> 0XF8000240[1:1] = 0x00000000U
8334 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
8335 // .. FPGA0_OUT_RST = 0
8336 // .. ==> 0XF8000240[0:0] = 0x00000000U
8337 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
8338 // ..
8339 EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
8340 // .. FINISH: FPGA RESETS TO 0
8341 // .. START: AFI REGISTERS
8342 // .. .. START: AFI0 REGISTERS
8343 // .. .. FINISH: AFI0 REGISTERS
8344 // .. .. START: AFI1 REGISTERS
8345 // .. .. FINISH: AFI1 REGISTERS
8346 // .. .. START: AFI2 REGISTERS
8347 // .. .. FINISH: AFI2 REGISTERS
8348 // .. .. START: AFI3 REGISTERS
8349 // .. .. FINISH: AFI3 REGISTERS
8350 // .. FINISH: AFI REGISTERS
8351 // .. START: LOCK IT BACK
8352 // .. LOCK_KEY = 0X767B
8353 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8354 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8355 // ..
8356 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8357 // .. FINISH: LOCK IT BACK
8358 // FINISH: top
8359 //
8360 EMIT_EXIT(),
8361
8362 //
8363};
8364
8365unsigned long ps7_debug_2_0[] = {
8366 // START: top
8367 // .. START: CROSS TRIGGER CONFIGURATIONS
8368 // .. .. START: UNLOCKING CTI REGISTERS
8369 // .. .. KEY = 0XC5ACCE55
8370 // .. .. ==> 0XF8898FB0[31:0] = 0xC5ACCE55U
8371 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
8372 // .. ..
8373 EMIT_MASKWRITE(0XF8898FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
8374 // .. .. KEY = 0XC5ACCE55
8375 // .. .. ==> 0XF8899FB0[31:0] = 0xC5ACCE55U
8376 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
8377 // .. ..
8378 EMIT_MASKWRITE(0XF8899FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
8379 // .. .. KEY = 0XC5ACCE55
8380 // .. .. ==> 0XF8809FB0[31:0] = 0xC5ACCE55U
8381 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
8382 // .. ..
8383 EMIT_MASKWRITE(0XF8809FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
8384 // .. .. FINISH: UNLOCKING CTI REGISTERS
8385 // .. .. START: ENABLING CTI MODULES AND CHANNELS
8386 // .. .. FINISH: ENABLING CTI MODULES AND CHANNELS
8387 // .. .. START: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
8388 // .. .. FINISH: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
8389 // .. FINISH: CROSS TRIGGER CONFIGURATIONS
8390 // FINISH: top
8391 //
8392 EMIT_EXIT(),
8393
8394 //
8395};
8396
8397unsigned long ps7_pll_init_data_1_0[] = {
8398 // START: top
8399 // .. START: SLCR SETTINGS
8400 // .. UNLOCK_KEY = 0XDF0D
8401 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8402 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8403 // ..
8404 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8405 // .. FINISH: SLCR SETTINGS
8406 // .. START: PLL SLCR REGISTERS
8407 // .. .. START: ARM PLL INIT
8408 // .. .. PLL_RES = 0x2
8409 // .. .. ==> 0XF8000110[7:4] = 0x00000002U
8410 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
8411 // .. .. PLL_CP = 0x2
8412 // .. .. ==> 0XF8000110[11:8] = 0x00000002U
8413 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8414 // .. .. LOCK_CNT = 0xfa
8415 // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
8416 // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
8417 // .. ..
8418 EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
8419 // .. .. .. START: UPDATE FB_DIV
8420 // .. .. .. PLL_FDIV = 0x28
8421 // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
8422 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
8423 // .. .. ..
8424 EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
8425 // .. .. .. FINISH: UPDATE FB_DIV
8426 // .. .. .. START: BY PASS PLL
8427 // .. .. .. PLL_BYPASS_FORCE = 1
8428 // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
8429 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
8430 // .. .. ..
8431 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
8432 // .. .. .. FINISH: BY PASS PLL
8433 // .. .. .. START: ASSERT RESET
8434 // .. .. .. PLL_RESET = 1
8435 // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
8436 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8437 // .. .. ..
8438 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
8439 // .. .. .. FINISH: ASSERT RESET
8440 // .. .. .. START: DEASSERT RESET
8441 // .. .. .. PLL_RESET = 0
8442 // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
8443 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8444 // .. .. ..
8445 EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
8446 // .. .. .. FINISH: DEASSERT RESET
8447 // .. .. .. START: CHECK PLL STATUS
8448 // .. .. .. ARM_PLL_LOCK = 1
8449 // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
8450 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8451 // .. .. ..
8452 EMIT_MASKPOLL(0XF800010C, 0x00000001U),
8453 // .. .. .. FINISH: CHECK PLL STATUS
8454 // .. .. .. START: REMOVE PLL BY PASS
8455 // .. .. .. PLL_BYPASS_FORCE = 0
8456 // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
8457 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
8458 // .. .. ..
8459 EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
8460 // .. .. .. FINISH: REMOVE PLL BY PASS
8461 // .. .. .. SRCSEL = 0x0
8462 // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
8463 // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
8464 // .. .. .. DIVISOR = 0x2
8465 // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
8466 // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
8467 // .. .. .. CPU_6OR4XCLKACT = 0x1
8468 // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
8469 // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
8470 // .. .. .. CPU_3OR2XCLKACT = 0x1
8471 // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
8472 // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
8473 // .. .. .. CPU_2XCLKACT = 0x1
8474 // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
8475 // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
8476 // .. .. .. CPU_1XCLKACT = 0x1
8477 // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
8478 // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
8479 // .. .. .. CPU_PERI_CLKACT = 0x1
8480 // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
8481 // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
8482 // .. .. ..
8483 EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
8484 // .. .. FINISH: ARM PLL INIT
8485 // .. .. START: DDR PLL INIT
8486 // .. .. PLL_RES = 0x2
8487 // .. .. ==> 0XF8000114[7:4] = 0x00000002U
8488 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
8489 // .. .. PLL_CP = 0x2
8490 // .. .. ==> 0XF8000114[11:8] = 0x00000002U
8491 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8492 // .. .. LOCK_CNT = 0x12c
8493 // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
8494 // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
8495 // .. ..
8496 EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
8497 // .. .. .. START: UPDATE FB_DIV
8498 // .. .. .. PLL_FDIV = 0x20
8499 // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
8500 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
8501 // .. .. ..
8502 EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
8503 // .. .. .. FINISH: UPDATE FB_DIV
8504 // .. .. .. START: BY PASS PLL
8505 // .. .. .. PLL_BYPASS_FORCE = 1
8506 // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
8507 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
8508 // .. .. ..
8509 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
8510 // .. .. .. FINISH: BY PASS PLL
8511 // .. .. .. START: ASSERT RESET
8512 // .. .. .. PLL_RESET = 1
8513 // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
8514 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8515 // .. .. ..
8516 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
8517 // .. .. .. FINISH: ASSERT RESET
8518 // .. .. .. START: DEASSERT RESET
8519 // .. .. .. PLL_RESET = 0
8520 // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
8521 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8522 // .. .. ..
8523 EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
8524 // .. .. .. FINISH: DEASSERT RESET
8525 // .. .. .. START: CHECK PLL STATUS
8526 // .. .. .. DDR_PLL_LOCK = 1
8527 // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
8528 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
8529 // .. .. ..
8530 EMIT_MASKPOLL(0XF800010C, 0x00000002U),
8531 // .. .. .. FINISH: CHECK PLL STATUS
8532 // .. .. .. START: REMOVE PLL BY PASS
8533 // .. .. .. PLL_BYPASS_FORCE = 0
8534 // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
8535 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
8536 // .. .. ..
8537 EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
8538 // .. .. .. FINISH: REMOVE PLL BY PASS
8539 // .. .. .. DDR_3XCLKACT = 0x1
8540 // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
8541 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8542 // .. .. .. DDR_2XCLKACT = 0x1
8543 // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
8544 // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
8545 // .. .. .. DDR_3XCLK_DIVISOR = 0x2
8546 // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
8547 // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
8548 // .. .. .. DDR_2XCLK_DIVISOR = 0x3
8549 // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
8550 // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
8551 // .. .. ..
8552 EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
8553 // .. .. FINISH: DDR PLL INIT
8554 // .. .. START: IO PLL INIT
8555 // .. .. PLL_RES = 0xc
8556 // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
8557 // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
8558 // .. .. PLL_CP = 0x2
8559 // .. .. ==> 0XF8000118[11:8] = 0x00000002U
8560 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8561 // .. .. LOCK_CNT = 0x145
8562 // .. .. ==> 0XF8000118[21:12] = 0x00000145U
8563 // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
8564 // .. ..
8565 EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
8566 // .. .. .. START: UPDATE FB_DIV
8567 // .. .. .. PLL_FDIV = 0x1e
8568 // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
8569 // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
8570 // .. .. ..
8571 EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
8572 // .. .. .. FINISH: UPDATE FB_DIV
8573 // .. .. .. START: BY PASS PLL
8574 // .. .. .. PLL_BYPASS_FORCE = 1
8575 // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
8576 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
8577 // .. .. ..
8578 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
8579 // .. .. .. FINISH: BY PASS PLL
8580 // .. .. .. START: ASSERT RESET
8581 // .. .. .. PLL_RESET = 1
8582 // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
8583 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
8584 // .. .. ..
8585 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
8586 // .. .. .. FINISH: ASSERT RESET
8587 // .. .. .. START: DEASSERT RESET
8588 // .. .. .. PLL_RESET = 0
8589 // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
8590 // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8591 // .. .. ..
8592 EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
8593 // .. .. .. FINISH: DEASSERT RESET
8594 // .. .. .. START: CHECK PLL STATUS
8595 // .. .. .. IO_PLL_LOCK = 1
8596 // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
8597 // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
8598 // .. .. ..
8599 EMIT_MASKPOLL(0XF800010C, 0x00000004U),
8600 // .. .. .. FINISH: CHECK PLL STATUS
8601 // .. .. .. START: REMOVE PLL BY PASS
8602 // .. .. .. PLL_BYPASS_FORCE = 0
8603 // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
8604 // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
8605 // .. .. ..
8606 EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
8607 // .. .. .. FINISH: REMOVE PLL BY PASS
8608 // .. .. FINISH: IO PLL INIT
8609 // .. FINISH: PLL SLCR REGISTERS
8610 // .. START: LOCK IT BACK
8611 // .. LOCK_KEY = 0X767B
8612 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8613 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8614 // ..
8615 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8616 // .. FINISH: LOCK IT BACK
8617 // FINISH: top
8618 //
8619 EMIT_EXIT(),
8620
8621 //
8622};
8623
8624unsigned long ps7_clock_init_data_1_0[] = {
8625 // START: top
8626 // .. START: SLCR SETTINGS
8627 // .. UNLOCK_KEY = 0XDF0D
8628 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8629 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
8630 // ..
8631 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8632 // .. FINISH: SLCR SETTINGS
8633 // .. START: CLOCK CONTROL SLCR REGISTERS
8634 // .. CLKACT = 0x1
8635 // .. ==> 0XF8000128[0:0] = 0x00000001U
8636 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8637 // .. DIVISOR0 = 0x23
8638 // .. ==> 0XF8000128[13:8] = 0x00000023U
8639 // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
8640 // .. DIVISOR1 = 0x3
8641 // .. ==> 0XF8000128[25:20] = 0x00000003U
8642 // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
8643 // ..
8644 EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
8645 // .. CLKACT = 0x1
8646 // .. ==> 0XF8000138[0:0] = 0x00000001U
8647 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8648 // .. SRCSEL = 0x0
8649 // .. ==> 0XF8000138[4:4] = 0x00000000U
8650 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
8651 // ..
8652 EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
8653 // .. CLKACT = 0x1
8654 // .. ==> 0XF8000140[0:0] = 0x00000001U
8655 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8656 // .. SRCSEL = 0x0
8657 // .. ==> 0XF8000140[6:4] = 0x00000000U
8658 // .. ==> MASK : 0x00000070U VAL : 0x00000000U
8659 // .. DIVISOR = 0x8
8660 // .. ==> 0XF8000140[13:8] = 0x00000008U
8661 // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
8662 // .. DIVISOR1 = 0x1
8663 // .. ==> 0XF8000140[25:20] = 0x00000001U
8664 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
8665 // ..
8666 EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00100801U),
8667 // .. CLKACT = 0x1
8668 // .. ==> 0XF800014C[0:0] = 0x00000001U
8669 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8670 // .. SRCSEL = 0x0
8671 // .. ==> 0XF800014C[5:4] = 0x00000000U
8672 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8673 // .. DIVISOR = 0x5
8674 // .. ==> 0XF800014C[13:8] = 0x00000005U
8675 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
8676 // ..
8677 EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
8678 // .. CLKACT0 = 0x1
8679 // .. ==> 0XF8000150[0:0] = 0x00000001U
8680 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8681 // .. CLKACT1 = 0x0
8682 // .. ==> 0XF8000150[1:1] = 0x00000000U
8683 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
8684 // .. SRCSEL = 0x0
8685 // .. ==> 0XF8000150[5:4] = 0x00000000U
8686 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8687 // .. DIVISOR = 0x14
8688 // .. ==> 0XF8000150[13:8] = 0x00000014U
8689 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8690 // ..
8691 EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
8692 // .. CLKACT0 = 0x0
8693 // .. ==> 0XF8000154[0:0] = 0x00000000U
8694 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
8695 // .. CLKACT1 = 0x1
8696 // .. ==> 0XF8000154[1:1] = 0x00000001U
8697 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
8698 // .. SRCSEL = 0x0
8699 // .. ==> 0XF8000154[5:4] = 0x00000000U
8700 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8701 // .. DIVISOR = 0x14
8702 // .. ==> 0XF8000154[13:8] = 0x00000014U
8703 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8704 // ..
8705 EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
8706 // .. CLKACT = 0x1
8707 // .. ==> 0XF8000168[0:0] = 0x00000001U
8708 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8709 // .. SRCSEL = 0x0
8710 // .. ==> 0XF8000168[5:4] = 0x00000000U
8711 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8712 // .. DIVISOR = 0x5
8713 // .. ==> 0XF8000168[13:8] = 0x00000005U
8714 // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
8715 // ..
8716 EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
8717 // .. SRCSEL = 0x0
8718 // .. ==> 0XF8000170[5:4] = 0x00000000U
8719 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8720 // .. DIVISOR0 = 0xa
8721 // .. ==> 0XF8000170[13:8] = 0x0000000AU
8722 // .. ==> MASK : 0x00003F00U VAL : 0x00000A00U
8723 // .. DIVISOR1 = 0x1
8724 // .. ==> 0XF8000170[25:20] = 0x00000001U
8725 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
8726 // ..
8727 EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00100A00U),
8728 // .. SRCSEL = 0x0
8729 // .. ==> 0XF8000180[5:4] = 0x00000000U
8730 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8731 // .. DIVISOR0 = 0x7
8732 // .. ==> 0XF8000180[13:8] = 0x00000007U
8733 // .. ==> MASK : 0x00003F00U VAL : 0x00000700U
8734 // .. DIVISOR1 = 0x1
8735 // .. ==> 0XF8000180[25:20] = 0x00000001U
8736 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
8737 // ..
8738 EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00100700U),
8739 // .. SRCSEL = 0x0
8740 // .. ==> 0XF8000190[5:4] = 0x00000000U
8741 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8742 // .. DIVISOR0 = 0x14
8743 // .. ==> 0XF8000190[13:8] = 0x00000014U
8744 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8745 // .. DIVISOR1 = 0x1
8746 // .. ==> 0XF8000190[25:20] = 0x00000001U
8747 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
8748 // ..
8749 EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
8750 // .. SRCSEL = 0x0
8751 // .. ==> 0XF80001A0[5:4] = 0x00000000U
8752 // .. ==> MASK : 0x00000030U VAL : 0x00000000U
8753 // .. DIVISOR0 = 0x14
8754 // .. ==> 0XF80001A0[13:8] = 0x00000014U
8755 // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
8756 // .. DIVISOR1 = 0x1
8757 // .. ==> 0XF80001A0[25:20] = 0x00000001U
8758 // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
8759 // ..
8760 EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
8761 // .. CLK_621_TRUE = 0x1
8762 // .. ==> 0XF80001C4[0:0] = 0x00000001U
8763 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8764 // ..
8765 EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
8766 // .. DMA_CPU_2XCLKACT = 0x1
8767 // .. ==> 0XF800012C[0:0] = 0x00000001U
8768 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
8769 // .. USB0_CPU_1XCLKACT = 0x1
8770 // .. ==> 0XF800012C[2:2] = 0x00000001U
8771 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
8772 // .. USB1_CPU_1XCLKACT = 0x1
8773 // .. ==> 0XF800012C[3:3] = 0x00000001U
8774 // .. ==> MASK : 0x00000008U VAL : 0x00000008U
8775 // .. GEM0_CPU_1XCLKACT = 0x1
8776 // .. ==> 0XF800012C[6:6] = 0x00000001U
8777 // .. ==> MASK : 0x00000040U VAL : 0x00000040U
8778 // .. GEM1_CPU_1XCLKACT = 0x0
8779 // .. ==> 0XF800012C[7:7] = 0x00000000U
8780 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
8781 // .. SDI0_CPU_1XCLKACT = 0x1
8782 // .. ==> 0XF800012C[10:10] = 0x00000001U
8783 // .. ==> MASK : 0x00000400U VAL : 0x00000400U
8784 // .. SDI1_CPU_1XCLKACT = 0x0
8785 // .. ==> 0XF800012C[11:11] = 0x00000000U
8786 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
8787 // .. SPI0_CPU_1XCLKACT = 0x0
8788 // .. ==> 0XF800012C[14:14] = 0x00000000U
8789 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
8790 // .. SPI1_CPU_1XCLKACT = 0x0
8791 // .. ==> 0XF800012C[15:15] = 0x00000000U
8792 // .. ==> MASK : 0x00008000U VAL : 0x00000000U
8793 // .. CAN0_CPU_1XCLKACT = 0x0
8794 // .. ==> 0XF800012C[16:16] = 0x00000000U
8795 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
8796 // .. CAN1_CPU_1XCLKACT = 0x0
8797 // .. ==> 0XF800012C[17:17] = 0x00000000U
8798 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
8799 // .. I2C0_CPU_1XCLKACT = 0x1
8800 // .. ==> 0XF800012C[18:18] = 0x00000001U
8801 // .. ==> MASK : 0x00040000U VAL : 0x00040000U
8802 // .. I2C1_CPU_1XCLKACT = 0x1
8803 // .. ==> 0XF800012C[19:19] = 0x00000001U
8804 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
8805 // .. UART0_CPU_1XCLKACT = 0x0
8806 // .. ==> 0XF800012C[20:20] = 0x00000000U
8807 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
8808 // .. UART1_CPU_1XCLKACT = 0x1
8809 // .. ==> 0XF800012C[21:21] = 0x00000001U
8810 // .. ==> MASK : 0x00200000U VAL : 0x00200000U
8811 // .. GPIO_CPU_1XCLKACT = 0x1
8812 // .. ==> 0XF800012C[22:22] = 0x00000001U
8813 // .. ==> MASK : 0x00400000U VAL : 0x00400000U
8814 // .. LQSPI_CPU_1XCLKACT = 0x1
8815 // .. ==> 0XF800012C[23:23] = 0x00000001U
8816 // .. ==> MASK : 0x00800000U VAL : 0x00800000U
8817 // .. SMC_CPU_1XCLKACT = 0x1
8818 // .. ==> 0XF800012C[24:24] = 0x00000001U
8819 // .. ==> MASK : 0x01000000U VAL : 0x01000000U
8820 // ..
8821 EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01EC044DU),
8822 // .. FINISH: CLOCK CONTROL SLCR REGISTERS
8823 // .. START: THIS SHOULD BE BLANK
8824 // .. FINISH: THIS SHOULD BE BLANK
8825 // .. START: LOCK IT BACK
8826 // .. LOCK_KEY = 0X767B
8827 // .. ==> 0XF8000004[15:0] = 0x0000767BU
8828 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
8829 // ..
8830 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8831 // .. FINISH: LOCK IT BACK
8832 // FINISH: top
8833 //
8834 EMIT_EXIT(),
8835
8836 //
8837};
8838
8839unsigned long ps7_ddr_init_data_1_0[] = {
8840 // START: top
8841 // .. START: DDR INITIALIZATION
8842 // .. .. START: LOCK DDR
8843 // .. .. reg_ddrc_soft_rstb = 0
8844 // .. .. ==> 0XF8006000[0:0] = 0x00000000U
8845 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
8846 // .. .. reg_ddrc_powerdown_en = 0x0
8847 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
8848 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
8849 // .. .. reg_ddrc_data_bus_width = 0x0
8850 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
8851 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
8852 // .. .. reg_ddrc_burst8_refresh = 0x0
8853 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
8854 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
8855 // .. .. reg_ddrc_rdwr_idle_gap = 0x1
8856 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
8857 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
8858 // .. .. reg_ddrc_dis_rd_bypass = 0x0
8859 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
8860 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
8861 // .. .. reg_ddrc_dis_act_bypass = 0x0
8862 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
8863 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
8864 // .. .. reg_ddrc_dis_auto_refresh = 0x0
8865 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
8866 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
8867 // .. ..
8868 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
8869 // .. .. FINISH: LOCK DDR
8870 // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
8871 // .. .. ==> 0XF8006004[11:0] = 0x00000081U
8872 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
8873 // .. .. reg_ddrc_active_ranks = 0x1
8874 // .. .. ==> 0XF8006004[13:12] = 0x00000001U
8875 // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
8876 // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
8877 // .. .. ==> 0XF8006004[18:14] = 0x00000000U
8878 // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
8879 // .. .. reg_ddrc_wr_odt_block = 0x1
8880 // .. .. ==> 0XF8006004[20:19] = 0x00000001U
8881 // .. .. ==> MASK : 0x00180000U VAL : 0x00080000U
8882 // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
8883 // .. .. ==> 0XF8006004[21:21] = 0x00000000U
8884 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
8885 // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
8886 // .. .. ==> 0XF8006004[26:22] = 0x00000000U
8887 // .. .. ==> MASK : 0x07C00000U VAL : 0x00000000U
8888 // .. .. reg_ddrc_addrmap_open_bank = 0x0
8889 // .. .. ==> 0XF8006004[27:27] = 0x00000000U
8890 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
8891 // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
8892 // .. .. ==> 0XF8006004[28:28] = 0x00000000U
8893 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
8894 // .. ..
8895 EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
8896 // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
8897 // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
8898 // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
8899 // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
8900 // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
8901 // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
8902 // .. .. reg_ddrc_hpr_xact_run_length = 0xf
8903 // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
8904 // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
8905 // .. ..
8906 EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
8907 // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
8908 // .. .. ==> 0XF800600C[10:0] = 0x00000001U
8909 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
8910 // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
8911 // .. .. ==> 0XF800600C[21:11] = 0x00000002U
8912 // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
8913 // .. .. reg_ddrc_lpr_xact_run_length = 0x8
8914 // .. .. ==> 0XF800600C[25:22] = 0x00000008U
8915 // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
8916 // .. ..
8917 EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
8918 // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
8919 // .. .. ==> 0XF8006010[10:0] = 0x00000001U
8920 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
8921 // .. .. reg_ddrc_w_xact_run_length = 0x8
8922 // .. .. ==> 0XF8006010[14:11] = 0x00000008U
8923 // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
8924 // .. .. reg_ddrc_w_max_starve_x32 = 0x2
8925 // .. .. ==> 0XF8006010[25:15] = 0x00000002U
8926 // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
8927 // .. ..
8928 EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
8929 // .. .. reg_ddrc_t_rc = 0x1b
8930 // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
8931 // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001BU
8932 // .. .. reg_ddrc_t_rfc_min = 0x56
8933 // .. .. ==> 0XF8006014[13:6] = 0x00000056U
8934 // .. .. ==> MASK : 0x00003FC0U VAL : 0x00001580U
8935 // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
8936 // .. .. ==> 0XF8006014[20:14] = 0x00000010U
8937 // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
8938 // .. ..
8939 EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
8940 // .. .. reg_ddrc_wr2pre = 0x12
8941 // .. .. ==> 0XF8006018[4:0] = 0x00000012U
8942 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
8943 // .. .. reg_ddrc_powerdown_to_x32 = 0x6
8944 // .. .. ==> 0XF8006018[9:5] = 0x00000006U
8945 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
8946 // .. .. reg_ddrc_t_faw = 0x18
8947 // .. .. ==> 0XF8006018[15:10] = 0x00000018U
8948 // .. .. ==> MASK : 0x0000FC00U VAL : 0x00006000U
8949 // .. .. reg_ddrc_t_ras_max = 0x24
8950 // .. .. ==> 0XF8006018[21:16] = 0x00000024U
8951 // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
8952 // .. .. reg_ddrc_t_ras_min = 0x14
8953 // .. .. ==> 0XF8006018[26:22] = 0x00000014U
8954 // .. .. ==> MASK : 0x07C00000U VAL : 0x05000000U
8955 // .. .. reg_ddrc_t_cke = 0x4
8956 // .. .. ==> 0XF8006018[31:28] = 0x00000004U
8957 // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
8958 // .. ..
8959 EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452460D2U),
8960 // .. .. reg_ddrc_write_latency = 0x5
8961 // .. .. ==> 0XF800601C[4:0] = 0x00000005U
8962 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
8963 // .. .. reg_ddrc_rd2wr = 0x7
8964 // .. .. ==> 0XF800601C[9:5] = 0x00000007U
8965 // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
8966 // .. .. reg_ddrc_wr2rd = 0xe
8967 // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
8968 // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
8969 // .. .. reg_ddrc_t_xp = 0x4
8970 // .. .. ==> 0XF800601C[19:15] = 0x00000004U
8971 // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
8972 // .. .. reg_ddrc_pad_pd = 0x0
8973 // .. .. ==> 0XF800601C[22:20] = 0x00000000U
8974 // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
8975 // .. .. reg_ddrc_rd2pre = 0x4
8976 // .. .. ==> 0XF800601C[27:23] = 0x00000004U
8977 // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
8978 // .. .. reg_ddrc_t_rcd = 0x7
8979 // .. .. ==> 0XF800601C[31:28] = 0x00000007U
8980 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
8981 // .. ..
8982 EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
8983 // .. .. reg_ddrc_t_ccd = 0x4
8984 // .. .. ==> 0XF8006020[4:2] = 0x00000004U
8985 // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
8986 // .. .. reg_ddrc_t_rrd = 0x6
8987 // .. .. ==> 0XF8006020[7:5] = 0x00000006U
8988 // .. .. ==> MASK : 0x000000E0U VAL : 0x000000C0U
8989 // .. .. reg_ddrc_refresh_margin = 0x2
8990 // .. .. ==> 0XF8006020[11:8] = 0x00000002U
8991 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
8992 // .. .. reg_ddrc_t_rp = 0x7
8993 // .. .. ==> 0XF8006020[15:12] = 0x00000007U
8994 // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
8995 // .. .. reg_ddrc_refresh_to_x32 = 0x8
8996 // .. .. ==> 0XF8006020[20:16] = 0x00000008U
8997 // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
8998 // .. .. reg_ddrc_sdram = 0x1
8999 // .. .. ==> 0XF8006020[21:21] = 0x00000001U
9000 // .. .. ==> MASK : 0x00200000U VAL : 0x00200000U
9001 // .. .. reg_ddrc_mobile = 0x0
9002 // .. .. ==> 0XF8006020[22:22] = 0x00000000U
9003 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
9004 // .. .. reg_ddrc_clock_stop_en = 0x0
9005 // .. .. ==> 0XF8006020[23:23] = 0x00000000U
9006 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
9007 // .. .. reg_ddrc_read_latency = 0x7
9008 // .. .. ==> 0XF8006020[28:24] = 0x00000007U
9009 // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
9010 // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
9011 // .. .. ==> 0XF8006020[29:29] = 0x00000001U
9012 // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
9013 // .. .. reg_ddrc_dis_pad_pd = 0x0
9014 // .. .. ==> 0XF8006020[30:30] = 0x00000000U
9015 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
9016 // .. .. reg_ddrc_loopback = 0x0
9017 // .. .. ==> 0XF8006020[31:31] = 0x00000000U
9018 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
9019 // .. ..
9020 EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x272872D0U),
9021 // .. .. reg_ddrc_en_2t_timing_mode = 0x0
9022 // .. .. ==> 0XF8006024[0:0] = 0x00000000U
9023 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9024 // .. .. reg_ddrc_prefer_write = 0x0
9025 // .. .. ==> 0XF8006024[1:1] = 0x00000000U
9026 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9027 // .. .. reg_ddrc_max_rank_rd = 0xf
9028 // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
9029 // .. .. ==> MASK : 0x0000003CU VAL : 0x0000003CU
9030 // .. .. reg_ddrc_mr_wr = 0x0
9031 // .. .. ==> 0XF8006024[6:6] = 0x00000000U
9032 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
9033 // .. .. reg_ddrc_mr_addr = 0x0
9034 // .. .. ==> 0XF8006024[8:7] = 0x00000000U
9035 // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
9036 // .. .. reg_ddrc_mr_data = 0x0
9037 // .. .. ==> 0XF8006024[24:9] = 0x00000000U
9038 // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
9039 // .. .. ddrc_reg_mr_wr_busy = 0x0
9040 // .. .. ==> 0XF8006024[25:25] = 0x00000000U
9041 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
9042 // .. .. reg_ddrc_mr_type = 0x0
9043 // .. .. ==> 0XF8006024[26:26] = 0x00000000U
9044 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
9045 // .. .. reg_ddrc_mr_rdata_valid = 0x0
9046 // .. .. ==> 0XF8006024[27:27] = 0x00000000U
9047 // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
9048 // .. ..
9049 EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
9050 // .. .. reg_ddrc_final_wait_x32 = 0x7
9051 // .. .. ==> 0XF8006028[6:0] = 0x00000007U
9052 // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
9053 // .. .. reg_ddrc_pre_ocd_x32 = 0x0
9054 // .. .. ==> 0XF8006028[10:7] = 0x00000000U
9055 // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
9056 // .. .. reg_ddrc_t_mrd = 0x4
9057 // .. .. ==> 0XF8006028[13:11] = 0x00000004U
9058 // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
9059 // .. ..
9060 EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
9061 // .. .. reg_ddrc_emr2 = 0x8
9062 // .. .. ==> 0XF800602C[15:0] = 0x00000008U
9063 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
9064 // .. .. reg_ddrc_emr3 = 0x0
9065 // .. .. ==> 0XF800602C[31:16] = 0x00000000U
9066 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
9067 // .. ..
9068 EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
9069 // .. .. reg_ddrc_mr = 0x930
9070 // .. .. ==> 0XF8006030[15:0] = 0x00000930U
9071 // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
9072 // .. .. reg_ddrc_emr = 0x4
9073 // .. .. ==> 0XF8006030[31:16] = 0x00000004U
9074 // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
9075 // .. ..
9076 EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
9077 // .. .. reg_ddrc_burst_rdwr = 0x4
9078 // .. .. ==> 0XF8006034[3:0] = 0x00000004U
9079 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
9080 // .. .. reg_ddrc_pre_cke_x1024 = 0x105
9081 // .. .. ==> 0XF8006034[13:4] = 0x00000105U
9082 // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
9083 // .. .. reg_ddrc_post_cke_x1024 = 0x1
9084 // .. .. ==> 0XF8006034[25:16] = 0x00000001U
9085 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
9086 // .. .. reg_ddrc_burstchop = 0x0
9087 // .. .. ==> 0XF8006034[28:28] = 0x00000000U
9088 // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
9089 // .. ..
9090 EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
9091 // .. .. reg_ddrc_force_low_pri_n = 0x0
9092 // .. .. ==> 0XF8006038[0:0] = 0x00000000U
9093 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9094 // .. .. reg_ddrc_dis_dq = 0x0
9095 // .. .. ==> 0XF8006038[1:1] = 0x00000000U
9096 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9097 // .. .. reg_phy_debug_mode = 0x0
9098 // .. .. ==> 0XF8006038[6:6] = 0x00000000U
9099 // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
9100 // .. .. reg_phy_wr_level_start = 0x0
9101 // .. .. ==> 0XF8006038[7:7] = 0x00000000U
9102 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
9103 // .. .. reg_phy_rd_level_start = 0x0
9104 // .. .. ==> 0XF8006038[8:8] = 0x00000000U
9105 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
9106 // .. .. reg_phy_dq0_wait_t = 0x0
9107 // .. .. ==> 0XF8006038[12:9] = 0x00000000U
9108 // .. .. ==> MASK : 0x00001E00U VAL : 0x00000000U
9109 // .. ..
9110 EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
9111 // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
9112 // .. .. ==> 0XF800603C[3:0] = 0x00000007U
9113 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
9114 // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
9115 // .. .. ==> 0XF800603C[7:4] = 0x00000007U
9116 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
9117 // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
9118 // .. .. ==> 0XF800603C[11:8] = 0x00000007U
9119 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
9120 // .. .. reg_ddrc_addrmap_col_b5 = 0x0
9121 // .. .. ==> 0XF800603C[15:12] = 0x00000000U
9122 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
9123 // .. .. reg_ddrc_addrmap_col_b6 = 0x0
9124 // .. .. ==> 0XF800603C[19:16] = 0x00000000U
9125 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
9126 // .. ..
9127 EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
9128 // .. .. reg_ddrc_addrmap_col_b2 = 0x0
9129 // .. .. ==> 0XF8006040[3:0] = 0x00000000U
9130 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
9131 // .. .. reg_ddrc_addrmap_col_b3 = 0x0
9132 // .. .. ==> 0XF8006040[7:4] = 0x00000000U
9133 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9134 // .. .. reg_ddrc_addrmap_col_b4 = 0x0
9135 // .. .. ==> 0XF8006040[11:8] = 0x00000000U
9136 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
9137 // .. .. reg_ddrc_addrmap_col_b7 = 0x0
9138 // .. .. ==> 0XF8006040[15:12] = 0x00000000U
9139 // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
9140 // .. .. reg_ddrc_addrmap_col_b8 = 0x0
9141 // .. .. ==> 0XF8006040[19:16] = 0x00000000U
9142 // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
9143 // .. .. reg_ddrc_addrmap_col_b9 = 0xf
9144 // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
9145 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
9146 // .. .. reg_ddrc_addrmap_col_b10 = 0xf
9147 // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
9148 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
9149 // .. .. reg_ddrc_addrmap_col_b11 = 0xf
9150 // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
9151 // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
9152 // .. ..
9153 EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
9154 // .. .. reg_ddrc_addrmap_row_b0 = 0x6
9155 // .. .. ==> 0XF8006044[3:0] = 0x00000006U
9156 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
9157 // .. .. reg_ddrc_addrmap_row_b1 = 0x6
9158 // .. .. ==> 0XF8006044[7:4] = 0x00000006U
9159 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
9160 // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
9161 // .. .. ==> 0XF8006044[11:8] = 0x00000006U
9162 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
9163 // .. .. reg_ddrc_addrmap_row_b12 = 0x6
9164 // .. .. ==> 0XF8006044[15:12] = 0x00000006U
9165 // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
9166 // .. .. reg_ddrc_addrmap_row_b13 = 0x6
9167 // .. .. ==> 0XF8006044[19:16] = 0x00000006U
9168 // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
9169 // .. .. reg_ddrc_addrmap_row_b14 = 0xf
9170 // .. .. ==> 0XF8006044[23:20] = 0x0000000FU
9171 // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
9172 // .. .. reg_ddrc_addrmap_row_b15 = 0xf
9173 // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
9174 // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
9175 // .. ..
9176 EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0FF66666U),
9177 // .. .. reg_ddrc_rank0_rd_odt = 0x0
9178 // .. .. ==> 0XF8006048[2:0] = 0x00000000U
9179 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
9180 // .. .. reg_ddrc_rank0_wr_odt = 0x1
9181 // .. .. ==> 0XF8006048[5:3] = 0x00000001U
9182 // .. .. ==> MASK : 0x00000038U VAL : 0x00000008U
9183 // .. .. reg_ddrc_rank1_rd_odt = 0x1
9184 // .. .. ==> 0XF8006048[8:6] = 0x00000001U
9185 // .. .. ==> MASK : 0x000001C0U VAL : 0x00000040U
9186 // .. .. reg_ddrc_rank1_wr_odt = 0x1
9187 // .. .. ==> 0XF8006048[11:9] = 0x00000001U
9188 // .. .. ==> MASK : 0x00000E00U VAL : 0x00000200U
9189 // .. .. reg_phy_rd_local_odt = 0x0
9190 // .. .. ==> 0XF8006048[13:12] = 0x00000000U
9191 // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
9192 // .. .. reg_phy_wr_local_odt = 0x3
9193 // .. .. ==> 0XF8006048[15:14] = 0x00000003U
9194 // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
9195 // .. .. reg_phy_idle_local_odt = 0x3
9196 // .. .. ==> 0XF8006048[17:16] = 0x00000003U
9197 // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
9198 // .. .. reg_ddrc_rank2_rd_odt = 0x0
9199 // .. .. ==> 0XF8006048[20:18] = 0x00000000U
9200 // .. .. ==> MASK : 0x001C0000U VAL : 0x00000000U
9201 // .. .. reg_ddrc_rank2_wr_odt = 0x0
9202 // .. .. ==> 0XF8006048[23:21] = 0x00000000U
9203 // .. .. ==> MASK : 0x00E00000U VAL : 0x00000000U
9204 // .. .. reg_ddrc_rank3_rd_odt = 0x0
9205 // .. .. ==> 0XF8006048[26:24] = 0x00000000U
9206 // .. .. ==> MASK : 0x07000000U VAL : 0x00000000U
9207 // .. .. reg_ddrc_rank3_wr_odt = 0x0
9208 // .. .. ==> 0XF8006048[29:27] = 0x00000000U
9209 // .. .. ==> MASK : 0x38000000U VAL : 0x00000000U
9210 // .. ..
9211 EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
9212 // .. .. reg_phy_rd_cmd_to_data = 0x0
9213 // .. .. ==> 0XF8006050[3:0] = 0x00000000U
9214 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
9215 // .. .. reg_phy_wr_cmd_to_data = 0x0
9216 // .. .. ==> 0XF8006050[7:4] = 0x00000000U
9217 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9218 // .. .. reg_phy_rdc_we_to_re_delay = 0x8
9219 // .. .. ==> 0XF8006050[11:8] = 0x00000008U
9220 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
9221 // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
9222 // .. .. ==> 0XF8006050[15:15] = 0x00000000U
9223 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
9224 // .. .. reg_phy_use_fixed_re = 0x1
9225 // .. .. ==> 0XF8006050[16:16] = 0x00000001U
9226 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
9227 // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
9228 // .. .. ==> 0XF8006050[17:17] = 0x00000000U
9229 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9230 // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
9231 // .. .. ==> 0XF8006050[18:18] = 0x00000000U
9232 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9233 // .. .. reg_phy_clk_stall_level = 0x0
9234 // .. .. ==> 0XF8006050[19:19] = 0x00000000U
9235 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
9236 // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
9237 // .. .. ==> 0XF8006050[27:24] = 0x00000007U
9238 // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
9239 // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
9240 // .. .. ==> 0XF8006050[31:28] = 0x00000007U
9241 // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
9242 // .. ..
9243 EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
9244 // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
9245 // .. .. ==> 0XF8006058[7:0] = 0x00000001U
9246 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000001U
9247 // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
9248 // .. .. ==> 0XF8006058[15:8] = 0x00000001U
9249 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000100U
9250 // .. .. reg_ddrc_dis_dll_calib = 0x0
9251 // .. .. ==> 0XF8006058[16:16] = 0x00000000U
9252 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9253 // .. ..
9254 EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
9255 // .. .. reg_ddrc_rd_odt_delay = 0x3
9256 // .. .. ==> 0XF800605C[3:0] = 0x00000003U
9257 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
9258 // .. .. reg_ddrc_wr_odt_delay = 0x0
9259 // .. .. ==> 0XF800605C[7:4] = 0x00000000U
9260 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9261 // .. .. reg_ddrc_rd_odt_hold = 0x0
9262 // .. .. ==> 0XF800605C[11:8] = 0x00000000U
9263 // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
9264 // .. .. reg_ddrc_wr_odt_hold = 0x5
9265 // .. .. ==> 0XF800605C[15:12] = 0x00000005U
9266 // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
9267 // .. ..
9268 EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
9269 // .. .. reg_ddrc_pageclose = 0x0
9270 // .. .. ==> 0XF8006060[0:0] = 0x00000000U
9271 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9272 // .. .. reg_ddrc_lpr_num_entries = 0x1f
9273 // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
9274 // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
9275 // .. .. reg_ddrc_auto_pre_en = 0x0
9276 // .. .. ==> 0XF8006060[7:7] = 0x00000000U
9277 // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
9278 // .. .. reg_ddrc_refresh_update_level = 0x0
9279 // .. .. ==> 0XF8006060[8:8] = 0x00000000U
9280 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
9281 // .. .. reg_ddrc_dis_wc = 0x0
9282 // .. .. ==> 0XF8006060[9:9] = 0x00000000U
9283 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
9284 // .. .. reg_ddrc_dis_collision_page_opt = 0x0
9285 // .. .. ==> 0XF8006060[10:10] = 0x00000000U
9286 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9287 // .. .. reg_ddrc_selfref_en = 0x0
9288 // .. .. ==> 0XF8006060[12:12] = 0x00000000U
9289 // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
9290 // .. ..
9291 EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
9292 // .. .. reg_ddrc_go2critical_hysteresis = 0x0
9293 // .. .. ==> 0XF8006064[12:5] = 0x00000000U
9294 // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
9295 // .. .. reg_arb_go2critical_en = 0x1
9296 // .. .. ==> 0XF8006064[17:17] = 0x00000001U
9297 // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
9298 // .. ..
9299 EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
9300 // .. .. reg_ddrc_wrlvl_ww = 0x41
9301 // .. .. ==> 0XF8006068[7:0] = 0x00000041U
9302 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
9303 // .. .. reg_ddrc_rdlvl_rr = 0x41
9304 // .. .. ==> 0XF8006068[15:8] = 0x00000041U
9305 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
9306 // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
9307 // .. .. ==> 0XF8006068[25:16] = 0x00000028U
9308 // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
9309 // .. ..
9310 EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
9311 // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
9312 // .. .. ==> 0XF800606C[7:0] = 0x00000010U
9313 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
9314 // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
9315 // .. .. ==> 0XF800606C[15:8] = 0x00000016U
9316 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
9317 // .. ..
9318 EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
9319 // .. .. refresh_timer0_start_value_x32 = 0x0
9320 // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
9321 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000000U
9322 // .. .. refresh_timer1_start_value_x32 = 0x8
9323 // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
9324 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00008000U
9325 // .. ..
9326 EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
9327 // .. .. reg_ddrc_dis_auto_zq = 0x0
9328 // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
9329 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9330 // .. .. reg_ddrc_ddr3 = 0x1
9331 // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
9332 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
9333 // .. .. reg_ddrc_t_mod = 0x200
9334 // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
9335 // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
9336 // .. .. reg_ddrc_t_zq_long_nop = 0x200
9337 // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
9338 // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
9339 // .. .. reg_ddrc_t_zq_short_nop = 0x40
9340 // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
9341 // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
9342 // .. ..
9343 EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
9344 // .. .. t_zq_short_interval_x1024 = 0xcb73
9345 // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
9346 // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
9347 // .. .. dram_rstn_x1024 = 0x69
9348 // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
9349 // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
9350 // .. ..
9351 EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
9352 // .. .. deeppowerdown_en = 0x0
9353 // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
9354 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9355 // .. .. deeppowerdown_to_x1024 = 0xff
9356 // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
9357 // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
9358 // .. ..
9359 EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
9360 // .. .. dfi_wrlvl_max_x1024 = 0xfff
9361 // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
9362 // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
9363 // .. .. dfi_rdlvl_max_x1024 = 0xfff
9364 // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
9365 // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
9366 // .. .. ddrc_reg_twrlvl_max_error = 0x0
9367 // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
9368 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
9369 // .. .. ddrc_reg_trdlvl_max_error = 0x0
9370 // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
9371 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
9372 // .. .. reg_ddrc_dfi_wr_level_en = 0x1
9373 // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
9374 // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
9375 // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
9376 // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
9377 // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
9378 // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
9379 // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
9380 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
9381 // .. ..
9382 EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
9383 // .. .. reg_ddrc_2t_delay = 0x0
9384 // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
9385 // .. .. ==> MASK : 0x000001FFU VAL : 0x00000000U
9386 // .. .. reg_ddrc_skip_ocd = 0x1
9387 // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
9388 // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
9389 // .. .. reg_ddrc_dis_pre_bypass = 0x0
9390 // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
9391 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9392 // .. ..
9393 EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
9394 // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
9395 // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
9396 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
9397 // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
9398 // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
9399 // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
9400 // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
9401 // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
9402 // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
9403 // .. ..
9404 EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
9405 // .. .. START: RESET ECC ERROR
9406 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
9407 // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
9408 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9409 // .. .. Clear_Correctable_DRAM_ECC_error = 1
9410 // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
9411 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
9412 // .. ..
9413 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
9414 // .. .. FINISH: RESET ECC ERROR
9415 // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
9416 // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
9417 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9418 // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
9419 // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
9420 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9421 // .. ..
9422 EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
9423 // .. .. CORR_ECC_LOG_VALID = 0x0
9424 // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
9425 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9426 // .. .. ECC_CORRECTED_BIT_NUM = 0x0
9427 // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
9428 // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
9429 // .. ..
9430 EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
9431 // .. .. UNCORR_ECC_LOG_VALID = 0x0
9432 // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
9433 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9434 // .. ..
9435 EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
9436 // .. .. STAT_NUM_CORR_ERR = 0x0
9437 // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
9438 // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
9439 // .. .. STAT_NUM_UNCORR_ERR = 0x0
9440 // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
9441 // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
9442 // .. ..
9443 EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
9444 // .. .. reg_ddrc_ecc_mode = 0x0
9445 // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
9446 // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
9447 // .. .. reg_ddrc_dis_scrub = 0x1
9448 // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
9449 // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
9450 // .. ..
9451 EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
9452 // .. .. reg_phy_dif_on = 0x0
9453 // .. .. ==> 0XF8006114[3:0] = 0x00000000U
9454 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
9455 // .. .. reg_phy_dif_off = 0x0
9456 // .. .. ==> 0XF8006114[7:4] = 0x00000000U
9457 // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
9458 // .. ..
9459 EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
9460 // .. .. reg_phy_data_slice_in_use = 0x1
9461 // .. .. ==> 0XF8006118[0:0] = 0x00000001U
9462 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9463 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9464 // .. .. ==> 0XF8006118[1:1] = 0x00000000U
9465 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9466 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9467 // .. .. ==> 0XF8006118[2:2] = 0x00000000U
9468 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9469 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9470 // .. .. ==> 0XF8006118[3:3] = 0x00000000U
9471 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9472 // .. .. reg_phy_board_lpbk_tx = 0x0
9473 // .. .. ==> 0XF8006118[4:4] = 0x00000000U
9474 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9475 // .. .. reg_phy_board_lpbk_rx = 0x0
9476 // .. .. ==> 0XF8006118[5:5] = 0x00000000U
9477 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9478 // .. .. reg_phy_bist_shift_dq = 0x0
9479 // .. .. ==> 0XF8006118[14:6] = 0x00000000U
9480 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9481 // .. .. reg_phy_bist_err_clr = 0x0
9482 // .. .. ==> 0XF8006118[23:15] = 0x00000000U
9483 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9484 // .. .. reg_phy_dq_offset = 0x40
9485 // .. .. ==> 0XF8006118[30:24] = 0x00000040U
9486 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9487 // .. ..
9488 EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
9489 // .. .. reg_phy_data_slice_in_use = 0x1
9490 // .. .. ==> 0XF800611C[0:0] = 0x00000001U
9491 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9492 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9493 // .. .. ==> 0XF800611C[1:1] = 0x00000000U
9494 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9495 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9496 // .. .. ==> 0XF800611C[2:2] = 0x00000000U
9497 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9498 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9499 // .. .. ==> 0XF800611C[3:3] = 0x00000000U
9500 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9501 // .. .. reg_phy_board_lpbk_tx = 0x0
9502 // .. .. ==> 0XF800611C[4:4] = 0x00000000U
9503 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9504 // .. .. reg_phy_board_lpbk_rx = 0x0
9505 // .. .. ==> 0XF800611C[5:5] = 0x00000000U
9506 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9507 // .. .. reg_phy_bist_shift_dq = 0x0
9508 // .. .. ==> 0XF800611C[14:6] = 0x00000000U
9509 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9510 // .. .. reg_phy_bist_err_clr = 0x0
9511 // .. .. ==> 0XF800611C[23:15] = 0x00000000U
9512 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9513 // .. .. reg_phy_dq_offset = 0x40
9514 // .. .. ==> 0XF800611C[30:24] = 0x00000040U
9515 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9516 // .. ..
9517 EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
9518 // .. .. reg_phy_data_slice_in_use = 0x1
9519 // .. .. ==> 0XF8006120[0:0] = 0x00000001U
9520 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9521 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9522 // .. .. ==> 0XF8006120[1:1] = 0x00000000U
9523 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9524 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9525 // .. .. ==> 0XF8006120[2:2] = 0x00000000U
9526 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9527 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9528 // .. .. ==> 0XF8006120[3:3] = 0x00000000U
9529 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9530 // .. .. reg_phy_board_lpbk_tx = 0x0
9531 // .. .. ==> 0XF8006120[4:4] = 0x00000000U
9532 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9533 // .. .. reg_phy_board_lpbk_rx = 0x0
9534 // .. .. ==> 0XF8006120[5:5] = 0x00000000U
9535 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9536 // .. .. reg_phy_bist_shift_dq = 0x0
9537 // .. .. ==> 0XF8006120[14:6] = 0x00000000U
9538 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9539 // .. .. reg_phy_bist_err_clr = 0x0
9540 // .. .. ==> 0XF8006120[23:15] = 0x00000000U
9541 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9542 // .. .. reg_phy_dq_offset = 0x40
9543 // .. .. ==> 0XF8006120[30:24] = 0x00000040U
9544 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9545 // .. ..
9546 EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
9547 // .. .. reg_phy_data_slice_in_use = 0x1
9548 // .. .. ==> 0XF8006124[0:0] = 0x00000001U
9549 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
9550 // .. .. reg_phy_rdlvl_inc_mode = 0x0
9551 // .. .. ==> 0XF8006124[1:1] = 0x00000000U
9552 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9553 // .. .. reg_phy_gatelvl_inc_mode = 0x0
9554 // .. .. ==> 0XF8006124[2:2] = 0x00000000U
9555 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9556 // .. .. reg_phy_wrlvl_inc_mode = 0x0
9557 // .. .. ==> 0XF8006124[3:3] = 0x00000000U
9558 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9559 // .. .. reg_phy_board_lpbk_tx = 0x0
9560 // .. .. ==> 0XF8006124[4:4] = 0x00000000U
9561 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9562 // .. .. reg_phy_board_lpbk_rx = 0x0
9563 // .. .. ==> 0XF8006124[5:5] = 0x00000000U
9564 // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
9565 // .. .. reg_phy_bist_shift_dq = 0x0
9566 // .. .. ==> 0XF8006124[14:6] = 0x00000000U
9567 // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
9568 // .. .. reg_phy_bist_err_clr = 0x0
9569 // .. .. ==> 0XF8006124[23:15] = 0x00000000U
9570 // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
9571 // .. .. reg_phy_dq_offset = 0x40
9572 // .. .. ==> 0XF8006124[30:24] = 0x00000040U
9573 // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
9574 // .. ..
9575 EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
9576 // .. .. reg_phy_wrlvl_init_ratio = 0x3
9577 // .. .. ==> 0XF800612C[9:0] = 0x00000003U
9578 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
9579 // .. .. reg_phy_gatelvl_init_ratio = 0xcf
9580 // .. .. ==> 0XF800612C[19:10] = 0x000000CFU
9581 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00033C00U
9582 // .. ..
9583 EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x00033C03U),
9584 // .. .. reg_phy_wrlvl_init_ratio = 0x3
9585 // .. .. ==> 0XF8006130[9:0] = 0x00000003U
9586 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
9587 // .. .. reg_phy_gatelvl_init_ratio = 0xd0
9588 // .. .. ==> 0XF8006130[19:10] = 0x000000D0U
9589 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00034000U
9590 // .. ..
9591 EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00034003U),
9592 // .. .. reg_phy_wrlvl_init_ratio = 0x0
9593 // .. .. ==> 0XF8006134[9:0] = 0x00000000U
9594 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
9595 // .. .. reg_phy_gatelvl_init_ratio = 0xbd
9596 // .. .. ==> 0XF8006134[19:10] = 0x000000BDU
9597 // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002F400U
9598 // .. ..
9599 EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0002F400U),
9600 // .. .. reg_phy_wrlvl_init_ratio = 0x0
9601 // .. .. ==> 0XF8006138[9:0] = 0x00000000U
9602 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
9603 // .. .. reg_phy_gatelvl_init_ratio = 0xc1
9604 // .. .. ==> 0XF8006138[19:10] = 0x000000C1U
9605 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00030400U
9606 // .. ..
9607 EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x00030400U),
9608 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9609 // .. .. ==> 0XF8006140[9:0] = 0x00000035U
9610 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9611 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9612 // .. .. ==> 0XF8006140[10:10] = 0x00000000U
9613 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9614 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9615 // .. .. ==> 0XF8006140[19:11] = 0x00000000U
9616 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9617 // .. ..
9618 EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
9619 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9620 // .. .. ==> 0XF8006144[9:0] = 0x00000035U
9621 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9622 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9623 // .. .. ==> 0XF8006144[10:10] = 0x00000000U
9624 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9625 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9626 // .. .. ==> 0XF8006144[19:11] = 0x00000000U
9627 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9628 // .. ..
9629 EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
9630 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9631 // .. .. ==> 0XF8006148[9:0] = 0x00000035U
9632 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9633 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9634 // .. .. ==> 0XF8006148[10:10] = 0x00000000U
9635 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9636 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9637 // .. .. ==> 0XF8006148[19:11] = 0x00000000U
9638 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9639 // .. ..
9640 EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
9641 // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9642 // .. .. ==> 0XF800614C[9:0] = 0x00000035U
9643 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
9644 // .. .. reg_phy_rd_dqs_slave_force = 0x0
9645 // .. .. ==> 0XF800614C[10:10] = 0x00000000U
9646 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9647 // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9648 // .. .. ==> 0XF800614C[19:11] = 0x00000000U
9649 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9650 // .. ..
9651 EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
9652 // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
9653 // .. .. ==> 0XF8006154[9:0] = 0x00000083U
9654 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
9655 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9656 // .. .. ==> 0XF8006154[10:10] = 0x00000000U
9657 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9658 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9659 // .. .. ==> 0XF8006154[19:11] = 0x00000000U
9660 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9661 // .. ..
9662 EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x00000083U),
9663 // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
9664 // .. .. ==> 0XF8006158[9:0] = 0x00000083U
9665 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
9666 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9667 // .. .. ==> 0XF8006158[10:10] = 0x00000000U
9668 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9669 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9670 // .. .. ==> 0XF8006158[19:11] = 0x00000000U
9671 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9672 // .. ..
9673 EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000083U),
9674 // .. .. reg_phy_wr_dqs_slave_ratio = 0x7f
9675 // .. .. ==> 0XF800615C[9:0] = 0x0000007FU
9676 // .. .. ==> MASK : 0x000003FFU VAL : 0x0000007FU
9677 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9678 // .. .. ==> 0XF800615C[10:10] = 0x00000000U
9679 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9680 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9681 // .. .. ==> 0XF800615C[19:11] = 0x00000000U
9682 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9683 // .. ..
9684 EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000007FU),
9685 // .. .. reg_phy_wr_dqs_slave_ratio = 0x78
9686 // .. .. ==> 0XF8006160[9:0] = 0x00000078U
9687 // .. .. ==> MASK : 0x000003FFU VAL : 0x00000078U
9688 // .. .. reg_phy_wr_dqs_slave_force = 0x0
9689 // .. .. ==> 0XF8006160[10:10] = 0x00000000U
9690 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9691 // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9692 // .. .. ==> 0XF8006160[19:11] = 0x00000000U
9693 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9694 // .. ..
9695 EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x00000078U),
9696 // .. .. reg_phy_fifo_we_slave_ratio = 0x124
9697 // .. .. ==> 0XF8006168[10:0] = 0x00000124U
9698 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000124U
9699 // .. .. reg_phy_fifo_we_in_force = 0x0
9700 // .. .. ==> 0XF8006168[11:11] = 0x00000000U
9701 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
9702 // .. .. reg_phy_fifo_we_in_delay = 0x0
9703 // .. .. ==> 0XF8006168[20:12] = 0x00000000U
9704 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
9705 // .. ..
9706 EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000124U),
9707 // .. .. reg_phy_fifo_we_slave_ratio = 0x125
9708 // .. .. ==> 0XF800616C[10:0] = 0x00000125U
9709 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000125U
9710 // .. .. reg_phy_fifo_we_in_force = 0x0
9711 // .. .. ==> 0XF800616C[11:11] = 0x00000000U
9712 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
9713 // .. .. reg_phy_fifo_we_in_delay = 0x0
9714 // .. .. ==> 0XF800616C[20:12] = 0x00000000U
9715 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
9716 // .. ..
9717 EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x00000125U),
9718 // .. .. reg_phy_fifo_we_slave_ratio = 0x112
9719 // .. .. ==> 0XF8006170[10:0] = 0x00000112U
9720 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000112U
9721 // .. .. reg_phy_fifo_we_in_force = 0x0
9722 // .. .. ==> 0XF8006170[11:11] = 0x00000000U
9723 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
9724 // .. .. reg_phy_fifo_we_in_delay = 0x0
9725 // .. .. ==> 0XF8006170[20:12] = 0x00000000U
9726 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
9727 // .. ..
9728 EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000112U),
9729 // .. .. reg_phy_fifo_we_slave_ratio = 0x116
9730 // .. .. ==> 0XF8006174[10:0] = 0x00000116U
9731 // .. .. ==> MASK : 0x000007FFU VAL : 0x00000116U
9732 // .. .. reg_phy_fifo_we_in_force = 0x0
9733 // .. .. ==> 0XF8006174[11:11] = 0x00000000U
9734 // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
9735 // .. .. reg_phy_fifo_we_in_delay = 0x0
9736 // .. .. ==> 0XF8006174[20:12] = 0x00000000U
9737 // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
9738 // .. ..
9739 EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000116U),
9740 // .. .. reg_phy_wr_data_slave_ratio = 0xc3
9741 // .. .. ==> 0XF800617C[9:0] = 0x000000C3U
9742 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
9743 // .. .. reg_phy_wr_data_slave_force = 0x0
9744 // .. .. ==> 0XF800617C[10:10] = 0x00000000U
9745 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9746 // .. .. reg_phy_wr_data_slave_delay = 0x0
9747 // .. .. ==> 0XF800617C[19:11] = 0x00000000U
9748 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9749 // .. ..
9750 EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000C3U),
9751 // .. .. reg_phy_wr_data_slave_ratio = 0xc3
9752 // .. .. ==> 0XF8006180[9:0] = 0x000000C3U
9753 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
9754 // .. .. reg_phy_wr_data_slave_force = 0x0
9755 // .. .. ==> 0XF8006180[10:10] = 0x00000000U
9756 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9757 // .. .. reg_phy_wr_data_slave_delay = 0x0
9758 // .. .. ==> 0XF8006180[19:11] = 0x00000000U
9759 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9760 // .. ..
9761 EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000C3U),
9762 // .. .. reg_phy_wr_data_slave_ratio = 0xbf
9763 // .. .. ==> 0XF8006184[9:0] = 0x000000BFU
9764 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000BFU
9765 // .. .. reg_phy_wr_data_slave_force = 0x0
9766 // .. .. ==> 0XF8006184[10:10] = 0x00000000U
9767 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9768 // .. .. reg_phy_wr_data_slave_delay = 0x0
9769 // .. .. ==> 0XF8006184[19:11] = 0x00000000U
9770 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9771 // .. ..
9772 EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000BFU),
9773 // .. .. reg_phy_wr_data_slave_ratio = 0xb8
9774 // .. .. ==> 0XF8006188[9:0] = 0x000000B8U
9775 // .. .. ==> MASK : 0x000003FFU VAL : 0x000000B8U
9776 // .. .. reg_phy_wr_data_slave_force = 0x0
9777 // .. .. ==> 0XF8006188[10:10] = 0x00000000U
9778 // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
9779 // .. .. reg_phy_wr_data_slave_delay = 0x0
9780 // .. .. ==> 0XF8006188[19:11] = 0x00000000U
9781 // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
9782 // .. ..
9783 EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000B8U),
9784 // .. .. reg_phy_loopback = 0x0
9785 // .. .. ==> 0XF8006190[0:0] = 0x00000000U
9786 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
9787 // .. .. reg_phy_bl2 = 0x0
9788 // .. .. ==> 0XF8006190[1:1] = 0x00000000U
9789 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
9790 // .. .. reg_phy_at_spd_atpg = 0x0
9791 // .. .. ==> 0XF8006190[2:2] = 0x00000000U
9792 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
9793 // .. .. reg_phy_bist_enable = 0x0
9794 // .. .. ==> 0XF8006190[3:3] = 0x00000000U
9795 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
9796 // .. .. reg_phy_bist_force_err = 0x0
9797 // .. .. ==> 0XF8006190[4:4] = 0x00000000U
9798 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
9799 // .. .. reg_phy_bist_mode = 0x0
9800 // .. .. ==> 0XF8006190[6:5] = 0x00000000U
9801 // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
9802 // .. .. reg_phy_invert_clkout = 0x1
9803 // .. .. ==> 0XF8006190[7:7] = 0x00000001U
9804 // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
9805 // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
9806 // .. .. ==> 0XF8006190[8:8] = 0x00000000U
9807 // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
9808 // .. .. reg_phy_sel_logic = 0x0
9809 // .. .. ==> 0XF8006190[9:9] = 0x00000000U
9810 // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
9811 // .. .. reg_phy_ctrl_slave_ratio = 0x100
9812 // .. .. ==> 0XF8006190[19:10] = 0x00000100U
9813 // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
9814 // .. .. reg_phy_ctrl_slave_force = 0x0
9815 // .. .. ==> 0XF8006190[20:20] = 0x00000000U
9816 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
9817 // .. .. reg_phy_ctrl_slave_delay = 0x0
9818 // .. .. ==> 0XF8006190[27:21] = 0x00000000U
9819 // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
9820 // .. .. reg_phy_use_rank0_delays = 0x1
9821 // .. .. ==> 0XF8006190[28:28] = 0x00000001U
9822 // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
9823 // .. .. reg_phy_lpddr = 0x0
9824 // .. .. ==> 0XF8006190[29:29] = 0x00000000U
9825 // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
9826 // .. .. reg_phy_cmd_latency = 0x0
9827 // .. .. ==> 0XF8006190[30:30] = 0x00000000U
9828 // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
9829 // .. .. reg_phy_int_lpbk = 0x0
9830 // .. .. ==> 0XF8006190[31:31] = 0x00000000U
9831 // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
9832 // .. ..
9833 EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
9834 // .. .. reg_phy_wr_rl_delay = 0x2
9835 // .. .. ==> 0XF8006194[4:0] = 0x00000002U
9836 // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
9837 // .. .. reg_phy_rd_rl_delay = 0x4
9838 // .. .. ==> 0XF8006194[9:5] = 0x00000004U
9839 // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
9840 // .. .. reg_phy_dll_lock_diff = 0xf
9841 // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
9842 // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
9843 // .. .. reg_phy_use_wr_level = 0x1
9844 // .. .. ==> 0XF8006194[14:14] = 0x00000001U
9845 // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
9846 // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
9847 // .. .. ==> 0XF8006194[15:15] = 0x00000001U
9848 // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
9849 // .. .. reg_phy_use_rd_data_eye_level = 0x1
9850 // .. .. ==> 0XF8006194[16:16] = 0x00000001U
9851 // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
9852 // .. .. reg_phy_dis_calib_rst = 0x0
9853 // .. .. ==> 0XF8006194[17:17] = 0x00000000U
9854 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9855 // .. .. reg_phy_ctrl_slave_delay = 0x0
9856 // .. .. ==> 0XF8006194[19:18] = 0x00000000U
9857 // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
9858 // .. ..
9859 EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
9860 // .. .. reg_arb_page_addr_mask = 0x0
9861 // .. .. ==> 0XF8006204[31:0] = 0x00000000U
9862 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
9863 // .. ..
9864 EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
9865 // .. .. reg_arb_pri_wr_portn = 0x3ff
9866 // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
9867 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
9868 // .. .. reg_arb_disable_aging_wr_portn = 0x0
9869 // .. .. ==> 0XF8006208[16:16] = 0x00000000U
9870 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9871 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
9872 // .. .. ==> 0XF8006208[17:17] = 0x00000000U
9873 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9874 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
9875 // .. .. ==> 0XF8006208[18:18] = 0x00000000U
9876 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9877 // .. .. reg_arb_dis_rmw_portn = 0x1
9878 // .. .. ==> 0XF8006208[19:19] = 0x00000001U
9879 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
9880 // .. ..
9881 EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
9882 // .. .. reg_arb_pri_wr_portn = 0x3ff
9883 // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
9884 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
9885 // .. .. reg_arb_disable_aging_wr_portn = 0x0
9886 // .. .. ==> 0XF800620C[16:16] = 0x00000000U
9887 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9888 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
9889 // .. .. ==> 0XF800620C[17:17] = 0x00000000U
9890 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9891 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
9892 // .. .. ==> 0XF800620C[18:18] = 0x00000000U
9893 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9894 // .. .. reg_arb_dis_rmw_portn = 0x1
9895 // .. .. ==> 0XF800620C[19:19] = 0x00000001U
9896 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
9897 // .. ..
9898 EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
9899 // .. .. reg_arb_pri_wr_portn = 0x3ff
9900 // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
9901 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
9902 // .. .. reg_arb_disable_aging_wr_portn = 0x0
9903 // .. .. ==> 0XF8006210[16:16] = 0x00000000U
9904 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9905 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
9906 // .. .. ==> 0XF8006210[17:17] = 0x00000000U
9907 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9908 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
9909 // .. .. ==> 0XF8006210[18:18] = 0x00000000U
9910 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9911 // .. .. reg_arb_dis_rmw_portn = 0x1
9912 // .. .. ==> 0XF8006210[19:19] = 0x00000001U
9913 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
9914 // .. ..
9915 EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
9916 // .. .. reg_arb_pri_wr_portn = 0x3ff
9917 // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
9918 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
9919 // .. .. reg_arb_disable_aging_wr_portn = 0x0
9920 // .. .. ==> 0XF8006214[16:16] = 0x00000000U
9921 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9922 // .. .. reg_arb_disable_urgent_wr_portn = 0x0
9923 // .. .. ==> 0XF8006214[17:17] = 0x00000000U
9924 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9925 // .. .. reg_arb_dis_page_match_wr_portn = 0x0
9926 // .. .. ==> 0XF8006214[18:18] = 0x00000000U
9927 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9928 // .. .. reg_arb_dis_rmw_portn = 0x1
9929 // .. .. ==> 0XF8006214[19:19] = 0x00000001U
9930 // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
9931 // .. ..
9932 EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
9933 // .. .. reg_arb_pri_rd_portn = 0x3ff
9934 // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
9935 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
9936 // .. .. reg_arb_disable_aging_rd_portn = 0x0
9937 // .. .. ==> 0XF8006218[16:16] = 0x00000000U
9938 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9939 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
9940 // .. .. ==> 0XF8006218[17:17] = 0x00000000U
9941 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9942 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
9943 // .. .. ==> 0XF8006218[18:18] = 0x00000000U
9944 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9945 // .. .. reg_arb_set_hpr_rd_portn = 0x0
9946 // .. .. ==> 0XF8006218[19:19] = 0x00000000U
9947 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
9948 // .. ..
9949 EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
9950 // .. .. reg_arb_pri_rd_portn = 0x3ff
9951 // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
9952 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
9953 // .. .. reg_arb_disable_aging_rd_portn = 0x0
9954 // .. .. ==> 0XF800621C[16:16] = 0x00000000U
9955 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9956 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
9957 // .. .. ==> 0XF800621C[17:17] = 0x00000000U
9958 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9959 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
9960 // .. .. ==> 0XF800621C[18:18] = 0x00000000U
9961 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9962 // .. .. reg_arb_set_hpr_rd_portn = 0x0
9963 // .. .. ==> 0XF800621C[19:19] = 0x00000000U
9964 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
9965 // .. ..
9966 EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
9967 // .. .. reg_arb_pri_rd_portn = 0x3ff
9968 // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
9969 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
9970 // .. .. reg_arb_disable_aging_rd_portn = 0x0
9971 // .. .. ==> 0XF8006220[16:16] = 0x00000000U
9972 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9973 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
9974 // .. .. ==> 0XF8006220[17:17] = 0x00000000U
9975 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9976 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
9977 // .. .. ==> 0XF8006220[18:18] = 0x00000000U
9978 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9979 // .. .. reg_arb_set_hpr_rd_portn = 0x0
9980 // .. .. ==> 0XF8006220[19:19] = 0x00000000U
9981 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
9982 // .. ..
9983 EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
9984 // .. .. reg_arb_pri_rd_portn = 0x3ff
9985 // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
9986 // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
9987 // .. .. reg_arb_disable_aging_rd_portn = 0x0
9988 // .. .. ==> 0XF8006224[16:16] = 0x00000000U
9989 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
9990 // .. .. reg_arb_disable_urgent_rd_portn = 0x0
9991 // .. .. ==> 0XF8006224[17:17] = 0x00000000U
9992 // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
9993 // .. .. reg_arb_dis_page_match_rd_portn = 0x0
9994 // .. .. ==> 0XF8006224[18:18] = 0x00000000U
9995 // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
9996 // .. .. reg_arb_set_hpr_rd_portn = 0x0
9997 // .. .. ==> 0XF8006224[19:19] = 0x00000000U
9998 // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
9999 // .. ..
10000 EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
10001 // .. .. reg_ddrc_lpddr2 = 0x0
10002 // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
10003 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
10004 // .. .. reg_ddrc_per_bank_refresh = 0x0
10005 // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
10006 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
10007 // .. .. reg_ddrc_derate_enable = 0x0
10008 // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
10009 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
10010 // .. .. reg_ddrc_mr4_margin = 0x0
10011 // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
10012 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
10013 // .. ..
10014 EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
10015 // .. .. reg_ddrc_mr4_read_interval = 0x0
10016 // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
10017 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
10018 // .. ..
10019 EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
10020 // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
10021 // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
10022 // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
10023 // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
10024 // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
10025 // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
10026 // .. .. reg_ddrc_t_mrw = 0x5
10027 // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
10028 // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
10029 // .. ..
10030 EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
10031 // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
10032 // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
10033 // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
10034 // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
10035 // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
10036 // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
10037 // .. ..
10038 EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
10039 // .. .. START: POLL ON DCI STATUS
10040 // .. .. DONE = 1
10041 // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
10042 // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
10043 // .. ..
10044 EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
10045 // .. .. FINISH: POLL ON DCI STATUS
10046 // .. .. START: UNLOCK DDR
10047 // .. .. reg_ddrc_soft_rstb = 0x1
10048 // .. .. ==> 0XF8006000[0:0] = 0x00000001U
10049 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
10050 // .. .. reg_ddrc_powerdown_en = 0x0
10051 // .. .. ==> 0XF8006000[1:1] = 0x00000000U
10052 // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
10053 // .. .. reg_ddrc_data_bus_width = 0x0
10054 // .. .. ==> 0XF8006000[3:2] = 0x00000000U
10055 // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
10056 // .. .. reg_ddrc_burst8_refresh = 0x0
10057 // .. .. ==> 0XF8006000[6:4] = 0x00000000U
10058 // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
10059 // .. .. reg_ddrc_rdwr_idle_gap = 1
10060 // .. .. ==> 0XF8006000[13:7] = 0x00000001U
10061 // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
10062 // .. .. reg_ddrc_dis_rd_bypass = 0x0
10063 // .. .. ==> 0XF8006000[14:14] = 0x00000000U
10064 // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
10065 // .. .. reg_ddrc_dis_act_bypass = 0x0
10066 // .. .. ==> 0XF8006000[15:15] = 0x00000000U
10067 // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
10068 // .. .. reg_ddrc_dis_auto_refresh = 0x0
10069 // .. .. ==> 0XF8006000[16:16] = 0x00000000U
10070 // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
10071 // .. ..
10072 EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
10073 // .. .. FINISH: UNLOCK DDR
10074 // .. .. START: CHECK DDR STATUS
10075 // .. .. ddrc_reg_operating_mode = 1
10076 // .. .. ==> 0XF8006054[2:0] = 0x00000001U
10077 // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
10078 // .. ..
10079 EMIT_MASKPOLL(0XF8006054, 0x00000007U),
10080 // .. .. FINISH: CHECK DDR STATUS
10081 // .. FINISH: DDR INITIALIZATION
10082 // FINISH: top
10083 //
10084 EMIT_EXIT(),
10085
10086 //
10087};
10088
10089unsigned long ps7_mio_init_data_1_0[] = {
10090 // START: top
10091 // .. START: SLCR SETTINGS
10092 // .. UNLOCK_KEY = 0XDF0D
10093 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
10094 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
10095 // ..
10096 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
10097 // .. FINISH: SLCR SETTINGS
10098 // .. START: OCM REMAPPING
10099 // .. FINISH: OCM REMAPPING
10100 // .. START: DDRIOB SETTINGS
10101 // .. INP_POWER = 0x0
10102 // .. ==> 0XF8000B40[0:0] = 0x00000000U
10103 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10104 // .. INP_TYPE = 0x0
10105 // .. ==> 0XF8000B40[2:1] = 0x00000000U
10106 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
10107 // .. DCI_UPDATE = 0x0
10108 // .. ==> 0XF8000B40[3:3] = 0x00000000U
10109 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10110 // .. TERM_EN = 0x0
10111 // .. ==> 0XF8000B40[4:4] = 0x00000000U
10112 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
10113 // .. DCR_TYPE = 0x0
10114 // .. ==> 0XF8000B40[6:5] = 0x00000000U
10115 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10116 // .. IBUF_DISABLE_MODE = 0x0
10117 // .. ==> 0XF8000B40[7:7] = 0x00000000U
10118 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10119 // .. TERM_DISABLE_MODE = 0x0
10120 // .. ==> 0XF8000B40[8:8] = 0x00000000U
10121 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10122 // .. OUTPUT_EN = 0x3
10123 // .. ==> 0XF8000B40[10:9] = 0x00000003U
10124 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10125 // .. PULLUP_EN = 0x0
10126 // .. ==> 0XF8000B40[11:11] = 0x00000000U
10127 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10128 // ..
10129 EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
10130 // .. INP_POWER = 0x0
10131 // .. ==> 0XF8000B44[0:0] = 0x00000000U
10132 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10133 // .. INP_TYPE = 0x0
10134 // .. ==> 0XF8000B44[2:1] = 0x00000000U
10135 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
10136 // .. DCI_UPDATE = 0x0
10137 // .. ==> 0XF8000B44[3:3] = 0x00000000U
10138 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10139 // .. TERM_EN = 0x0
10140 // .. ==> 0XF8000B44[4:4] = 0x00000000U
10141 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
10142 // .. DCR_TYPE = 0x0
10143 // .. ==> 0XF8000B44[6:5] = 0x00000000U
10144 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10145 // .. IBUF_DISABLE_MODE = 0x0
10146 // .. ==> 0XF8000B44[7:7] = 0x00000000U
10147 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10148 // .. TERM_DISABLE_MODE = 0x0
10149 // .. ==> 0XF8000B44[8:8] = 0x00000000U
10150 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10151 // .. OUTPUT_EN = 0x3
10152 // .. ==> 0XF8000B44[10:9] = 0x00000003U
10153 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10154 // .. PULLUP_EN = 0x0
10155 // .. ==> 0XF8000B44[11:11] = 0x00000000U
10156 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10157 // ..
10158 EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
10159 // .. INP_POWER = 0x0
10160 // .. ==> 0XF8000B48[0:0] = 0x00000000U
10161 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10162 // .. INP_TYPE = 0x1
10163 // .. ==> 0XF8000B48[2:1] = 0x00000001U
10164 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
10165 // .. DCI_UPDATE = 0x0
10166 // .. ==> 0XF8000B48[3:3] = 0x00000000U
10167 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10168 // .. TERM_EN = 0x1
10169 // .. ==> 0XF8000B48[4:4] = 0x00000001U
10170 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10171 // .. DCR_TYPE = 0x3
10172 // .. ==> 0XF8000B48[6:5] = 0x00000003U
10173 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10174 // .. IBUF_DISABLE_MODE = 0
10175 // .. ==> 0XF8000B48[7:7] = 0x00000000U
10176 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10177 // .. TERM_DISABLE_MODE = 0
10178 // .. ==> 0XF8000B48[8:8] = 0x00000000U
10179 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10180 // .. OUTPUT_EN = 0x3
10181 // .. ==> 0XF8000B48[10:9] = 0x00000003U
10182 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10183 // .. PULLUP_EN = 0x0
10184 // .. ==> 0XF8000B48[11:11] = 0x00000000U
10185 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10186 // ..
10187 EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
10188 // .. INP_POWER = 0x0
10189 // .. ==> 0XF8000B4C[0:0] = 0x00000000U
10190 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10191 // .. INP_TYPE = 0x1
10192 // .. ==> 0XF8000B4C[2:1] = 0x00000001U
10193 // .. ==> MASK : 0x00000006U VAL : 0x00000002U
10194 // .. DCI_UPDATE = 0x0
10195 // .. ==> 0XF8000B4C[3:3] = 0x00000000U
10196 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10197 // .. TERM_EN = 0x1
10198 // .. ==> 0XF8000B4C[4:4] = 0x00000001U
10199 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10200 // .. DCR_TYPE = 0x3
10201 // .. ==> 0XF8000B4C[6:5] = 0x00000003U
10202 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10203 // .. IBUF_DISABLE_MODE = 0
10204 // .. ==> 0XF8000B4C[7:7] = 0x00000000U
10205 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10206 // .. TERM_DISABLE_MODE = 0
10207 // .. ==> 0XF8000B4C[8:8] = 0x00000000U
10208 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10209 // .. OUTPUT_EN = 0x3
10210 // .. ==> 0XF8000B4C[10:9] = 0x00000003U
10211 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10212 // .. PULLUP_EN = 0x0
10213 // .. ==> 0XF8000B4C[11:11] = 0x00000000U
10214 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10215 // ..
10216 EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
10217 // .. INP_POWER = 0x0
10218 // .. ==> 0XF8000B50[0:0] = 0x00000000U
10219 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10220 // .. INP_TYPE = 0x2
10221 // .. ==> 0XF8000B50[2:1] = 0x00000002U
10222 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
10223 // .. DCI_UPDATE = 0x0
10224 // .. ==> 0XF8000B50[3:3] = 0x00000000U
10225 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10226 // .. TERM_EN = 0x1
10227 // .. ==> 0XF8000B50[4:4] = 0x00000001U
10228 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10229 // .. DCR_TYPE = 0x3
10230 // .. ==> 0XF8000B50[6:5] = 0x00000003U
10231 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10232 // .. IBUF_DISABLE_MODE = 0
10233 // .. ==> 0XF8000B50[7:7] = 0x00000000U
10234 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10235 // .. TERM_DISABLE_MODE = 0
10236 // .. ==> 0XF8000B50[8:8] = 0x00000000U
10237 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10238 // .. OUTPUT_EN = 0x3
10239 // .. ==> 0XF8000B50[10:9] = 0x00000003U
10240 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10241 // .. PULLUP_EN = 0x0
10242 // .. ==> 0XF8000B50[11:11] = 0x00000000U
10243 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10244 // ..
10245 EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
10246 // .. INP_POWER = 0x0
10247 // .. ==> 0XF8000B54[0:0] = 0x00000000U
10248 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10249 // .. INP_TYPE = 0x2
10250 // .. ==> 0XF8000B54[2:1] = 0x00000002U
10251 // .. ==> MASK : 0x00000006U VAL : 0x00000004U
10252 // .. DCI_UPDATE = 0x0
10253 // .. ==> 0XF8000B54[3:3] = 0x00000000U
10254 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10255 // .. TERM_EN = 0x1
10256 // .. ==> 0XF8000B54[4:4] = 0x00000001U
10257 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
10258 // .. DCR_TYPE = 0x3
10259 // .. ==> 0XF8000B54[6:5] = 0x00000003U
10260 // .. ==> MASK : 0x00000060U VAL : 0x00000060U
10261 // .. IBUF_DISABLE_MODE = 0
10262 // .. ==> 0XF8000B54[7:7] = 0x00000000U
10263 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10264 // .. TERM_DISABLE_MODE = 0
10265 // .. ==> 0XF8000B54[8:8] = 0x00000000U
10266 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10267 // .. OUTPUT_EN = 0x3
10268 // .. ==> 0XF8000B54[10:9] = 0x00000003U
10269 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10270 // .. PULLUP_EN = 0x0
10271 // .. ==> 0XF8000B54[11:11] = 0x00000000U
10272 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10273 // ..
10274 EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
10275 // .. INP_POWER = 0x0
10276 // .. ==> 0XF8000B58[0:0] = 0x00000000U
10277 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10278 // .. INP_TYPE = 0x0
10279 // .. ==> 0XF8000B58[2:1] = 0x00000000U
10280 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
10281 // .. DCI_UPDATE = 0x0
10282 // .. ==> 0XF8000B58[3:3] = 0x00000000U
10283 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
10284 // .. TERM_EN = 0x0
10285 // .. ==> 0XF8000B58[4:4] = 0x00000000U
10286 // .. ==> MASK : 0x00000010U VAL : 0x00000000U
10287 // .. DCR_TYPE = 0x0
10288 // .. ==> 0XF8000B58[6:5] = 0x00000000U
10289 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10290 // .. IBUF_DISABLE_MODE = 0x0
10291 // .. ==> 0XF8000B58[7:7] = 0x00000000U
10292 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
10293 // .. TERM_DISABLE_MODE = 0x0
10294 // .. ==> 0XF8000B58[8:8] = 0x00000000U
10295 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10296 // .. OUTPUT_EN = 0x3
10297 // .. ==> 0XF8000B58[10:9] = 0x00000003U
10298 // .. ==> MASK : 0x00000600U VAL : 0x00000600U
10299 // .. PULLUP_EN = 0x0
10300 // .. ==> 0XF8000B58[11:11] = 0x00000000U
10301 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
10302 // ..
10303 EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
10304 // .. DRIVE_P = 0x1c
10305 // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
10306 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10307 // .. DRIVE_N = 0xc
10308 // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
10309 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10310 // .. SLEW_P = 0x3
10311 // .. ==> 0XF8000B5C[18:14] = 0x00000003U
10312 // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
10313 // .. SLEW_N = 0x3
10314 // .. ==> 0XF8000B5C[23:19] = 0x00000003U
10315 // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
10316 // .. GTL = 0x0
10317 // .. ==> 0XF8000B5C[26:24] = 0x00000000U
10318 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10319 // .. RTERM = 0x0
10320 // .. ==> 0XF8000B5C[31:27] = 0x00000000U
10321 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10322 // ..
10323 EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
10324 // .. DRIVE_P = 0x1c
10325 // .. ==> 0XF8000B60[6:0] = 0x0000001CU
10326 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10327 // .. DRIVE_N = 0xc
10328 // .. ==> 0XF8000B60[13:7] = 0x0000000CU
10329 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10330 // .. SLEW_P = 0x6
10331 // .. ==> 0XF8000B60[18:14] = 0x00000006U
10332 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
10333 // .. SLEW_N = 0x1f
10334 // .. ==> 0XF8000B60[23:19] = 0x0000001FU
10335 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
10336 // .. GTL = 0x0
10337 // .. ==> 0XF8000B60[26:24] = 0x00000000U
10338 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10339 // .. RTERM = 0x0
10340 // .. ==> 0XF8000B60[31:27] = 0x00000000U
10341 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10342 // ..
10343 EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
10344 // .. DRIVE_P = 0x1c
10345 // .. ==> 0XF8000B64[6:0] = 0x0000001CU
10346 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10347 // .. DRIVE_N = 0xc
10348 // .. ==> 0XF8000B64[13:7] = 0x0000000CU
10349 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10350 // .. SLEW_P = 0x6
10351 // .. ==> 0XF8000B64[18:14] = 0x00000006U
10352 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
10353 // .. SLEW_N = 0x1f
10354 // .. ==> 0XF8000B64[23:19] = 0x0000001FU
10355 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
10356 // .. GTL = 0x0
10357 // .. ==> 0XF8000B64[26:24] = 0x00000000U
10358 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10359 // .. RTERM = 0x0
10360 // .. ==> 0XF8000B64[31:27] = 0x00000000U
10361 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10362 // ..
10363 EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
10364 // .. DRIVE_P = 0x1c
10365 // .. ==> 0XF8000B68[6:0] = 0x0000001CU
10366 // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
10367 // .. DRIVE_N = 0xc
10368 // .. ==> 0XF8000B68[13:7] = 0x0000000CU
10369 // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
10370 // .. SLEW_P = 0x6
10371 // .. ==> 0XF8000B68[18:14] = 0x00000006U
10372 // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
10373 // .. SLEW_N = 0x1f
10374 // .. ==> 0XF8000B68[23:19] = 0x0000001FU
10375 // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
10376 // .. GTL = 0x0
10377 // .. ==> 0XF8000B68[26:24] = 0x00000000U
10378 // .. ==> MASK : 0x07000000U VAL : 0x00000000U
10379 // .. RTERM = 0x0
10380 // .. ==> 0XF8000B68[31:27] = 0x00000000U
10381 // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
10382 // ..
10383 EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
10384 // .. VREF_INT_EN = 0x1
10385 // .. ==> 0XF8000B6C[0:0] = 0x00000001U
10386 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
10387 // .. VREF_SEL = 0x4
10388 // .. ==> 0XF8000B6C[4:1] = 0x00000004U
10389 // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
10390 // .. VREF_EXT_EN = 0x0
10391 // .. ==> 0XF8000B6C[6:5] = 0x00000000U
10392 // .. ==> MASK : 0x00000060U VAL : 0x00000000U
10393 // .. VREF_PULLUP_EN = 0x0
10394 // .. ==> 0XF8000B6C[8:7] = 0x00000000U
10395 // .. ==> MASK : 0x00000180U VAL : 0x00000000U
10396 // .. REFIO_EN = 0x1
10397 // .. ==> 0XF8000B6C[9:9] = 0x00000001U
10398 // .. ==> MASK : 0x00000200U VAL : 0x00000200U
10399 // .. REFIO_PULLUP_EN = 0x0
10400 // .. ==> 0XF8000B6C[12:12] = 0x00000000U
10401 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10402 // .. DRST_B_PULLUP_EN = 0x0
10403 // .. ==> 0XF8000B6C[13:13] = 0x00000000U
10404 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10405 // .. CKE_PULLUP_EN = 0x0
10406 // .. ==> 0XF8000B6C[14:14] = 0x00000000U
10407 // .. ==> MASK : 0x00004000U VAL : 0x00000000U
10408 // ..
10409 EMIT_MASKWRITE(0XF8000B6C, 0x000073FFU ,0x00000209U),
10410 // .. .. START: ASSERT RESET
10411 // .. .. RESET = 1
10412 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
10413 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
10414 // .. .. VRN_OUT = 0x1
10415 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10416 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
10417 // .. ..
10418 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
10419 // .. .. FINISH: ASSERT RESET
10420 // .. .. START: DEASSERT RESET
10421 // .. .. RESET = 0
10422 // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
10423 // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
10424 // .. .. VRN_OUT = 0x1
10425 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10426 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
10427 // .. ..
10428 EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
10429 // .. .. FINISH: DEASSERT RESET
10430 // .. .. RESET = 0x1
10431 // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
10432 // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
10433 // .. .. ENABLE = 0x1
10434 // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
10435 // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
10436 // .. .. VRP_TRI = 0x0
10437 // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
10438 // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
10439 // .. .. VRN_TRI = 0x0
10440 // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
10441 // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
10442 // .. .. VRP_OUT = 0x0
10443 // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
10444 // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
10445 // .. .. VRN_OUT = 0x1
10446 // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10447 // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
10448 // .. .. NREF_OPT1 = 0x0
10449 // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
10450 // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
10451 // .. .. NREF_OPT2 = 0x0
10452 // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
10453 // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
10454 // .. .. NREF_OPT4 = 0x1
10455 // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
10456 // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
10457 // .. .. PREF_OPT1 = 0x0
10458 // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
10459 // .. .. ==> MASK : 0x0001C000U VAL : 0x00000000U
10460 // .. .. PREF_OPT2 = 0x0
10461 // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
10462 // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
10463 // .. .. UPDATE_CONTROL = 0x0
10464 // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
10465 // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
10466 // .. .. INIT_COMPLETE = 0x0
10467 // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
10468 // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
10469 // .. .. TST_CLK = 0x0
10470 // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
10471 // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
10472 // .. .. TST_HLN = 0x0
10473 // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
10474 // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
10475 // .. .. TST_HLP = 0x0
10476 // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
10477 // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
10478 // .. .. TST_RST = 0x0
10479 // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
10480 // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
10481 // .. .. INT_DCI_EN = 0x0
10482 // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
10483 // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
10484 // .. ..
10485 EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
10486 // .. FINISH: DDRIOB SETTINGS
10487 // .. START: MIO PROGRAMMING
10488 // .. TRI_ENABLE = 0
10489 // .. ==> 0XF8000700[0:0] = 0x00000000U
10490 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10491 // .. L0_SEL = 0
10492 // .. ==> 0XF8000700[1:1] = 0x00000000U
10493 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10494 // .. L1_SEL = 0
10495 // .. ==> 0XF8000700[2:2] = 0x00000000U
10496 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10497 // .. L2_SEL = 0
10498 // .. ==> 0XF8000700[4:3] = 0x00000000U
10499 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10500 // .. L3_SEL = 0
10501 // .. ==> 0XF8000700[7:5] = 0x00000000U
10502 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10503 // .. Speed = 0
10504 // .. ==> 0XF8000700[8:8] = 0x00000000U
10505 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10506 // .. IO_Type = 3
10507 // .. ==> 0XF8000700[11:9] = 0x00000003U
10508 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10509 // .. PULLUP = 0
10510 // .. ==> 0XF8000700[12:12] = 0x00000000U
10511 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10512 // .. DisableRcvr = 0
10513 // .. ==> 0XF8000700[13:13] = 0x00000000U
10514 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10515 // ..
10516 EMIT_MASKWRITE(0XF8000700, 0x00003FFFU ,0x00000600U),
10517 // .. TRI_ENABLE = 0
10518 // .. ==> 0XF8000704[0:0] = 0x00000000U
10519 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10520 // .. L0_SEL = 1
10521 // .. ==> 0XF8000704[1:1] = 0x00000001U
10522 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10523 // .. L1_SEL = 0
10524 // .. ==> 0XF8000704[2:2] = 0x00000000U
10525 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10526 // .. L2_SEL = 0
10527 // .. ==> 0XF8000704[4:3] = 0x00000000U
10528 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10529 // .. L3_SEL = 0
10530 // .. ==> 0XF8000704[7:5] = 0x00000000U
10531 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10532 // .. Speed = 1
10533 // .. ==> 0XF8000704[8:8] = 0x00000001U
10534 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
10535 // .. IO_Type = 3
10536 // .. ==> 0XF8000704[11:9] = 0x00000003U
10537 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10538 // .. PULLUP = 0
10539 // .. ==> 0XF8000704[12:12] = 0x00000000U
10540 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10541 // .. DisableRcvr = 0
10542 // .. ==> 0XF8000704[13:13] = 0x00000000U
10543 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10544 // ..
10545 EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00000702U),
10546 // .. TRI_ENABLE = 0
10547 // .. ==> 0XF8000708[0:0] = 0x00000000U
10548 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10549 // .. L0_SEL = 1
10550 // .. ==> 0XF8000708[1:1] = 0x00000001U
10551 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10552 // .. L1_SEL = 0
10553 // .. ==> 0XF8000708[2:2] = 0x00000000U
10554 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10555 // .. L2_SEL = 0
10556 // .. ==> 0XF8000708[4:3] = 0x00000000U
10557 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10558 // .. L3_SEL = 0
10559 // .. ==> 0XF8000708[7:5] = 0x00000000U
10560 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10561 // .. Speed = 1
10562 // .. ==> 0XF8000708[8:8] = 0x00000001U
10563 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
10564 // .. IO_Type = 3
10565 // .. ==> 0XF8000708[11:9] = 0x00000003U
10566 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10567 // .. PULLUP = 0
10568 // .. ==> 0XF8000708[12:12] = 0x00000000U
10569 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10570 // .. DisableRcvr = 0
10571 // .. ==> 0XF8000708[13:13] = 0x00000000U
10572 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10573 // ..
10574 EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000702U),
10575 // .. TRI_ENABLE = 0
10576 // .. ==> 0XF800070C[0:0] = 0x00000000U
10577 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10578 // .. L0_SEL = 1
10579 // .. ==> 0XF800070C[1:1] = 0x00000001U
10580 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10581 // .. L1_SEL = 0
10582 // .. ==> 0XF800070C[2:2] = 0x00000000U
10583 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10584 // .. L2_SEL = 0
10585 // .. ==> 0XF800070C[4:3] = 0x00000000U
10586 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10587 // .. L3_SEL = 0
10588 // .. ==> 0XF800070C[7:5] = 0x00000000U
10589 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10590 // .. Speed = 1
10591 // .. ==> 0XF800070C[8:8] = 0x00000001U
10592 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
10593 // .. IO_Type = 3
10594 // .. ==> 0XF800070C[11:9] = 0x00000003U
10595 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10596 // .. PULLUP = 0
10597 // .. ==> 0XF800070C[12:12] = 0x00000000U
10598 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10599 // .. DisableRcvr = 0
10600 // .. ==> 0XF800070C[13:13] = 0x00000000U
10601 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10602 // ..
10603 EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000702U),
10604 // .. TRI_ENABLE = 0
10605 // .. ==> 0XF8000710[0:0] = 0x00000000U
10606 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10607 // .. L0_SEL = 1
10608 // .. ==> 0XF8000710[1:1] = 0x00000001U
10609 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10610 // .. L1_SEL = 0
10611 // .. ==> 0XF8000710[2:2] = 0x00000000U
10612 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10613 // .. L2_SEL = 0
10614 // .. ==> 0XF8000710[4:3] = 0x00000000U
10615 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10616 // .. L3_SEL = 0
10617 // .. ==> 0XF8000710[7:5] = 0x00000000U
10618 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10619 // .. Speed = 1
10620 // .. ==> 0XF8000710[8:8] = 0x00000001U
10621 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
10622 // .. IO_Type = 3
10623 // .. ==> 0XF8000710[11:9] = 0x00000003U
10624 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10625 // .. PULLUP = 0
10626 // .. ==> 0XF8000710[12:12] = 0x00000000U
10627 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10628 // .. DisableRcvr = 0
10629 // .. ==> 0XF8000710[13:13] = 0x00000000U
10630 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10631 // ..
10632 EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000702U),
10633 // .. TRI_ENABLE = 0
10634 // .. ==> 0XF8000714[0:0] = 0x00000000U
10635 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10636 // .. L0_SEL = 1
10637 // .. ==> 0XF8000714[1:1] = 0x00000001U
10638 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10639 // .. L1_SEL = 0
10640 // .. ==> 0XF8000714[2:2] = 0x00000000U
10641 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10642 // .. L2_SEL = 0
10643 // .. ==> 0XF8000714[4:3] = 0x00000000U
10644 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10645 // .. L3_SEL = 0
10646 // .. ==> 0XF8000714[7:5] = 0x00000000U
10647 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10648 // .. Speed = 1
10649 // .. ==> 0XF8000714[8:8] = 0x00000001U
10650 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
10651 // .. IO_Type = 3
10652 // .. ==> 0XF8000714[11:9] = 0x00000003U
10653 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10654 // .. PULLUP = 0
10655 // .. ==> 0XF8000714[12:12] = 0x00000000U
10656 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10657 // .. DisableRcvr = 0
10658 // .. ==> 0XF8000714[13:13] = 0x00000000U
10659 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10660 // ..
10661 EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000702U),
10662 // .. TRI_ENABLE = 0
10663 // .. ==> 0XF8000718[0:0] = 0x00000000U
10664 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10665 // .. L0_SEL = 1
10666 // .. ==> 0XF8000718[1:1] = 0x00000001U
10667 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10668 // .. L1_SEL = 0
10669 // .. ==> 0XF8000718[2:2] = 0x00000000U
10670 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10671 // .. L2_SEL = 0
10672 // .. ==> 0XF8000718[4:3] = 0x00000000U
10673 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10674 // .. L3_SEL = 0
10675 // .. ==> 0XF8000718[7:5] = 0x00000000U
10676 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10677 // .. Speed = 1
10678 // .. ==> 0XF8000718[8:8] = 0x00000001U
10679 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
10680 // .. IO_Type = 3
10681 // .. ==> 0XF8000718[11:9] = 0x00000003U
10682 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10683 // .. PULLUP = 0
10684 // .. ==> 0XF8000718[12:12] = 0x00000000U
10685 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10686 // .. DisableRcvr = 0
10687 // .. ==> 0XF8000718[13:13] = 0x00000000U
10688 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10689 // ..
10690 EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000702U),
10691 // .. TRI_ENABLE = 0
10692 // .. ==> 0XF800071C[0:0] = 0x00000000U
10693 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10694 // .. L0_SEL = 0
10695 // .. ==> 0XF800071C[1:1] = 0x00000000U
10696 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10697 // .. L1_SEL = 0
10698 // .. ==> 0XF800071C[2:2] = 0x00000000U
10699 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10700 // .. L2_SEL = 0
10701 // .. ==> 0XF800071C[4:3] = 0x00000000U
10702 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10703 // .. L3_SEL = 0
10704 // .. ==> 0XF800071C[7:5] = 0x00000000U
10705 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10706 // .. Speed = 0
10707 // .. ==> 0XF800071C[8:8] = 0x00000000U
10708 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10709 // .. IO_Type = 3
10710 // .. ==> 0XF800071C[11:9] = 0x00000003U
10711 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10712 // .. PULLUP = 0
10713 // .. ==> 0XF800071C[12:12] = 0x00000000U
10714 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10715 // .. DisableRcvr = 0
10716 // .. ==> 0XF800071C[13:13] = 0x00000000U
10717 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10718 // ..
10719 EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000600U),
10720 // .. TRI_ENABLE = 0
10721 // .. ==> 0XF8000720[0:0] = 0x00000000U
10722 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10723 // .. L0_SEL = 0
10724 // .. ==> 0XF8000720[1:1] = 0x00000000U
10725 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10726 // .. L1_SEL = 0
10727 // .. ==> 0XF8000720[2:2] = 0x00000000U
10728 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10729 // .. L2_SEL = 0
10730 // .. ==> 0XF8000720[4:3] = 0x00000000U
10731 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10732 // .. L3_SEL = 0
10733 // .. ==> 0XF8000720[7:5] = 0x00000000U
10734 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10735 // .. Speed = 1
10736 // .. ==> 0XF8000720[8:8] = 0x00000001U
10737 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
10738 // .. IO_Type = 3
10739 // .. ==> 0XF8000720[11:9] = 0x00000003U
10740 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10741 // .. PULLUP = 0
10742 // .. ==> 0XF8000720[12:12] = 0x00000000U
10743 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10744 // .. DisableRcvr = 0
10745 // .. ==> 0XF8000720[13:13] = 0x00000000U
10746 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10747 // ..
10748 EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000700U),
10749 // .. TRI_ENABLE = 0
10750 // .. ==> 0XF8000724[0:0] = 0x00000000U
10751 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10752 // .. L0_SEL = 0
10753 // .. ==> 0XF8000724[1:1] = 0x00000000U
10754 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10755 // .. L1_SEL = 0
10756 // .. ==> 0XF8000724[2:2] = 0x00000000U
10757 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10758 // .. L2_SEL = 0
10759 // .. ==> 0XF8000724[4:3] = 0x00000000U
10760 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10761 // .. L3_SEL = 0
10762 // .. ==> 0XF8000724[7:5] = 0x00000000U
10763 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10764 // .. Speed = 0
10765 // .. ==> 0XF8000724[8:8] = 0x00000000U
10766 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10767 // .. IO_Type = 3
10768 // .. ==> 0XF8000724[11:9] = 0x00000003U
10769 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10770 // .. PULLUP = 0
10771 // .. ==> 0XF8000724[12:12] = 0x00000000U
10772 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10773 // .. DisableRcvr = 0
10774 // .. ==> 0XF8000724[13:13] = 0x00000000U
10775 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10776 // ..
10777 EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00000600U),
10778 // .. TRI_ENABLE = 0
10779 // .. ==> 0XF8000728[0:0] = 0x00000000U
10780 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10781 // .. L0_SEL = 0
10782 // .. ==> 0XF8000728[1:1] = 0x00000000U
10783 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10784 // .. L1_SEL = 0
10785 // .. ==> 0XF8000728[2:2] = 0x00000000U
10786 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10787 // .. L2_SEL = 0
10788 // .. ==> 0XF8000728[4:3] = 0x00000000U
10789 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10790 // .. L3_SEL = 0
10791 // .. ==> 0XF8000728[7:5] = 0x00000000U
10792 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10793 // .. Speed = 0
10794 // .. ==> 0XF8000728[8:8] = 0x00000000U
10795 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10796 // .. IO_Type = 3
10797 // .. ==> 0XF8000728[11:9] = 0x00000003U
10798 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10799 // .. PULLUP = 0
10800 // .. ==> 0XF8000728[12:12] = 0x00000000U
10801 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10802 // .. DisableRcvr = 0
10803 // .. ==> 0XF8000728[13:13] = 0x00000000U
10804 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10805 // ..
10806 EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00000600U),
10807 // .. TRI_ENABLE = 0
10808 // .. ==> 0XF800072C[0:0] = 0x00000000U
10809 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10810 // .. L0_SEL = 0
10811 // .. ==> 0XF800072C[1:1] = 0x00000000U
10812 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10813 // .. L1_SEL = 0
10814 // .. ==> 0XF800072C[2:2] = 0x00000000U
10815 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10816 // .. L2_SEL = 0
10817 // .. ==> 0XF800072C[4:3] = 0x00000000U
10818 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10819 // .. L3_SEL = 0
10820 // .. ==> 0XF800072C[7:5] = 0x00000000U
10821 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10822 // .. Speed = 0
10823 // .. ==> 0XF800072C[8:8] = 0x00000000U
10824 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10825 // .. IO_Type = 3
10826 // .. ==> 0XF800072C[11:9] = 0x00000003U
10827 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10828 // .. PULLUP = 0
10829 // .. ==> 0XF800072C[12:12] = 0x00000000U
10830 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10831 // .. DisableRcvr = 0
10832 // .. ==> 0XF800072C[13:13] = 0x00000000U
10833 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10834 // ..
10835 EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00000600U),
10836 // .. TRI_ENABLE = 0
10837 // .. ==> 0XF8000730[0:0] = 0x00000000U
10838 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10839 // .. L0_SEL = 0
10840 // .. ==> 0XF8000730[1:1] = 0x00000000U
10841 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10842 // .. L1_SEL = 0
10843 // .. ==> 0XF8000730[2:2] = 0x00000000U
10844 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10845 // .. L2_SEL = 0
10846 // .. ==> 0XF8000730[4:3] = 0x00000000U
10847 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10848 // .. L3_SEL = 0
10849 // .. ==> 0XF8000730[7:5] = 0x00000000U
10850 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10851 // .. Speed = 0
10852 // .. ==> 0XF8000730[8:8] = 0x00000000U
10853 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10854 // .. IO_Type = 3
10855 // .. ==> 0XF8000730[11:9] = 0x00000003U
10856 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10857 // .. PULLUP = 0
10858 // .. ==> 0XF8000730[12:12] = 0x00000000U
10859 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10860 // .. DisableRcvr = 0
10861 // .. ==> 0XF8000730[13:13] = 0x00000000U
10862 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10863 // ..
10864 EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00000600U),
10865 // .. TRI_ENABLE = 0
10866 // .. ==> 0XF8000734[0:0] = 0x00000000U
10867 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10868 // .. L0_SEL = 0
10869 // .. ==> 0XF8000734[1:1] = 0x00000000U
10870 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10871 // .. L1_SEL = 0
10872 // .. ==> 0XF8000734[2:2] = 0x00000000U
10873 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10874 // .. L2_SEL = 0
10875 // .. ==> 0XF8000734[4:3] = 0x00000000U
10876 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10877 // .. L3_SEL = 0
10878 // .. ==> 0XF8000734[7:5] = 0x00000000U
10879 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10880 // .. Speed = 0
10881 // .. ==> 0XF8000734[8:8] = 0x00000000U
10882 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10883 // .. IO_Type = 3
10884 // .. ==> 0XF8000734[11:9] = 0x00000003U
10885 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10886 // .. PULLUP = 0
10887 // .. ==> 0XF8000734[12:12] = 0x00000000U
10888 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10889 // .. DisableRcvr = 0
10890 // .. ==> 0XF8000734[13:13] = 0x00000000U
10891 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10892 // ..
10893 EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00000600U),
10894 // .. TRI_ENABLE = 0
10895 // .. ==> 0XF8000738[0:0] = 0x00000000U
10896 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10897 // .. L0_SEL = 0
10898 // .. ==> 0XF8000738[1:1] = 0x00000000U
10899 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10900 // .. L1_SEL = 0
10901 // .. ==> 0XF8000738[2:2] = 0x00000000U
10902 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10903 // .. L2_SEL = 0
10904 // .. ==> 0XF8000738[4:3] = 0x00000000U
10905 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10906 // .. L3_SEL = 0
10907 // .. ==> 0XF8000738[7:5] = 0x00000000U
10908 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10909 // .. Speed = 0
10910 // .. ==> 0XF8000738[8:8] = 0x00000000U
10911 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10912 // .. IO_Type = 3
10913 // .. ==> 0XF8000738[11:9] = 0x00000003U
10914 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10915 // .. PULLUP = 0
10916 // .. ==> 0XF8000738[12:12] = 0x00000000U
10917 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10918 // .. DisableRcvr = 0
10919 // .. ==> 0XF8000738[13:13] = 0x00000000U
10920 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10921 // ..
10922 EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00000600U),
10923 // .. TRI_ENABLE = 0
10924 // .. ==> 0XF800073C[0:0] = 0x00000000U
10925 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10926 // .. L0_SEL = 0
10927 // .. ==> 0XF800073C[1:1] = 0x00000000U
10928 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
10929 // .. L1_SEL = 0
10930 // .. ==> 0XF800073C[2:2] = 0x00000000U
10931 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10932 // .. L2_SEL = 0
10933 // .. ==> 0XF800073C[4:3] = 0x00000000U
10934 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10935 // .. L3_SEL = 0
10936 // .. ==> 0XF800073C[7:5] = 0x00000000U
10937 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10938 // .. Speed = 0
10939 // .. ==> 0XF800073C[8:8] = 0x00000000U
10940 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
10941 // .. IO_Type = 3
10942 // .. ==> 0XF800073C[11:9] = 0x00000003U
10943 // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
10944 // .. PULLUP = 0
10945 // .. ==> 0XF800073C[12:12] = 0x00000000U
10946 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10947 // .. DisableRcvr = 0
10948 // .. ==> 0XF800073C[13:13] = 0x00000000U
10949 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10950 // ..
10951 EMIT_MASKWRITE(0XF800073C, 0x00003FFFU ,0x00000600U),
10952 // .. TRI_ENABLE = 0
10953 // .. ==> 0XF8000740[0:0] = 0x00000000U
10954 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10955 // .. L0_SEL = 1
10956 // .. ==> 0XF8000740[1:1] = 0x00000001U
10957 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10958 // .. L1_SEL = 0
10959 // .. ==> 0XF8000740[2:2] = 0x00000000U
10960 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10961 // .. L2_SEL = 0
10962 // .. ==> 0XF8000740[4:3] = 0x00000000U
10963 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10964 // .. L3_SEL = 0
10965 // .. ==> 0XF8000740[7:5] = 0x00000000U
10966 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10967 // .. Speed = 1
10968 // .. ==> 0XF8000740[8:8] = 0x00000001U
10969 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
10970 // .. IO_Type = 1
10971 // .. ==> 0XF8000740[11:9] = 0x00000001U
10972 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
10973 // .. PULLUP = 0
10974 // .. ==> 0XF8000740[12:12] = 0x00000000U
10975 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
10976 // .. DisableRcvr = 0
10977 // .. ==> 0XF8000740[13:13] = 0x00000000U
10978 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
10979 // ..
10980 EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00000302U),
10981 // .. TRI_ENABLE = 0
10982 // .. ==> 0XF8000744[0:0] = 0x00000000U
10983 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
10984 // .. L0_SEL = 1
10985 // .. ==> 0XF8000744[1:1] = 0x00000001U
10986 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
10987 // .. L1_SEL = 0
10988 // .. ==> 0XF8000744[2:2] = 0x00000000U
10989 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
10990 // .. L2_SEL = 0
10991 // .. ==> 0XF8000744[4:3] = 0x00000000U
10992 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
10993 // .. L3_SEL = 0
10994 // .. ==> 0XF8000744[7:5] = 0x00000000U
10995 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
10996 // .. Speed = 1
10997 // .. ==> 0XF8000744[8:8] = 0x00000001U
10998 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
10999 // .. IO_Type = 1
11000 // .. ==> 0XF8000744[11:9] = 0x00000001U
11001 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11002 // .. PULLUP = 0
11003 // .. ==> 0XF8000744[12:12] = 0x00000000U
11004 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11005 // .. DisableRcvr = 0
11006 // .. ==> 0XF8000744[13:13] = 0x00000000U
11007 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11008 // ..
11009 EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00000302U),
11010 // .. TRI_ENABLE = 0
11011 // .. ==> 0XF8000748[0:0] = 0x00000000U
11012 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11013 // .. L0_SEL = 1
11014 // .. ==> 0XF8000748[1:1] = 0x00000001U
11015 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11016 // .. L1_SEL = 0
11017 // .. ==> 0XF8000748[2:2] = 0x00000000U
11018 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11019 // .. L2_SEL = 0
11020 // .. ==> 0XF8000748[4:3] = 0x00000000U
11021 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11022 // .. L3_SEL = 0
11023 // .. ==> 0XF8000748[7:5] = 0x00000000U
11024 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11025 // .. Speed = 1
11026 // .. ==> 0XF8000748[8:8] = 0x00000001U
11027 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11028 // .. IO_Type = 1
11029 // .. ==> 0XF8000748[11:9] = 0x00000001U
11030 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11031 // .. PULLUP = 0
11032 // .. ==> 0XF8000748[12:12] = 0x00000000U
11033 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11034 // .. DisableRcvr = 0
11035 // .. ==> 0XF8000748[13:13] = 0x00000000U
11036 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11037 // ..
11038 EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00000302U),
11039 // .. TRI_ENABLE = 0
11040 // .. ==> 0XF800074C[0:0] = 0x00000000U
11041 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11042 // .. L0_SEL = 1
11043 // .. ==> 0XF800074C[1:1] = 0x00000001U
11044 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11045 // .. L1_SEL = 0
11046 // .. ==> 0XF800074C[2:2] = 0x00000000U
11047 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11048 // .. L2_SEL = 0
11049 // .. ==> 0XF800074C[4:3] = 0x00000000U
11050 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11051 // .. L3_SEL = 0
11052 // .. ==> 0XF800074C[7:5] = 0x00000000U
11053 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11054 // .. Speed = 1
11055 // .. ==> 0XF800074C[8:8] = 0x00000001U
11056 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11057 // .. IO_Type = 1
11058 // .. ==> 0XF800074C[11:9] = 0x00000001U
11059 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11060 // .. PULLUP = 0
11061 // .. ==> 0XF800074C[12:12] = 0x00000000U
11062 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11063 // .. DisableRcvr = 0
11064 // .. ==> 0XF800074C[13:13] = 0x00000000U
11065 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11066 // ..
11067 EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00000302U),
11068 // .. TRI_ENABLE = 0
11069 // .. ==> 0XF8000750[0:0] = 0x00000000U
11070 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11071 // .. L0_SEL = 1
11072 // .. ==> 0XF8000750[1:1] = 0x00000001U
11073 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11074 // .. L1_SEL = 0
11075 // .. ==> 0XF8000750[2:2] = 0x00000000U
11076 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11077 // .. L2_SEL = 0
11078 // .. ==> 0XF8000750[4:3] = 0x00000000U
11079 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11080 // .. L3_SEL = 0
11081 // .. ==> 0XF8000750[7:5] = 0x00000000U
11082 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11083 // .. Speed = 1
11084 // .. ==> 0XF8000750[8:8] = 0x00000001U
11085 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11086 // .. IO_Type = 1
11087 // .. ==> 0XF8000750[11:9] = 0x00000001U
11088 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11089 // .. PULLUP = 0
11090 // .. ==> 0XF8000750[12:12] = 0x00000000U
11091 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11092 // .. DisableRcvr = 0
11093 // .. ==> 0XF8000750[13:13] = 0x00000000U
11094 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11095 // ..
11096 EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00000302U),
11097 // .. TRI_ENABLE = 0
11098 // .. ==> 0XF8000754[0:0] = 0x00000000U
11099 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11100 // .. L0_SEL = 1
11101 // .. ==> 0XF8000754[1:1] = 0x00000001U
11102 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11103 // .. L1_SEL = 0
11104 // .. ==> 0XF8000754[2:2] = 0x00000000U
11105 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11106 // .. L2_SEL = 0
11107 // .. ==> 0XF8000754[4:3] = 0x00000000U
11108 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11109 // .. L3_SEL = 0
11110 // .. ==> 0XF8000754[7:5] = 0x00000000U
11111 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11112 // .. Speed = 1
11113 // .. ==> 0XF8000754[8:8] = 0x00000001U
11114 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11115 // .. IO_Type = 1
11116 // .. ==> 0XF8000754[11:9] = 0x00000001U
11117 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11118 // .. PULLUP = 0
11119 // .. ==> 0XF8000754[12:12] = 0x00000000U
11120 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11121 // .. DisableRcvr = 0
11122 // .. ==> 0XF8000754[13:13] = 0x00000000U
11123 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11124 // ..
11125 EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00000302U),
11126 // .. TRI_ENABLE = 1
11127 // .. ==> 0XF8000758[0:0] = 0x00000001U
11128 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11129 // .. L0_SEL = 1
11130 // .. ==> 0XF8000758[1:1] = 0x00000001U
11131 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11132 // .. L1_SEL = 0
11133 // .. ==> 0XF8000758[2:2] = 0x00000000U
11134 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11135 // .. L2_SEL = 0
11136 // .. ==> 0XF8000758[4:3] = 0x00000000U
11137 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11138 // .. L3_SEL = 0
11139 // .. ==> 0XF8000758[7:5] = 0x00000000U
11140 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11141 // .. Speed = 1
11142 // .. ==> 0XF8000758[8:8] = 0x00000001U
11143 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11144 // .. IO_Type = 1
11145 // .. ==> 0XF8000758[11:9] = 0x00000001U
11146 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11147 // .. PULLUP = 0
11148 // .. ==> 0XF8000758[12:12] = 0x00000000U
11149 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11150 // .. DisableRcvr = 0
11151 // .. ==> 0XF8000758[13:13] = 0x00000000U
11152 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11153 // ..
11154 EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000303U),
11155 // .. TRI_ENABLE = 1
11156 // .. ==> 0XF800075C[0:0] = 0x00000001U
11157 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11158 // .. L0_SEL = 1
11159 // .. ==> 0XF800075C[1:1] = 0x00000001U
11160 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11161 // .. L1_SEL = 0
11162 // .. ==> 0XF800075C[2:2] = 0x00000000U
11163 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11164 // .. L2_SEL = 0
11165 // .. ==> 0XF800075C[4:3] = 0x00000000U
11166 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11167 // .. L3_SEL = 0
11168 // .. ==> 0XF800075C[7:5] = 0x00000000U
11169 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11170 // .. Speed = 1
11171 // .. ==> 0XF800075C[8:8] = 0x00000001U
11172 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11173 // .. IO_Type = 1
11174 // .. ==> 0XF800075C[11:9] = 0x00000001U
11175 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11176 // .. PULLUP = 0
11177 // .. ==> 0XF800075C[12:12] = 0x00000000U
11178 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11179 // .. DisableRcvr = 0
11180 // .. ==> 0XF800075C[13:13] = 0x00000000U
11181 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11182 // ..
11183 EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000303U),
11184 // .. TRI_ENABLE = 1
11185 // .. ==> 0XF8000760[0:0] = 0x00000001U
11186 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11187 // .. L0_SEL = 1
11188 // .. ==> 0XF8000760[1:1] = 0x00000001U
11189 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11190 // .. L1_SEL = 0
11191 // .. ==> 0XF8000760[2:2] = 0x00000000U
11192 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11193 // .. L2_SEL = 0
11194 // .. ==> 0XF8000760[4:3] = 0x00000000U
11195 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11196 // .. L3_SEL = 0
11197 // .. ==> 0XF8000760[7:5] = 0x00000000U
11198 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11199 // .. Speed = 1
11200 // .. ==> 0XF8000760[8:8] = 0x00000001U
11201 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11202 // .. IO_Type = 1
11203 // .. ==> 0XF8000760[11:9] = 0x00000001U
11204 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11205 // .. PULLUP = 0
11206 // .. ==> 0XF8000760[12:12] = 0x00000000U
11207 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11208 // .. DisableRcvr = 0
11209 // .. ==> 0XF8000760[13:13] = 0x00000000U
11210 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11211 // ..
11212 EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000303U),
11213 // .. TRI_ENABLE = 1
11214 // .. ==> 0XF8000764[0:0] = 0x00000001U
11215 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11216 // .. L0_SEL = 1
11217 // .. ==> 0XF8000764[1:1] = 0x00000001U
11218 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11219 // .. L1_SEL = 0
11220 // .. ==> 0XF8000764[2:2] = 0x00000000U
11221 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11222 // .. L2_SEL = 0
11223 // .. ==> 0XF8000764[4:3] = 0x00000000U
11224 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11225 // .. L3_SEL = 0
11226 // .. ==> 0XF8000764[7:5] = 0x00000000U
11227 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11228 // .. Speed = 1
11229 // .. ==> 0XF8000764[8:8] = 0x00000001U
11230 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11231 // .. IO_Type = 1
11232 // .. ==> 0XF8000764[11:9] = 0x00000001U
11233 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11234 // .. PULLUP = 0
11235 // .. ==> 0XF8000764[12:12] = 0x00000000U
11236 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11237 // .. DisableRcvr = 0
11238 // .. ==> 0XF8000764[13:13] = 0x00000000U
11239 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11240 // ..
11241 EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000303U),
11242 // .. TRI_ENABLE = 1
11243 // .. ==> 0XF8000768[0:0] = 0x00000001U
11244 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11245 // .. L0_SEL = 1
11246 // .. ==> 0XF8000768[1:1] = 0x00000001U
11247 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11248 // .. L1_SEL = 0
11249 // .. ==> 0XF8000768[2:2] = 0x00000000U
11250 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11251 // .. L2_SEL = 0
11252 // .. ==> 0XF8000768[4:3] = 0x00000000U
11253 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11254 // .. L3_SEL = 0
11255 // .. ==> 0XF8000768[7:5] = 0x00000000U
11256 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11257 // .. Speed = 1
11258 // .. ==> 0XF8000768[8:8] = 0x00000001U
11259 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11260 // .. IO_Type = 1
11261 // .. ==> 0XF8000768[11:9] = 0x00000001U
11262 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11263 // .. PULLUP = 0
11264 // .. ==> 0XF8000768[12:12] = 0x00000000U
11265 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11266 // .. DisableRcvr = 0
11267 // .. ==> 0XF8000768[13:13] = 0x00000000U
11268 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11269 // ..
11270 EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000303U),
11271 // .. TRI_ENABLE = 1
11272 // .. ==> 0XF800076C[0:0] = 0x00000001U
11273 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11274 // .. L0_SEL = 1
11275 // .. ==> 0XF800076C[1:1] = 0x00000001U
11276 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
11277 // .. L1_SEL = 0
11278 // .. ==> 0XF800076C[2:2] = 0x00000000U
11279 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11280 // .. L2_SEL = 0
11281 // .. ==> 0XF800076C[4:3] = 0x00000000U
11282 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11283 // .. L3_SEL = 0
11284 // .. ==> 0XF800076C[7:5] = 0x00000000U
11285 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11286 // .. Speed = 1
11287 // .. ==> 0XF800076C[8:8] = 0x00000001U
11288 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11289 // .. IO_Type = 1
11290 // .. ==> 0XF800076C[11:9] = 0x00000001U
11291 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11292 // .. PULLUP = 0
11293 // .. ==> 0XF800076C[12:12] = 0x00000000U
11294 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11295 // .. DisableRcvr = 0
11296 // .. ==> 0XF800076C[13:13] = 0x00000000U
11297 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11298 // ..
11299 EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000303U),
11300 // .. TRI_ENABLE = 0
11301 // .. ==> 0XF8000770[0:0] = 0x00000000U
11302 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11303 // .. L0_SEL = 0
11304 // .. ==> 0XF8000770[1:1] = 0x00000000U
11305 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11306 // .. L1_SEL = 1
11307 // .. ==> 0XF8000770[2:2] = 0x00000001U
11308 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11309 // .. L2_SEL = 0
11310 // .. ==> 0XF8000770[4:3] = 0x00000000U
11311 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11312 // .. L3_SEL = 0
11313 // .. ==> 0XF8000770[7:5] = 0x00000000U
11314 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11315 // .. Speed = 1
11316 // .. ==> 0XF8000770[8:8] = 0x00000001U
11317 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11318 // .. IO_Type = 1
11319 // .. ==> 0XF8000770[11:9] = 0x00000001U
11320 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11321 // .. PULLUP = 0
11322 // .. ==> 0XF8000770[12:12] = 0x00000000U
11323 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11324 // .. DisableRcvr = 0
11325 // .. ==> 0XF8000770[13:13] = 0x00000000U
11326 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11327 // ..
11328 EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000304U),
11329 // .. TRI_ENABLE = 1
11330 // .. ==> 0XF8000774[0:0] = 0x00000001U
11331 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11332 // .. L0_SEL = 0
11333 // .. ==> 0XF8000774[1:1] = 0x00000000U
11334 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11335 // .. L1_SEL = 1
11336 // .. ==> 0XF8000774[2:2] = 0x00000001U
11337 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11338 // .. L2_SEL = 0
11339 // .. ==> 0XF8000774[4:3] = 0x00000000U
11340 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11341 // .. L3_SEL = 0
11342 // .. ==> 0XF8000774[7:5] = 0x00000000U
11343 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11344 // .. Speed = 1
11345 // .. ==> 0XF8000774[8:8] = 0x00000001U
11346 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11347 // .. IO_Type = 1
11348 // .. ==> 0XF8000774[11:9] = 0x00000001U
11349 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11350 // .. PULLUP = 0
11351 // .. ==> 0XF8000774[12:12] = 0x00000000U
11352 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11353 // .. DisableRcvr = 0
11354 // .. ==> 0XF8000774[13:13] = 0x00000000U
11355 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11356 // ..
11357 EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000305U),
11358 // .. TRI_ENABLE = 0
11359 // .. ==> 0XF8000778[0:0] = 0x00000000U
11360 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11361 // .. L0_SEL = 0
11362 // .. ==> 0XF8000778[1:1] = 0x00000000U
11363 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11364 // .. L1_SEL = 1
11365 // .. ==> 0XF8000778[2:2] = 0x00000001U
11366 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11367 // .. L2_SEL = 0
11368 // .. ==> 0XF8000778[4:3] = 0x00000000U
11369 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11370 // .. L3_SEL = 0
11371 // .. ==> 0XF8000778[7:5] = 0x00000000U
11372 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11373 // .. Speed = 1
11374 // .. ==> 0XF8000778[8:8] = 0x00000001U
11375 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11376 // .. IO_Type = 1
11377 // .. ==> 0XF8000778[11:9] = 0x00000001U
11378 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11379 // .. PULLUP = 0
11380 // .. ==> 0XF8000778[12:12] = 0x00000000U
11381 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11382 // .. DisableRcvr = 0
11383 // .. ==> 0XF8000778[13:13] = 0x00000000U
11384 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11385 // ..
11386 EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000304U),
11387 // .. TRI_ENABLE = 1
11388 // .. ==> 0XF800077C[0:0] = 0x00000001U
11389 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11390 // .. L0_SEL = 0
11391 // .. ==> 0XF800077C[1:1] = 0x00000000U
11392 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11393 // .. L1_SEL = 1
11394 // .. ==> 0XF800077C[2:2] = 0x00000001U
11395 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11396 // .. L2_SEL = 0
11397 // .. ==> 0XF800077C[4:3] = 0x00000000U
11398 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11399 // .. L3_SEL = 0
11400 // .. ==> 0XF800077C[7:5] = 0x00000000U
11401 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11402 // .. Speed = 1
11403 // .. ==> 0XF800077C[8:8] = 0x00000001U
11404 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11405 // .. IO_Type = 1
11406 // .. ==> 0XF800077C[11:9] = 0x00000001U
11407 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11408 // .. PULLUP = 0
11409 // .. ==> 0XF800077C[12:12] = 0x00000000U
11410 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11411 // .. DisableRcvr = 0
11412 // .. ==> 0XF800077C[13:13] = 0x00000000U
11413 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11414 // ..
11415 EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000305U),
11416 // .. TRI_ENABLE = 0
11417 // .. ==> 0XF8000780[0:0] = 0x00000000U
11418 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11419 // .. L0_SEL = 0
11420 // .. ==> 0XF8000780[1:1] = 0x00000000U
11421 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11422 // .. L1_SEL = 1
11423 // .. ==> 0XF8000780[2:2] = 0x00000001U
11424 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11425 // .. L2_SEL = 0
11426 // .. ==> 0XF8000780[4:3] = 0x00000000U
11427 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11428 // .. L3_SEL = 0
11429 // .. ==> 0XF8000780[7:5] = 0x00000000U
11430 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11431 // .. Speed = 1
11432 // .. ==> 0XF8000780[8:8] = 0x00000001U
11433 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11434 // .. IO_Type = 1
11435 // .. ==> 0XF8000780[11:9] = 0x00000001U
11436 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11437 // .. PULLUP = 0
11438 // .. ==> 0XF8000780[12:12] = 0x00000000U
11439 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11440 // .. DisableRcvr = 0
11441 // .. ==> 0XF8000780[13:13] = 0x00000000U
11442 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11443 // ..
11444 EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000304U),
11445 // .. TRI_ENABLE = 0
11446 // .. ==> 0XF8000784[0:0] = 0x00000000U
11447 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11448 // .. L0_SEL = 0
11449 // .. ==> 0XF8000784[1:1] = 0x00000000U
11450 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11451 // .. L1_SEL = 1
11452 // .. ==> 0XF8000784[2:2] = 0x00000001U
11453 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11454 // .. L2_SEL = 0
11455 // .. ==> 0XF8000784[4:3] = 0x00000000U
11456 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11457 // .. L3_SEL = 0
11458 // .. ==> 0XF8000784[7:5] = 0x00000000U
11459 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11460 // .. Speed = 1
11461 // .. ==> 0XF8000784[8:8] = 0x00000001U
11462 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11463 // .. IO_Type = 1
11464 // .. ==> 0XF8000784[11:9] = 0x00000001U
11465 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11466 // .. PULLUP = 0
11467 // .. ==> 0XF8000784[12:12] = 0x00000000U
11468 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11469 // .. DisableRcvr = 0
11470 // .. ==> 0XF8000784[13:13] = 0x00000000U
11471 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11472 // ..
11473 EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000304U),
11474 // .. TRI_ENABLE = 0
11475 // .. ==> 0XF8000788[0:0] = 0x00000000U
11476 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11477 // .. L0_SEL = 0
11478 // .. ==> 0XF8000788[1:1] = 0x00000000U
11479 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11480 // .. L1_SEL = 1
11481 // .. ==> 0XF8000788[2:2] = 0x00000001U
11482 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11483 // .. L2_SEL = 0
11484 // .. ==> 0XF8000788[4:3] = 0x00000000U
11485 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11486 // .. L3_SEL = 0
11487 // .. ==> 0XF8000788[7:5] = 0x00000000U
11488 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11489 // .. Speed = 1
11490 // .. ==> 0XF8000788[8:8] = 0x00000001U
11491 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11492 // .. IO_Type = 1
11493 // .. ==> 0XF8000788[11:9] = 0x00000001U
11494 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11495 // .. PULLUP = 0
11496 // .. ==> 0XF8000788[12:12] = 0x00000000U
11497 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11498 // .. DisableRcvr = 0
11499 // .. ==> 0XF8000788[13:13] = 0x00000000U
11500 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11501 // ..
11502 EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000304U),
11503 // .. TRI_ENABLE = 0
11504 // .. ==> 0XF800078C[0:0] = 0x00000000U
11505 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11506 // .. L0_SEL = 0
11507 // .. ==> 0XF800078C[1:1] = 0x00000000U
11508 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11509 // .. L1_SEL = 1
11510 // .. ==> 0XF800078C[2:2] = 0x00000001U
11511 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11512 // .. L2_SEL = 0
11513 // .. ==> 0XF800078C[4:3] = 0x00000000U
11514 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11515 // .. L3_SEL = 0
11516 // .. ==> 0XF800078C[7:5] = 0x00000000U
11517 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11518 // .. Speed = 1
11519 // .. ==> 0XF800078C[8:8] = 0x00000001U
11520 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11521 // .. IO_Type = 1
11522 // .. ==> 0XF800078C[11:9] = 0x00000001U
11523 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11524 // .. PULLUP = 0
11525 // .. ==> 0XF800078C[12:12] = 0x00000000U
11526 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11527 // .. DisableRcvr = 0
11528 // .. ==> 0XF800078C[13:13] = 0x00000000U
11529 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11530 // ..
11531 EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000304U),
11532 // .. TRI_ENABLE = 1
11533 // .. ==> 0XF8000790[0:0] = 0x00000001U
11534 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11535 // .. L0_SEL = 0
11536 // .. ==> 0XF8000790[1:1] = 0x00000000U
11537 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11538 // .. L1_SEL = 1
11539 // .. ==> 0XF8000790[2:2] = 0x00000001U
11540 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11541 // .. L2_SEL = 0
11542 // .. ==> 0XF8000790[4:3] = 0x00000000U
11543 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11544 // .. L3_SEL = 0
11545 // .. ==> 0XF8000790[7:5] = 0x00000000U
11546 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11547 // .. Speed = 1
11548 // .. ==> 0XF8000790[8:8] = 0x00000001U
11549 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11550 // .. IO_Type = 1
11551 // .. ==> 0XF8000790[11:9] = 0x00000001U
11552 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11553 // .. PULLUP = 0
11554 // .. ==> 0XF8000790[12:12] = 0x00000000U
11555 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11556 // .. DisableRcvr = 0
11557 // .. ==> 0XF8000790[13:13] = 0x00000000U
11558 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11559 // ..
11560 EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000305U),
11561 // .. TRI_ENABLE = 0
11562 // .. ==> 0XF8000794[0:0] = 0x00000000U
11563 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11564 // .. L0_SEL = 0
11565 // .. ==> 0XF8000794[1:1] = 0x00000000U
11566 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11567 // .. L1_SEL = 1
11568 // .. ==> 0XF8000794[2:2] = 0x00000001U
11569 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11570 // .. L2_SEL = 0
11571 // .. ==> 0XF8000794[4:3] = 0x00000000U
11572 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11573 // .. L3_SEL = 0
11574 // .. ==> 0XF8000794[7:5] = 0x00000000U
11575 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11576 // .. Speed = 1
11577 // .. ==> 0XF8000794[8:8] = 0x00000001U
11578 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11579 // .. IO_Type = 1
11580 // .. ==> 0XF8000794[11:9] = 0x00000001U
11581 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11582 // .. PULLUP = 0
11583 // .. ==> 0XF8000794[12:12] = 0x00000000U
11584 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11585 // .. DisableRcvr = 0
11586 // .. ==> 0XF8000794[13:13] = 0x00000000U
11587 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11588 // ..
11589 EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000304U),
11590 // .. TRI_ENABLE = 0
11591 // .. ==> 0XF8000798[0:0] = 0x00000000U
11592 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11593 // .. L0_SEL = 0
11594 // .. ==> 0XF8000798[1:1] = 0x00000000U
11595 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11596 // .. L1_SEL = 1
11597 // .. ==> 0XF8000798[2:2] = 0x00000001U
11598 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11599 // .. L2_SEL = 0
11600 // .. ==> 0XF8000798[4:3] = 0x00000000U
11601 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11602 // .. L3_SEL = 0
11603 // .. ==> 0XF8000798[7:5] = 0x00000000U
11604 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11605 // .. Speed = 1
11606 // .. ==> 0XF8000798[8:8] = 0x00000001U
11607 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11608 // .. IO_Type = 1
11609 // .. ==> 0XF8000798[11:9] = 0x00000001U
11610 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11611 // .. PULLUP = 0
11612 // .. ==> 0XF8000798[12:12] = 0x00000000U
11613 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11614 // .. DisableRcvr = 0
11615 // .. ==> 0XF8000798[13:13] = 0x00000000U
11616 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11617 // ..
11618 EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000304U),
11619 // .. TRI_ENABLE = 0
11620 // .. ==> 0XF800079C[0:0] = 0x00000000U
11621 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11622 // .. L0_SEL = 0
11623 // .. ==> 0XF800079C[1:1] = 0x00000000U
11624 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11625 // .. L1_SEL = 1
11626 // .. ==> 0XF800079C[2:2] = 0x00000001U
11627 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
11628 // .. L2_SEL = 0
11629 // .. ==> 0XF800079C[4:3] = 0x00000000U
11630 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11631 // .. L3_SEL = 0
11632 // .. ==> 0XF800079C[7:5] = 0x00000000U
11633 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11634 // .. Speed = 1
11635 // .. ==> 0XF800079C[8:8] = 0x00000001U
11636 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11637 // .. IO_Type = 1
11638 // .. ==> 0XF800079C[11:9] = 0x00000001U
11639 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11640 // .. PULLUP = 0
11641 // .. ==> 0XF800079C[12:12] = 0x00000000U
11642 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11643 // .. DisableRcvr = 0
11644 // .. ==> 0XF800079C[13:13] = 0x00000000U
11645 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11646 // ..
11647 EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000304U),
11648 // .. TRI_ENABLE = 0
11649 // .. ==> 0XF80007A0[0:0] = 0x00000000U
11650 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11651 // .. L0_SEL = 0
11652 // .. ==> 0XF80007A0[1:1] = 0x00000000U
11653 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11654 // .. L1_SEL = 0
11655 // .. ==> 0XF80007A0[2:2] = 0x00000000U
11656 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11657 // .. L2_SEL = 0
11658 // .. ==> 0XF80007A0[4:3] = 0x00000000U
11659 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11660 // .. L3_SEL = 4
11661 // .. ==> 0XF80007A0[7:5] = 0x00000004U
11662 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11663 // .. Speed = 1
11664 // .. ==> 0XF80007A0[8:8] = 0x00000001U
11665 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11666 // .. IO_Type = 1
11667 // .. ==> 0XF80007A0[11:9] = 0x00000001U
11668 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11669 // .. PULLUP = 0
11670 // .. ==> 0XF80007A0[12:12] = 0x00000000U
11671 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11672 // .. DisableRcvr = 0
11673 // .. ==> 0XF80007A0[13:13] = 0x00000000U
11674 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11675 // ..
11676 EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000380U),
11677 // .. TRI_ENABLE = 0
11678 // .. ==> 0XF80007A4[0:0] = 0x00000000U
11679 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11680 // .. L0_SEL = 0
11681 // .. ==> 0XF80007A4[1:1] = 0x00000000U
11682 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11683 // .. L1_SEL = 0
11684 // .. ==> 0XF80007A4[2:2] = 0x00000000U
11685 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11686 // .. L2_SEL = 0
11687 // .. ==> 0XF80007A4[4:3] = 0x00000000U
11688 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11689 // .. L3_SEL = 4
11690 // .. ==> 0XF80007A4[7:5] = 0x00000004U
11691 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11692 // .. Speed = 1
11693 // .. ==> 0XF80007A4[8:8] = 0x00000001U
11694 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11695 // .. IO_Type = 1
11696 // .. ==> 0XF80007A4[11:9] = 0x00000001U
11697 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11698 // .. PULLUP = 0
11699 // .. ==> 0XF80007A4[12:12] = 0x00000000U
11700 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11701 // .. DisableRcvr = 0
11702 // .. ==> 0XF80007A4[13:13] = 0x00000000U
11703 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11704 // ..
11705 EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000380U),
11706 // .. TRI_ENABLE = 0
11707 // .. ==> 0XF80007A8[0:0] = 0x00000000U
11708 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11709 // .. L0_SEL = 0
11710 // .. ==> 0XF80007A8[1:1] = 0x00000000U
11711 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11712 // .. L1_SEL = 0
11713 // .. ==> 0XF80007A8[2:2] = 0x00000000U
11714 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11715 // .. L2_SEL = 0
11716 // .. ==> 0XF80007A8[4:3] = 0x00000000U
11717 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11718 // .. L3_SEL = 4
11719 // .. ==> 0XF80007A8[7:5] = 0x00000004U
11720 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11721 // .. Speed = 1
11722 // .. ==> 0XF80007A8[8:8] = 0x00000001U
11723 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11724 // .. IO_Type = 1
11725 // .. ==> 0XF80007A8[11:9] = 0x00000001U
11726 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11727 // .. PULLUP = 0
11728 // .. ==> 0XF80007A8[12:12] = 0x00000000U
11729 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11730 // .. DisableRcvr = 0
11731 // .. ==> 0XF80007A8[13:13] = 0x00000000U
11732 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11733 // ..
11734 EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000380U),
11735 // .. TRI_ENABLE = 0
11736 // .. ==> 0XF80007AC[0:0] = 0x00000000U
11737 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11738 // .. L0_SEL = 0
11739 // .. ==> 0XF80007AC[1:1] = 0x00000000U
11740 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11741 // .. L1_SEL = 0
11742 // .. ==> 0XF80007AC[2:2] = 0x00000000U
11743 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11744 // .. L2_SEL = 0
11745 // .. ==> 0XF80007AC[4:3] = 0x00000000U
11746 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11747 // .. L3_SEL = 4
11748 // .. ==> 0XF80007AC[7:5] = 0x00000004U
11749 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11750 // .. Speed = 1
11751 // .. ==> 0XF80007AC[8:8] = 0x00000001U
11752 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11753 // .. IO_Type = 1
11754 // .. ==> 0XF80007AC[11:9] = 0x00000001U
11755 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11756 // .. PULLUP = 0
11757 // .. ==> 0XF80007AC[12:12] = 0x00000000U
11758 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11759 // .. DisableRcvr = 0
11760 // .. ==> 0XF80007AC[13:13] = 0x00000000U
11761 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11762 // ..
11763 EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000380U),
11764 // .. TRI_ENABLE = 0
11765 // .. ==> 0XF80007B0[0:0] = 0x00000000U
11766 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11767 // .. L0_SEL = 0
11768 // .. ==> 0XF80007B0[1:1] = 0x00000000U
11769 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11770 // .. L1_SEL = 0
11771 // .. ==> 0XF80007B0[2:2] = 0x00000000U
11772 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11773 // .. L2_SEL = 0
11774 // .. ==> 0XF80007B0[4:3] = 0x00000000U
11775 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11776 // .. L3_SEL = 4
11777 // .. ==> 0XF80007B0[7:5] = 0x00000004U
11778 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11779 // .. Speed = 1
11780 // .. ==> 0XF80007B0[8:8] = 0x00000001U
11781 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11782 // .. IO_Type = 1
11783 // .. ==> 0XF80007B0[11:9] = 0x00000001U
11784 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11785 // .. PULLUP = 0
11786 // .. ==> 0XF80007B0[12:12] = 0x00000000U
11787 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11788 // .. DisableRcvr = 0
11789 // .. ==> 0XF80007B0[13:13] = 0x00000000U
11790 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11791 // ..
11792 EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000380U),
11793 // .. TRI_ENABLE = 0
11794 // .. ==> 0XF80007B4[0:0] = 0x00000000U
11795 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11796 // .. L0_SEL = 0
11797 // .. ==> 0XF80007B4[1:1] = 0x00000000U
11798 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11799 // .. L1_SEL = 0
11800 // .. ==> 0XF80007B4[2:2] = 0x00000000U
11801 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11802 // .. L2_SEL = 0
11803 // .. ==> 0XF80007B4[4:3] = 0x00000000U
11804 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11805 // .. L3_SEL = 4
11806 // .. ==> 0XF80007B4[7:5] = 0x00000004U
11807 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11808 // .. Speed = 1
11809 // .. ==> 0XF80007B4[8:8] = 0x00000001U
11810 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
11811 // .. IO_Type = 1
11812 // .. ==> 0XF80007B4[11:9] = 0x00000001U
11813 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11814 // .. PULLUP = 0
11815 // .. ==> 0XF80007B4[12:12] = 0x00000000U
11816 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11817 // .. DisableRcvr = 0
11818 // .. ==> 0XF80007B4[13:13] = 0x00000000U
11819 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11820 // ..
11821 EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000380U),
11822 // .. TRI_ENABLE = 1
11823 // .. ==> 0XF80007B8[0:0] = 0x00000001U
11824 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11825 // .. Speed = 0
11826 // .. ==> 0XF80007B8[8:8] = 0x00000000U
11827 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11828 // .. IO_Type = 1
11829 // .. ==> 0XF80007B8[11:9] = 0x00000001U
11830 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11831 // .. PULLUP = 0
11832 // .. ==> 0XF80007B8[12:12] = 0x00000000U
11833 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11834 // .. DisableRcvr = 0
11835 // .. ==> 0XF80007B8[13:13] = 0x00000000U
11836 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11837 // ..
11838 EMIT_MASKWRITE(0XF80007B8, 0x00003F01U ,0x00000201U),
11839 // .. TRI_ENABLE = 1
11840 // .. ==> 0XF80007BC[0:0] = 0x00000001U
11841 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11842 // .. Speed = 0
11843 // .. ==> 0XF80007BC[8:8] = 0x00000000U
11844 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11845 // .. IO_Type = 1
11846 // .. ==> 0XF80007BC[11:9] = 0x00000001U
11847 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11848 // .. PULLUP = 0
11849 // .. ==> 0XF80007BC[12:12] = 0x00000000U
11850 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11851 // .. DisableRcvr = 0
11852 // .. ==> 0XF80007BC[13:13] = 0x00000000U
11853 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11854 // ..
11855 EMIT_MASKWRITE(0XF80007BC, 0x00003F01U ,0x00000201U),
11856 // .. TRI_ENABLE = 0
11857 // .. ==> 0XF80007C0[0:0] = 0x00000000U
11858 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11859 // .. L0_SEL = 0
11860 // .. ==> 0XF80007C0[1:1] = 0x00000000U
11861 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11862 // .. L1_SEL = 0
11863 // .. ==> 0XF80007C0[2:2] = 0x00000000U
11864 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11865 // .. L2_SEL = 0
11866 // .. ==> 0XF80007C0[4:3] = 0x00000000U
11867 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11868 // .. L3_SEL = 7
11869 // .. ==> 0XF80007C0[7:5] = 0x00000007U
11870 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
11871 // .. Speed = 0
11872 // .. ==> 0XF80007C0[8:8] = 0x00000000U
11873 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11874 // .. IO_Type = 1
11875 // .. ==> 0XF80007C0[11:9] = 0x00000001U
11876 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11877 // .. PULLUP = 0
11878 // .. ==> 0XF80007C0[12:12] = 0x00000000U
11879 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11880 // .. DisableRcvr = 0
11881 // .. ==> 0XF80007C0[13:13] = 0x00000000U
11882 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11883 // ..
11884 EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
11885 // .. TRI_ENABLE = 1
11886 // .. ==> 0XF80007C4[0:0] = 0x00000001U
11887 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11888 // .. L0_SEL = 0
11889 // .. ==> 0XF80007C4[1:1] = 0x00000000U
11890 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11891 // .. L1_SEL = 0
11892 // .. ==> 0XF80007C4[2:2] = 0x00000000U
11893 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11894 // .. L2_SEL = 0
11895 // .. ==> 0XF80007C4[4:3] = 0x00000000U
11896 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11897 // .. L3_SEL = 7
11898 // .. ==> 0XF80007C4[7:5] = 0x00000007U
11899 // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
11900 // .. Speed = 0
11901 // .. ==> 0XF80007C4[8:8] = 0x00000000U
11902 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11903 // .. IO_Type = 1
11904 // .. ==> 0XF80007C4[11:9] = 0x00000001U
11905 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11906 // .. PULLUP = 0
11907 // .. ==> 0XF80007C4[12:12] = 0x00000000U
11908 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11909 // .. DisableRcvr = 0
11910 // .. ==> 0XF80007C4[13:13] = 0x00000000U
11911 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11912 // ..
11913 EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
11914 // .. TRI_ENABLE = 1
11915 // .. ==> 0XF80007C8[0:0] = 0x00000001U
11916 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11917 // .. L0_SEL = 0
11918 // .. ==> 0XF80007C8[1:1] = 0x00000000U
11919 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11920 // .. L1_SEL = 0
11921 // .. ==> 0XF80007C8[2:2] = 0x00000000U
11922 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11923 // .. L2_SEL = 0
11924 // .. ==> 0XF80007C8[4:3] = 0x00000000U
11925 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11926 // .. L3_SEL = 0
11927 // .. ==> 0XF80007C8[7:5] = 0x00000000U
11928 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11929 // .. Speed = 0
11930 // .. ==> 0XF80007C8[8:8] = 0x00000000U
11931 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11932 // .. IO_Type = 1
11933 // .. ==> 0XF80007C8[11:9] = 0x00000001U
11934 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11935 // .. PULLUP = 0
11936 // .. ==> 0XF80007C8[12:12] = 0x00000000U
11937 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11938 // .. DisableRcvr = 0
11939 // .. ==> 0XF80007C8[13:13] = 0x00000000U
11940 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11941 // ..
11942 EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00000201U),
11943 // .. TRI_ENABLE = 1
11944 // .. ==> 0XF80007CC[0:0] = 0x00000001U
11945 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
11946 // .. L0_SEL = 0
11947 // .. ==> 0XF80007CC[1:1] = 0x00000000U
11948 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11949 // .. L1_SEL = 0
11950 // .. ==> 0XF80007CC[2:2] = 0x00000000U
11951 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11952 // .. L2_SEL = 0
11953 // .. ==> 0XF80007CC[4:3] = 0x00000000U
11954 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11955 // .. L3_SEL = 0
11956 // .. ==> 0XF80007CC[7:5] = 0x00000000U
11957 // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
11958 // .. Speed = 0
11959 // .. ==> 0XF80007CC[8:8] = 0x00000000U
11960 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11961 // .. IO_Type = 1
11962 // .. ==> 0XF80007CC[11:9] = 0x00000001U
11963 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11964 // .. PULLUP = 0
11965 // .. ==> 0XF80007CC[12:12] = 0x00000000U
11966 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11967 // .. DisableRcvr = 0
11968 // .. ==> 0XF80007CC[13:13] = 0x00000000U
11969 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11970 // ..
11971 EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00000201U),
11972 // .. TRI_ENABLE = 0
11973 // .. ==> 0XF80007D0[0:0] = 0x00000000U
11974 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
11975 // .. L0_SEL = 0
11976 // .. ==> 0XF80007D0[1:1] = 0x00000000U
11977 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
11978 // .. L1_SEL = 0
11979 // .. ==> 0XF80007D0[2:2] = 0x00000000U
11980 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
11981 // .. L2_SEL = 0
11982 // .. ==> 0XF80007D0[4:3] = 0x00000000U
11983 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
11984 // .. L3_SEL = 4
11985 // .. ==> 0XF80007D0[7:5] = 0x00000004U
11986 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
11987 // .. Speed = 0
11988 // .. ==> 0XF80007D0[8:8] = 0x00000000U
11989 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
11990 // .. IO_Type = 1
11991 // .. ==> 0XF80007D0[11:9] = 0x00000001U
11992 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
11993 // .. PULLUP = 0
11994 // .. ==> 0XF80007D0[12:12] = 0x00000000U
11995 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
11996 // .. DisableRcvr = 0
11997 // .. ==> 0XF80007D0[13:13] = 0x00000000U
11998 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
11999 // ..
12000 EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
12001 // .. TRI_ENABLE = 0
12002 // .. ==> 0XF80007D4[0:0] = 0x00000000U
12003 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12004 // .. L0_SEL = 0
12005 // .. ==> 0XF80007D4[1:1] = 0x00000000U
12006 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12007 // .. L1_SEL = 0
12008 // .. ==> 0XF80007D4[2:2] = 0x00000000U
12009 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12010 // .. L2_SEL = 0
12011 // .. ==> 0XF80007D4[4:3] = 0x00000000U
12012 // .. ==> MASK : 0x00000018U VAL : 0x00000000U
12013 // .. L3_SEL = 4
12014 // .. ==> 0XF80007D4[7:5] = 0x00000004U
12015 // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
12016 // .. Speed = 0
12017 // .. ==> 0XF80007D4[8:8] = 0x00000000U
12018 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12019 // .. IO_Type = 1
12020 // .. ==> 0XF80007D4[11:9] = 0x00000001U
12021 // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
12022 // .. PULLUP = 0
12023 // .. ==> 0XF80007D4[12:12] = 0x00000000U
12024 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12025 // .. DisableRcvr = 0
12026 // .. ==> 0XF80007D4[13:13] = 0x00000000U
12027 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12028 // ..
12029 EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
12030 // .. SDIO0_WP_SEL = 46
12031 // .. ==> 0XF8000830[5:0] = 0x0000002EU
12032 // .. ==> MASK : 0x0000003FU VAL : 0x0000002EU
12033 // .. SDIO0_CD_SEL = 47
12034 // .. ==> 0XF8000830[21:16] = 0x0000002FU
12035 // .. ==> MASK : 0x003F0000U VAL : 0x002F0000U
12036 // ..
12037 EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x002F002EU),
12038 // .. FINISH: MIO PROGRAMMING
12039 // .. START: LOCK IT BACK
12040 // .. LOCK_KEY = 0X767B
12041 // .. ==> 0XF8000004[15:0] = 0x0000767BU
12042 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
12043 // ..
12044 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12045 // .. FINISH: LOCK IT BACK
12046 // FINISH: top
12047 //
12048 EMIT_EXIT(),
12049
12050 //
12051};
12052
12053unsigned long ps7_peripherals_init_data_1_0[] = {
12054 // START: top
12055 // .. START: SLCR SETTINGS
12056 // .. UNLOCK_KEY = 0XDF0D
12057 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
12058 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
12059 // ..
12060 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
12061 // .. FINISH: SLCR SETTINGS
12062 // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
12063 // .. IBUF_DISABLE_MODE = 0x1
12064 // .. ==> 0XF8000B48[7:7] = 0x00000001U
12065 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12066 // .. TERM_DISABLE_MODE = 0x1
12067 // .. ==> 0XF8000B48[8:8] = 0x00000001U
12068 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12069 // ..
12070 EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
12071 // .. IBUF_DISABLE_MODE = 0x1
12072 // .. ==> 0XF8000B4C[7:7] = 0x00000001U
12073 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12074 // .. TERM_DISABLE_MODE = 0x1
12075 // .. ==> 0XF8000B4C[8:8] = 0x00000001U
12076 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12077 // ..
12078 EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
12079 // .. IBUF_DISABLE_MODE = 0x1
12080 // .. ==> 0XF8000B50[7:7] = 0x00000001U
12081 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12082 // .. TERM_DISABLE_MODE = 0x1
12083 // .. ==> 0XF8000B50[8:8] = 0x00000001U
12084 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12085 // ..
12086 EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
12087 // .. IBUF_DISABLE_MODE = 0x1
12088 // .. ==> 0XF8000B54[7:7] = 0x00000001U
12089 // .. ==> MASK : 0x00000080U VAL : 0x00000080U
12090 // .. TERM_DISABLE_MODE = 0x1
12091 // .. ==> 0XF8000B54[8:8] = 0x00000001U
12092 // .. ==> MASK : 0x00000100U VAL : 0x00000100U
12093 // ..
12094 EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
12095 // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
12096 // .. START: LOCK IT BACK
12097 // .. LOCK_KEY = 0X767B
12098 // .. ==> 0XF8000004[15:0] = 0x0000767BU
12099 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
12100 // ..
12101 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12102 // .. FINISH: LOCK IT BACK
12103 // .. START: SRAM/NOR SET OPMODE
12104 // .. FINISH: SRAM/NOR SET OPMODE
12105 // .. START: UART REGISTERS
12106 // .. BDIV = 0x6
12107 // .. ==> 0XE0001034[7:0] = 0x00000006U
12108 // .. ==> MASK : 0x000000FFU VAL : 0x00000006U
12109 // ..
12110 EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
12111 // .. CD = 0x3e
12112 // .. ==> 0XE0001018[15:0] = 0x0000003EU
12113 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000003EU
12114 // ..
12115 EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
12116 // .. STPBRK = 0x0
12117 // .. ==> 0XE0001000[8:8] = 0x00000000U
12118 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12119 // .. STTBRK = 0x0
12120 // .. ==> 0XE0001000[7:7] = 0x00000000U
12121 // .. ==> MASK : 0x00000080U VAL : 0x00000000U
12122 // .. RSTTO = 0x0
12123 // .. ==> 0XE0001000[6:6] = 0x00000000U
12124 // .. ==> MASK : 0x00000040U VAL : 0x00000000U
12125 // .. TXDIS = 0x0
12126 // .. ==> 0XE0001000[5:5] = 0x00000000U
12127 // .. ==> MASK : 0x00000020U VAL : 0x00000000U
12128 // .. TXEN = 0x1
12129 // .. ==> 0XE0001000[4:4] = 0x00000001U
12130 // .. ==> MASK : 0x00000010U VAL : 0x00000010U
12131 // .. RXDIS = 0x0
12132 // .. ==> 0XE0001000[3:3] = 0x00000000U
12133 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
12134 // .. RXEN = 0x1
12135 // .. ==> 0XE0001000[2:2] = 0x00000001U
12136 // .. ==> MASK : 0x00000004U VAL : 0x00000004U
12137 // .. TXRES = 0x1
12138 // .. ==> 0XE0001000[1:1] = 0x00000001U
12139 // .. ==> MASK : 0x00000002U VAL : 0x00000002U
12140 // .. RXRES = 0x1
12141 // .. ==> 0XE0001000[0:0] = 0x00000001U
12142 // .. ==> MASK : 0x00000001U VAL : 0x00000001U
12143 // ..
12144 EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
12145 // .. IRMODE = 0x0
12146 // .. ==> 0XE0001004[11:11] = 0x00000000U
12147 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
12148 // .. UCLKEN = 0x0
12149 // .. ==> 0XE0001004[10:10] = 0x00000000U
12150 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
12151 // .. CHMODE = 0x0
12152 // .. ==> 0XE0001004[9:8] = 0x00000000U
12153 // .. ==> MASK : 0x00000300U VAL : 0x00000000U
12154 // .. NBSTOP = 0x0
12155 // .. ==> 0XE0001004[7:6] = 0x00000000U
12156 // .. ==> MASK : 0x000000C0U VAL : 0x00000000U
12157 // .. PAR = 0x4
12158 // .. ==> 0XE0001004[5:3] = 0x00000004U
12159 // .. ==> MASK : 0x00000038U VAL : 0x00000020U
12160 // .. CHRL = 0x0
12161 // .. ==> 0XE0001004[2:1] = 0x00000000U
12162 // .. ==> MASK : 0x00000006U VAL : 0x00000000U
12163 // .. CLKS = 0x0
12164 // .. ==> 0XE0001004[0:0] = 0x00000000U
12165 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12166 // ..
12167 EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
12168 // .. FINISH: UART REGISTERS
12169 // .. START: QSPI REGISTERS
12170 // .. Holdb_dr = 1
12171 // .. ==> 0XE000D000[19:19] = 0x00000001U
12172 // .. ==> MASK : 0x00080000U VAL : 0x00080000U
12173 // ..
12174 EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
12175 // .. FINISH: QSPI REGISTERS
12176 // .. START: PL POWER ON RESET REGISTERS
12177 // .. PCFG_POR_CNT_4K = 0
12178 // .. ==> 0XF8007000[29:29] = 0x00000000U
12179 // .. ==> MASK : 0x20000000U VAL : 0x00000000U
12180 // ..
12181 EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
12182 // .. FINISH: PL POWER ON RESET REGISTERS
12183 // .. START: SMC TIMING CALCULATION REGISTER UPDATE
12184 // .. .. START: NAND SET CYCLE
12185 // .. .. FINISH: NAND SET CYCLE
12186 // .. .. START: OPMODE
12187 // .. .. FINISH: OPMODE
12188 // .. .. START: DIRECT COMMAND
12189 // .. .. FINISH: DIRECT COMMAND
12190 // .. .. START: SRAM/NOR CS0 SET CYCLE
12191 // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
12192 // .. .. START: DIRECT COMMAND
12193 // .. .. FINISH: DIRECT COMMAND
12194 // .. .. START: NOR CS0 BASE ADDRESS
12195 // .. .. FINISH: NOR CS0 BASE ADDRESS
12196 // .. .. START: SRAM/NOR CS1 SET CYCLE
12197 // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
12198 // .. .. START: DIRECT COMMAND
12199 // .. .. FINISH: DIRECT COMMAND
12200 // .. .. START: NOR CS1 BASE ADDRESS
12201 // .. .. FINISH: NOR CS1 BASE ADDRESS
12202 // .. .. START: USB RESET
12203 // .. .. .. START: USB0 RESET
12204 // .. .. .. .. START: DIR MODE BANK 0
12205 // .. .. .. .. FINISH: DIR MODE BANK 0
12206 // .. .. .. .. START: DIR MODE BANK 1
12207 // .. .. .. .. FINISH: DIR MODE BANK 1
12208 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12209 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12210 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12211 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12212 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12213 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12214 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12215 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12216 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12217 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12218 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12219 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12220 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12221 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12222 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12223 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12224 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12225 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12226 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12227 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12228 // .. .. .. .. START: ADD 1 MS DELAY
12229 // .. .. .. ..
12230 EMIT_MASKDELAY(0XF8F00200, 1),
12231 // .. .. .. .. FINISH: ADD 1 MS DELAY
12232 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12233 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12234 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12235 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12236 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12237 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12238 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12239 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12240 // .. .. .. FINISH: USB0 RESET
12241 // .. .. .. START: USB1 RESET
12242 // .. .. .. .. START: DIR MODE BANK 0
12243 // .. .. .. .. FINISH: DIR MODE BANK 0
12244 // .. .. .. .. START: DIR MODE BANK 1
12245 // .. .. .. .. FINISH: DIR MODE BANK 1
12246 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12247 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12248 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12249 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12250 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12251 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12252 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12253 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12254 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12255 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12256 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12257 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12258 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12259 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12260 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12261 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12262 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12263 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12264 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12265 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12266 // .. .. .. .. START: ADD 1 MS DELAY
12267 // .. .. .. ..
12268 EMIT_MASKDELAY(0XF8F00200, 1),
12269 // .. .. .. .. FINISH: ADD 1 MS DELAY
12270 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12271 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12272 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12273 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12274 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12275 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12276 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12277 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12278 // .. .. .. FINISH: USB1 RESET
12279 // .. .. FINISH: USB RESET
12280 // .. .. START: ENET RESET
12281 // .. .. .. START: ENET0 RESET
12282 // .. .. .. .. START: DIR MODE BANK 0
12283 // .. .. .. .. FINISH: DIR MODE BANK 0
12284 // .. .. .. .. START: DIR MODE BANK 1
12285 // .. .. .. .. FINISH: DIR MODE BANK 1
12286 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12287 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12288 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12289 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12290 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12291 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12292 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12293 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12294 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12295 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12296 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12297 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12298 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12299 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12300 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12301 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12302 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12303 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12304 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12305 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12306 // .. .. .. .. START: ADD 1 MS DELAY
12307 // .. .. .. ..
12308 EMIT_MASKDELAY(0XF8F00200, 1),
12309 // .. .. .. .. FINISH: ADD 1 MS DELAY
12310 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12311 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12312 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12313 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12314 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12315 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12316 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12317 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12318 // .. .. .. FINISH: ENET0 RESET
12319 // .. .. .. START: ENET1 RESET
12320 // .. .. .. .. START: DIR MODE BANK 0
12321 // .. .. .. .. FINISH: DIR MODE BANK 0
12322 // .. .. .. .. START: DIR MODE BANK 1
12323 // .. .. .. .. FINISH: DIR MODE BANK 1
12324 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12325 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12326 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12327 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12328 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12329 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12330 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12331 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12332 // .. .. .. .. START: OUTPUT ENABLE BANK 0
12333 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12334 // .. .. .. .. START: OUTPUT ENABLE BANK 1
12335 // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12336 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12337 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12338 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12339 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12340 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12341 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12342 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12343 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12344 // .. .. .. .. START: ADD 1 MS DELAY
12345 // .. .. .. ..
12346 EMIT_MASKDELAY(0XF8F00200, 1),
12347 // .. .. .. .. FINISH: ADD 1 MS DELAY
12348 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12349 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12350 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12351 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12352 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12353 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12354 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12355 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12356 // .. .. .. FINISH: ENET1 RESET
12357 // .. .. FINISH: ENET RESET
12358 // .. .. START: I2C RESET
12359 // .. .. .. START: I2C0 RESET
12360 // .. .. .. .. START: DIR MODE GPIO BANK0
12361 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
12362 // .. .. .. .. START: DIR MODE GPIO BANK1
12363 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
12364 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12365 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12366 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12367 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12368 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12369 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12370 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12371 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12372 // .. .. .. .. START: OUTPUT ENABLE
12373 // .. .. .. .. FINISH: OUTPUT ENABLE
12374 // .. .. .. .. START: OUTPUT ENABLE
12375 // .. .. .. .. FINISH: OUTPUT ENABLE
12376 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12377 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12378 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12379 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12380 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12381 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12382 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12383 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12384 // .. .. .. .. START: ADD 1 MS DELAY
12385 // .. .. .. ..
12386 EMIT_MASKDELAY(0XF8F00200, 1),
12387 // .. .. .. .. FINISH: ADD 1 MS DELAY
12388 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12389 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12390 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12391 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12392 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12393 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12394 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12395 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12396 // .. .. .. FINISH: I2C0 RESET
12397 // .. .. .. START: I2C1 RESET
12398 // .. .. .. .. START: DIR MODE GPIO BANK0
12399 // .. .. .. .. FINISH: DIR MODE GPIO BANK0
12400 // .. .. .. .. START: DIR MODE GPIO BANK1
12401 // .. .. .. .. FINISH: DIR MODE GPIO BANK1
12402 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12403 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12404 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12405 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12406 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12407 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12408 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12409 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12410 // .. .. .. .. START: OUTPUT ENABLE
12411 // .. .. .. .. FINISH: OUTPUT ENABLE
12412 // .. .. .. .. START: OUTPUT ENABLE
12413 // .. .. .. .. FINISH: OUTPUT ENABLE
12414 // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12415 // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12416 // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12417 // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12418 // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12419 // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12420 // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12421 // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12422 // .. .. .. .. START: ADD 1 MS DELAY
12423 // .. .. .. ..
12424 EMIT_MASKDELAY(0XF8F00200, 1),
12425 // .. .. .. .. FINISH: ADD 1 MS DELAY
12426 // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12427 // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12428 // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12429 // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12430 // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12431 // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12432 // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12433 // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12434 // .. .. .. FINISH: I2C1 RESET
12435 // .. .. FINISH: I2C RESET
12436 // .. .. START: NOR CHIP SELECT
12437 // .. .. .. START: DIR MODE BANK 0
12438 // .. .. .. FINISH: DIR MODE BANK 0
12439 // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12440 // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12441 // .. .. .. START: OUTPUT ENABLE BANK 0
12442 // .. .. .. FINISH: OUTPUT ENABLE BANK 0
12443 // .. .. FINISH: NOR CHIP SELECT
12444 // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
12445 // FINISH: top
12446 //
12447 EMIT_EXIT(),
12448
12449 //
12450};
12451
12452unsigned long ps7_post_config_1_0[] = {
12453 // START: top
12454 // .. START: SLCR SETTINGS
12455 // .. UNLOCK_KEY = 0XDF0D
12456 // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
12457 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
12458 // ..
12459 EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
12460 // .. FINISH: SLCR SETTINGS
12461 // .. START: ENABLING LEVEL SHIFTER
12462 // .. USER_INP_ICT_EN_0 = 3
12463 // .. ==> 0XF8000900[1:0] = 0x00000003U
12464 // .. ==> MASK : 0x00000003U VAL : 0x00000003U
12465 // .. USER_INP_ICT_EN_1 = 3
12466 // .. ==> 0XF8000900[3:2] = 0x00000003U
12467 // .. ==> MASK : 0x0000000CU VAL : 0x0000000CU
12468 // ..
12469 EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
12470 // .. FINISH: ENABLING LEVEL SHIFTER
12471 // .. START: FPGA RESETS TO 0
12472 // .. reserved_3 = 0
12473 // .. ==> 0XF8000240[31:25] = 0x00000000U
12474 // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
12475 // .. FPGA_ACP_RST = 0
12476 // .. ==> 0XF8000240[24:24] = 0x00000000U
12477 // .. ==> MASK : 0x01000000U VAL : 0x00000000U
12478 // .. FPGA_AXDS3_RST = 0
12479 // .. ==> 0XF8000240[23:23] = 0x00000000U
12480 // .. ==> MASK : 0x00800000U VAL : 0x00000000U
12481 // .. FPGA_AXDS2_RST = 0
12482 // .. ==> 0XF8000240[22:22] = 0x00000000U
12483 // .. ==> MASK : 0x00400000U VAL : 0x00000000U
12484 // .. FPGA_AXDS1_RST = 0
12485 // .. ==> 0XF8000240[21:21] = 0x00000000U
12486 // .. ==> MASK : 0x00200000U VAL : 0x00000000U
12487 // .. FPGA_AXDS0_RST = 0
12488 // .. ==> 0XF8000240[20:20] = 0x00000000U
12489 // .. ==> MASK : 0x00100000U VAL : 0x00000000U
12490 // .. reserved_2 = 0
12491 // .. ==> 0XF8000240[19:18] = 0x00000000U
12492 // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
12493 // .. FSSW1_FPGA_RST = 0
12494 // .. ==> 0XF8000240[17:17] = 0x00000000U
12495 // .. ==> MASK : 0x00020000U VAL : 0x00000000U
12496 // .. FSSW0_FPGA_RST = 0
12497 // .. ==> 0XF8000240[16:16] = 0x00000000U
12498 // .. ==> MASK : 0x00010000U VAL : 0x00000000U
12499 // .. reserved_1 = 0
12500 // .. ==> 0XF8000240[15:14] = 0x00000000U
12501 // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
12502 // .. FPGA_FMSW1_RST = 0
12503 // .. ==> 0XF8000240[13:13] = 0x00000000U
12504 // .. ==> MASK : 0x00002000U VAL : 0x00000000U
12505 // .. FPGA_FMSW0_RST = 0
12506 // .. ==> 0XF8000240[12:12] = 0x00000000U
12507 // .. ==> MASK : 0x00001000U VAL : 0x00000000U
12508 // .. FPGA_DMA3_RST = 0
12509 // .. ==> 0XF8000240[11:11] = 0x00000000U
12510 // .. ==> MASK : 0x00000800U VAL : 0x00000000U
12511 // .. FPGA_DMA2_RST = 0
12512 // .. ==> 0XF8000240[10:10] = 0x00000000U
12513 // .. ==> MASK : 0x00000400U VAL : 0x00000000U
12514 // .. FPGA_DMA1_RST = 0
12515 // .. ==> 0XF8000240[9:9] = 0x00000000U
12516 // .. ==> MASK : 0x00000200U VAL : 0x00000000U
12517 // .. FPGA_DMA0_RST = 0
12518 // .. ==> 0XF8000240[8:8] = 0x00000000U
12519 // .. ==> MASK : 0x00000100U VAL : 0x00000000U
12520 // .. reserved = 0
12521 // .. ==> 0XF8000240[7:4] = 0x00000000U
12522 // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
12523 // .. FPGA3_OUT_RST = 0
12524 // .. ==> 0XF8000240[3:3] = 0x00000000U
12525 // .. ==> MASK : 0x00000008U VAL : 0x00000000U
12526 // .. FPGA2_OUT_RST = 0
12527 // .. ==> 0XF8000240[2:2] = 0x00000000U
12528 // .. ==> MASK : 0x00000004U VAL : 0x00000000U
12529 // .. FPGA1_OUT_RST = 0
12530 // .. ==> 0XF8000240[1:1] = 0x00000000U
12531 // .. ==> MASK : 0x00000002U VAL : 0x00000000U
12532 // .. FPGA0_OUT_RST = 0
12533 // .. ==> 0XF8000240[0:0] = 0x00000000U
12534 // .. ==> MASK : 0x00000001U VAL : 0x00000000U
12535 // ..
12536 EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
12537 // .. FINISH: FPGA RESETS TO 0
12538 // .. START: AFI REGISTERS
12539 // .. .. START: AFI0 REGISTERS
12540 // .. .. FINISH: AFI0 REGISTERS
12541 // .. .. START: AFI1 REGISTERS
12542 // .. .. FINISH: AFI1 REGISTERS
12543 // .. .. START: AFI2 REGISTERS
12544 // .. .. FINISH: AFI2 REGISTERS
12545 // .. .. START: AFI3 REGISTERS
12546 // .. .. FINISH: AFI3 REGISTERS
12547 // .. FINISH: AFI REGISTERS
12548 // .. START: LOCK IT BACK
12549 // .. LOCK_KEY = 0X767B
12550 // .. ==> 0XF8000004[15:0] = 0x0000767BU
12551 // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
12552 // ..
12553 EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12554 // .. FINISH: LOCK IT BACK
12555 // FINISH: top
12556 //
12557 EMIT_EXIT(),
12558
12559 //
12560};
12561
12562unsigned long ps7_debug_1_0[] = {
12563 // START: top
12564 // .. START: CROSS TRIGGER CONFIGURATIONS
12565 // .. .. START: UNLOCKING CTI REGISTERS
12566 // .. .. KEY = 0XC5ACCE55
12567 // .. .. ==> 0XF8898FB0[31:0] = 0xC5ACCE55U
12568 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
12569 // .. ..
12570 EMIT_MASKWRITE(0XF8898FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
12571 // .. .. KEY = 0XC5ACCE55
12572 // .. .. ==> 0XF8899FB0[31:0] = 0xC5ACCE55U
12573 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
12574 // .. ..
12575 EMIT_MASKWRITE(0XF8899FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
12576 // .. .. KEY = 0XC5ACCE55
12577 // .. .. ==> 0XF8809FB0[31:0] = 0xC5ACCE55U
12578 // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
12579 // .. ..
12580 EMIT_MASKWRITE(0XF8809FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
12581 // .. .. FINISH: UNLOCKING CTI REGISTERS
12582 // .. .. START: ENABLING CTI MODULES AND CHANNELS
12583 // .. .. FINISH: ENABLING CTI MODULES AND CHANNELS
12584 // .. .. START: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
12585 // .. .. FINISH: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
12586 // .. FINISH: CROSS TRIGGER CONFIGURATIONS
12587 // FINISH: top
12588 //
12589 EMIT_EXIT(),
12590
12591 //
12592};
12593
12594
12595#include "xil_io.h"
12596#define PS7_MASK_POLL_TIME 100000000
12597
12598char*
12599getPS7MessageInfo(unsigned key) {
12600
12601 char* err_msg = "";
12602 switch (key) {
12603 case PS7_INIT_SUCCESS: err_msg = "PS7 initialization successful"; break;
12604 case PS7_INIT_CORRUPT: err_msg = "PS7 init Data Corrupted"; break;
12605 case PS7_INIT_TIMEOUT: err_msg = "PS7 init mask poll timeout"; break;
12606 case PS7_POLL_FAILED_DDR_INIT: err_msg = "Mask Poll failed for DDR Init"; break;
12607 case PS7_POLL_FAILED_DMA: err_msg = "Mask Poll failed for PLL Init"; break;
12608 case PS7_POLL_FAILED_PLL: err_msg = "Mask Poll failed for DMA done bit"; break;
12609 default: err_msg = "Undefined error status"; break;
12610 }
12611
12612 return err_msg;
12613}
12614
12615unsigned long
12616ps7GetSiliconVersion () {
12617 // Read PS version from MCTRL register [31:28]
12618 unsigned long mask = 0xF0000000;
12619 unsigned long *addr = (unsigned long*) 0XF8007080;
12620 unsigned long ps_version = (*addr & mask) >> 28;
12621 return ps_version;
12622}
12623
12624void mask_write (unsigned long add , unsigned long mask, unsigned long val ) {
12625 unsigned long *addr = (unsigned long*) add;
12626 *addr = ( val & mask ) | ( *addr & ~mask);
12627 //xil_printf("MaskWrite : 0x%x--> 0x%x \n \r" ,add, *addr);
12628}
12629
12630
12631int mask_poll(unsigned long add , unsigned long mask ) {
12632 volatile unsigned long *addr = (volatile unsigned long*) add;
12633 int i = 0;
12634 while (!(*addr & mask)) {
12635 if (i == PS7_MASK_POLL_TIME) {
12636 return -1;
12637 }
12638 i++;
12639 }
12640 return 1;
12641 //xil_printf("MaskPoll : 0x%x --> 0x%x \n \r" , add, *addr);
12642}
12643
12644unsigned long mask_read(unsigned long add , unsigned long mask ) {
12645 unsigned long *addr = (unsigned long*) add;
12646 unsigned long val = (*addr & mask);
12647 //xil_printf("MaskRead : 0x%x --> 0x%x \n \r" , add, val);
12648 return val;
12649}
12650
12651
12652
12653int
12654ps7_config(unsigned long * ps7_config_init)
12655{
12656 unsigned long *ptr = ps7_config_init;
12657
12658 unsigned long opcode; // current instruction ..
12659 unsigned long args[16]; // no opcode has so many args ...
12660 int numargs; // number of arguments of this instruction
12661 int j; // general purpose index
12662
12663 volatile unsigned long *addr; // some variable to make code readable
12664 unsigned long val,mask; // some variable to make code readable
12665
12666 int finish = -1 ; // loop while this is negative !
12667 int i = 0; // Timeout variable
12668
12669 while( finish < 0 ) {
12670 numargs = ptr[0] & 0xF;
12671 opcode = ptr[0] >> 4;
12672
12673 for( j = 0 ; j < numargs ; j ++ )
12674 args[j] = ptr[j+1];
12675 ptr += numargs + 1;
12676
12677
12678 switch ( opcode ) {
12679
12680 case OPCODE_EXIT:
12681 finish = PS7_INIT_SUCCESS;
12682 break;
12683
12684 case OPCODE_CLEAR:
12685 addr = (unsigned long*) args[0];
12686 *addr = 0;
12687 break;
12688
12689 case OPCODE_WRITE:
12690 addr = (unsigned long*) args[0];
12691 val = args[1];
12692 *addr = val;
12693 break;
12694
12695 case OPCODE_MASKWRITE:
12696 addr = (unsigned long*) args[0];
12697 mask = args[1];
12698 val = args[2];
12699 *addr = ( val & mask ) | ( *addr & ~mask);
12700 break;
12701
12702 case OPCODE_MASKPOLL:
12703 addr = (unsigned long*) args[0];
12704 mask = args[1];
12705 i = 0;
12706 while (!(*addr & mask)) {
12707 if (i == PS7_MASK_POLL_TIME) {
12708 finish = PS7_INIT_TIMEOUT;
12709 break;
12710 }
12711 i++;
12712 }
12713 break;
12714 case OPCODE_MASKDELAY:
12715 addr = (unsigned long*) args[0];
12716 mask = args[1];
12717 int delay = get_number_of_cycles_for_delay(mask);
12718 perf_reset_and_start_timer();
12719 while ((*addr < delay)) {
12720 }
12721 break;
12722 default:
12723 finish = PS7_INIT_CORRUPT;
12724 break;
12725 }
12726 }
12727 return finish;
12728}
12729
12730unsigned long *ps7_mio_init_data = ps7_mio_init_data_3_0;
12731unsigned long *ps7_pll_init_data = ps7_pll_init_data_3_0;
12732unsigned long *ps7_clock_init_data = ps7_clock_init_data_3_0;
12733unsigned long *ps7_ddr_init_data = ps7_ddr_init_data_3_0;
12734unsigned long *ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
12735
12736int
12737ps7_post_config()
12738{
12739 // Get the PS_VERSION on run time
12740 unsigned long si_ver = ps7GetSiliconVersion ();
12741 int ret = -1;
12742 if (si_ver == PCW_SILICON_VERSION_1) {
12743 ret = ps7_config (ps7_post_config_1_0);
12744 if (ret != PS7_INIT_SUCCESS) return ret;
12745 } else if (si_ver == PCW_SILICON_VERSION_2) {
12746 ret = ps7_config (ps7_post_config_2_0);
12747 if (ret != PS7_INIT_SUCCESS) return ret;
12748 } else {
12749 ret = ps7_config (ps7_post_config_3_0);
12750 if (ret != PS7_INIT_SUCCESS) return ret;
12751 }
12752 return PS7_INIT_SUCCESS;
12753}
12754
12755int
12756ps7_debug()
12757{
12758 // Get the PS_VERSION on run time
12759 unsigned long si_ver = ps7GetSiliconVersion ();
12760 int ret = -1;
12761 if (si_ver == PCW_SILICON_VERSION_1) {
12762 ret = ps7_config (ps7_debug_1_0);
12763 if (ret != PS7_INIT_SUCCESS) return ret;
12764 } else if (si_ver == PCW_SILICON_VERSION_2) {
12765 ret = ps7_config (ps7_debug_2_0);
12766 if (ret != PS7_INIT_SUCCESS) return ret;
12767 } else {
12768 ret = ps7_config (ps7_debug_3_0);
12769 if (ret != PS7_INIT_SUCCESS) return ret;
12770 }
12771 return PS7_INIT_SUCCESS;
12772}
12773
12774int
12775ps7_init()
12776{
12777 // Get the PS_VERSION on run time
12778 unsigned long si_ver = ps7GetSiliconVersion ();
12779 int ret;
12780 //int pcw_ver = 0;
12781
12782 if (si_ver == PCW_SILICON_VERSION_1) {
12783 ps7_mio_init_data = ps7_mio_init_data_1_0;
12784 ps7_pll_init_data = ps7_pll_init_data_1_0;
12785 ps7_clock_init_data = ps7_clock_init_data_1_0;
12786 ps7_ddr_init_data = ps7_ddr_init_data_1_0;
12787 ps7_peripherals_init_data = ps7_peripherals_init_data_1_0;
12788 //pcw_ver = 1;
12789
12790 } else if (si_ver == PCW_SILICON_VERSION_2) {
12791 ps7_mio_init_data = ps7_mio_init_data_2_0;
12792 ps7_pll_init_data = ps7_pll_init_data_2_0;
12793 ps7_clock_init_data = ps7_clock_init_data_2_0;
12794 ps7_ddr_init_data = ps7_ddr_init_data_2_0;
12795 ps7_peripherals_init_data = ps7_peripherals_init_data_2_0;
12796 //pcw_ver = 2;
12797
12798 } else {
12799 ps7_mio_init_data = ps7_mio_init_data_3_0;
12800 ps7_pll_init_data = ps7_pll_init_data_3_0;
12801 ps7_clock_init_data = ps7_clock_init_data_3_0;
12802 ps7_ddr_init_data = ps7_ddr_init_data_3_0;
12803 ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
12804 //pcw_ver = 3;
12805 }
12806
12807 // MIO init
12808 ret = ps7_config (ps7_mio_init_data);
12809 if (ret != PS7_INIT_SUCCESS) return ret;
12810
12811 // PLL init
12812 ret = ps7_config (ps7_pll_init_data);
12813 if (ret != PS7_INIT_SUCCESS) return ret;
12814
12815 // Clock init
12816 ret = ps7_config (ps7_clock_init_data);
12817 if (ret != PS7_INIT_SUCCESS) return ret;
12818
12819 // DDR init
12820 ret = ps7_config (ps7_ddr_init_data);
12821 if (ret != PS7_INIT_SUCCESS) return ret;
12822
12823
12824
12825 // Peripherals init
12826 ret = ps7_config (ps7_peripherals_init_data);
12827 if (ret != PS7_INIT_SUCCESS) return ret;
12828 //xil_printf ("\n PCW Silicon Version : %d.0", pcw_ver);
12829 return PS7_INIT_SUCCESS;
12830}
12831
12832
12833
12834
12835/* For delay calculation using global timer */
12836
12837/* start timer */
12838 void perf_start_clock(void)
12839{
12840 *(volatile unsigned int*)SCU_GLOBAL_TIMER_CONTROL = ((1 << 0) | // Timer Enable
12841 (1 << 3) | // Auto-increment
12842 (0 << 8) // Pre-scale
12843 );
12844}
12845
12846/* stop timer and reset timer count regs */
12847 void perf_reset_clock(void)
12848{
12849 perf_disable_clock();
12850 *(volatile unsigned int*)SCU_GLOBAL_TIMER_COUNT_L32 = 0;
12851 *(volatile unsigned int*)SCU_GLOBAL_TIMER_COUNT_U32 = 0;
12852}
12853
12854/* Compute mask for given delay in miliseconds*/
12855int get_number_of_cycles_for_delay(unsigned int delay)
12856{
12857 // GTC is always clocked at 1/2 of the CPU frequency (CPU_3x2x)
12858 return (APU_FREQ*delay/(2*1000));
12859
12860}
12861
12862/* stop timer */
12863 void perf_disable_clock(void)
12864{
12865 *(volatile unsigned int*)SCU_GLOBAL_TIMER_CONTROL = 0;
12866}
12867
12868void perf_reset_and_start_timer()
12869{
12870 perf_reset_clock();
12871 perf_start_clock();
12872}
12873
12874
12875
12876
diff --git a/recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/ps7_init.h b/recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/ps7_init.h
new file mode 100644
index 00000000..5777a336
--- /dev/null
+++ b/recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/ps7_init.h
@@ -0,0 +1,129 @@
1
2/******************************************************************************
3*
4* (c) Copyright 2010-2014 Xilinx, Inc. All rights reserved.
5*
6* This program is free software; you can redistribute it and/or modify
7* it under the terms of the GNU General Public License as published by
8* the Free Software Foundation; either version 2 of the License, or
9* (at your option) any later version.
10*
11* This program is distributed in the hope that it will be useful,
12* but WITHOUT ANY WARRANTY; without even the implied warranty of
13* MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
14* GNU General Public License for more details.
15*
16* You should have received a copy of the GNU General Public License along
17* with this program; if not, see <http://www.gnu.org/licenses/>
18*
19*
20*******************************************************************************/
21/****************************************************************************/
22/**
23*
24* @file ps7_init.h
25*
26* This file can be included in FSBL code
27* to get prototype of ps7_init() function
28* and error codes
29*
30*****************************************************************************/
31
32#ifdef __cplusplus
33extern "C" {
34#endif
35
36
37//typedef unsigned int u32;
38
39
40/** do we need to make this name more unique ? **/
41//extern u32 ps7_init_data[];
42extern unsigned long * ps7_ddr_init_data;
43extern unsigned long * ps7_mio_init_data;
44extern unsigned long * ps7_pll_init_data;
45extern unsigned long * ps7_clock_init_data;
46extern unsigned long * ps7_peripherals_init_data;
47
48
49
50#define OPCODE_EXIT 0U
51#define OPCODE_CLEAR 1U
52#define OPCODE_WRITE 2U
53#define OPCODE_MASKWRITE 3U
54#define OPCODE_MASKPOLL 4U
55#define OPCODE_MASKDELAY 5U
56#define NEW_PS7_ERR_CODE 1
57
58/* Encode number of arguments in last nibble */
59#define EMIT_EXIT() ( (OPCODE_EXIT << 4 ) | 0 )
60#define EMIT_CLEAR(addr) ( (OPCODE_CLEAR << 4 ) | 1 ) , addr
61#define EMIT_WRITE(addr,val) ( (OPCODE_WRITE << 4 ) | 2 ) , addr, val
62#define EMIT_MASKWRITE(addr,mask,val) ( (OPCODE_MASKWRITE << 4 ) | 3 ) , addr, mask, val
63#define EMIT_MASKPOLL(addr,mask) ( (OPCODE_MASKPOLL << 4 ) | 2 ) , addr, mask
64#define EMIT_MASKDELAY(addr,mask) ( (OPCODE_MASKDELAY << 4 ) | 2 ) , addr, mask
65
66/* Returns codes of PS7_Init */
67#define PS7_INIT_SUCCESS (0) // 0 is success in good old C
68#define PS7_INIT_CORRUPT (1) // 1 the data is corrupted, and slcr reg are in corrupted state now
69#define PS7_INIT_TIMEOUT (2) // 2 when a poll operation timed out
70#define PS7_POLL_FAILED_DDR_INIT (3) // 3 when a poll operation timed out for ddr init
71#define PS7_POLL_FAILED_DMA (4) // 4 when a poll operation timed out for dma done bit
72#define PS7_POLL_FAILED_PLL (5) // 5 when a poll operation timed out for pll sequence init
73
74
75/* Silicon Versions */
76#define PCW_SILICON_VERSION_1 0
77#define PCW_SILICON_VERSION_2 1
78#define PCW_SILICON_VERSION_3 2
79
80/* This flag to be used by FSBL to check whether ps7_post_config() proc exixts */
81#define PS7_POST_CONFIG
82
83/* Freq of all peripherals */
84
85#define APU_FREQ 666666687
86#define DDR_FREQ 533333374
87#define DCI_FREQ 10158731
88#define QSPI_FREQ 200000000
89#define SMC_FREQ 10000000
90#define ENET0_FREQ 125000000
91#define ENET1_FREQ 10000000
92#define USB0_FREQ 60000000
93#define USB1_FREQ 60000000
94#define SDIO_FREQ 50000000
95#define UART_FREQ 50000000
96#define SPI_FREQ 10000000
97#define I2C_FREQ 111111115
98#define WDT_FREQ 111111115
99#define TTC_FREQ 50000000
100#define CAN_FREQ 10000000
101#define PCAP_FREQ 200000000
102#define TPIU_FREQ 200000000
103#define FPGA0_FREQ 100000000
104#define FPGA1_FREQ 142857132
105#define FPGA2_FREQ 50000000
106#define FPGA3_FREQ 50000000
107
108
109/* For delay calculation using global registers*/
110#define SCU_GLOBAL_TIMER_COUNT_L32 0xF8F00200
111#define SCU_GLOBAL_TIMER_COUNT_U32 0xF8F00204
112#define SCU_GLOBAL_TIMER_CONTROL 0xF8F00208
113#define SCU_GLOBAL_TIMER_AUTO_INC 0xF8F00218
114
115int ps7_config( unsigned long*);
116int ps7_init();
117int ps7_post_config();
118int ps7_debug();
119char* getPS7MessageInfo(unsigned key);
120
121void perf_start_clock(void);
122void perf_disable_clock(void);
123void perf_reset_clock(void);
124void perf_reset_and_start_timer();
125int get_number_of_cycles_for_delay(unsigned int delay);
126#ifdef __cplusplus
127}
128#endif
129
diff --git a/recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/uEnv.txt b/recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/uEnv.txt
new file mode 100644
index 00000000..076b5f9d
--- /dev/null
+++ b/recipes-bsp/u-boot/u-boot-xlnx/zedboard-zynq7/uEnv.txt
@@ -0,0 +1,4 @@
1kernel_image=uImage
2devicetree_image=zedboard-zynq7.dtb
3bootargs=console=ttyPS0,115200 root=/dev/mmcblk0p2 rw rootwait earlyprintk
4uenvcmd=echo Copying Linux from SD to RAM... && fatload mmc 0 0x3000000 ${kernel_image} && fatload mmc 0 0x2A00000 ${devicetree_image} && bootm 0x3000000 - 0x2A00000
diff --git a/recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb b/recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb
index 972ca7f8..fddeb765 100644
--- a/recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb
+++ b/recipes-bsp/u-boot/u-boot-xlnx_2014.01.bb
@@ -7,5 +7,7 @@ SRCREV = "2a0536fa48db1fc5332e3cd33b846d0da0c8bc1e"
7PV = "v2014.01${XILINX_EXTENSION}+git${SRCPV}" 7PV = "v2014.01${XILINX_EXTENSION}+git${SRCPV}"
8 8
9UBOOT_ENV_zc702-zynq7 = "uEnv" 9UBOOT_ENV_zc702-zynq7 = "uEnv"
10UBOOT_ENV_zedboard-zynq7 = "uEnv"
10 11
11SRC_URI_append_zc702-zynq7 = " file://ps7_init.h file://ps7_init.c file://uEnv.txt" 12SRC_URI_append_zc702-zynq7 = " file://ps7_init.h file://ps7_init.c file://uEnv.txt"
13SRC_URI_append_zedboard-zynq7 = " file://ps7_init.h file://ps7_init.c file://uEnv.txt"